TW200817888A - Interface frequency modulation to allow non-terminated operation and power reduction - Google Patents

Interface frequency modulation to allow non-terminated operation and power reduction Download PDF

Info

Publication number
TW200817888A
TW200817888A TW096129630A TW96129630A TW200817888A TW 200817888 A TW200817888 A TW 200817888A TW 096129630 A TW096129630 A TW 096129630A TW 96129630 A TW96129630 A TW 96129630A TW 200817888 A TW200817888 A TW 200817888A
Authority
TW
Taiwan
Prior art keywords
interface
interconnect
detecting
power management
management controller
Prior art date
Application number
TW096129630A
Other languages
English (en)
Other versions
TWI349189B (en
Inventor
Jeffrey Wilcox
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200817888A publication Critical patent/TW200817888A/zh
Application granted granted Critical
Publication of TWI349189B publication Critical patent/TWI349189B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3253Power saving in bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4086Bus impedance matching, e.g. termination
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)

Description

200817888 九、發明說明: 【明/^屬 】 發明的技術領娀 本發明的實施例係大致有關積體電路的技術領域,且更 5確切來說,本發明係有關允許非終止操作與功率縮減之介 面頻率調變技術的系統、方法與裝置。 免明的技術背景 積體電路⑽如記鍾裝置)㈣作鮮越來越快速。為 了利肋等錢率’已把電腦運算系統設計域利用其匯 流排並且以可比較頻率在系統部件之間發送信號。 當以高頻率在減部件(例如,介於積體電路之間)之間 =送且接收資料時’可能會遇到某些_。匯流排係如傳 輸線般運作,射阻抗的不匹配狀況會導致信號反射以及 艾放應可藉著使阻抗相配而透過互連體使用終端電阻 以最小化信號反射,並維持信號品質。 例如雙資料率(DDR)2车幼从# 序、統的某些習知記憶體系統係使 用晶粒上終端來緩和信號降 奪、、及問題。所謂的”晶粒上終端 (ODT)〃係表示常駐在積體雷 20 ㈣笔路上(例如,在控制器上及/或 在圮憶體裝置上)的一終端雷 電P且。當一電腦運算系統受到初 始化時,可設定ODT的數信 ^ m。在初始化動作之後,可利用 在初始化過財設定的數值來啟動或者取;肖啟動·。 在習知系統中,要使用—益 _ 、、'ς端模式的決定係根據所欲最 作業頻率的h號完整性需、卡 而衣而定。所謂的''終端模式"係 5 200817888 互f體,-侧或二側上的終端。當於一終端模 ^ ”才口亥終端可持續地開啟,或者它可動能地開啟 如’當發送及/或接收資料係透過二:送 5 模式經常用來支援習知系統的高資料率。使 用、、心式會造成相當程度的功率耗損代價。例如,當信 號在互賴上跳變㈣及當錢在互糾场持不變時, -終端模式可支援料功率耗損陳恤抗目前路徑。 【明内】 發明的概要 1〇 本發明揭露置,其包含:用以透過-互連體交換 資訊的一介面,該介面包括用於為從該互連體接收到之一' 信號提供-終端電阻的-終端模式,其中該終端模式能夠 動態地獲設定為有效與無效;以及與該介面耦接的一電源 管理控制器,其中該電源管理控制器能夠動態地縮減該介 15面的一操作頻率,且使該終端模式無效以縮減該介面耗用 的功率。 圖式的簡要說明 係以舉例而不具限制性的方式來展示本發明實施例,在 20 圖式中,相同的元件編號表示相似的元件。 第1圖為一方塊圖’其展示出根據本發明一實施例實行 之一種電腦運算系統的選定面向。 弟2圖為一南階方塊圖’其展不出根據本發明一實施例 實行之一種電腦運算系統的選定面向。 6 200817888 苐3圖為一方塊圖’其展不出根據本發明一警 貝她例實行 之一種電源管理控制器的選定面向。 第4圖為一高階流程圖,其展示出根據本發 给 x 一只施例 貫行之一種使用介面頻率調變技術以允許非終止^ 率縮減之方法的選定面向。 ^ 第5圖為一流程圖,其展示出根據本發明_眚 貝她例實行 之一種使用介面頻率調變技術以允許記憶體系統中非終 操作與功率縮減之方法的選定面向。 ' ίο 第6圖為一方塊圖,其展示出根據本發明_實施例實^ 之一種電子系統的選定面向。 第7圖為一方塊圖,其展示出根據本發明一替代實^心 實行之一種電子系統的選定面向。 I:實施方式3 較佳實施例的詳細說明 15 本發明實施例係大致有關允許非終止操作與功率縮減 之介面頻率調變技術的系統、方法與裝置。在某些實施例 中,一種裝置包括具有動態晶粒上終端的一介面以及耦合 至該介面的一電源管理控制器。所謂的''電源管理控制器,, 係為進行電源管理控制器功能(至少其某些功能)之任何邏 20輯裝置集合的簡稱。構成電源管理控制器的邏輯裝置集合 可實質上位於一積體電路的一區域上,或者可分佈在多個 不同積體電路之間。此外,可把電源管理控制器的面向實 t於硬體、㈣、軟體、或該等之任何組合中。在某些實 ,電源s理控制11能夠動態地降低介面的操作頻 7 200817888 率,以使該頻率夠低而能允許非終止操作。電源管理控制 器可隨後使介面的動態晶粒上終端模式無效。因此,每當 適當地以較低頻率模式操作該介面時,可節省終端功率。 第1圖為4塊圖’其展示出根據本發明-實施例實行 5之一種電腦運算系統的選定面向。系統⑽包括利用互連 體118麵合在-起的積體電路11〇與積體電路12〇。積體 電路110與120可為任何積體電路,包括處理器、控制器、 記憶體裝置等。例如,在某些實施例中,積體電路ιι〇為 -記憶體控制器中栖,而積體電路⑶為―動態隨機存取 H)記憶體裝置(DRAM)。在替代實施例中,積體電路11〇與 120中的二者或其中之一可為處理器。
積體電路no包括核心邏輯裝置112、介面ιΐ4、與電 源管理控制器116。核心邏輯裳置112可為積體電路的任 何核心邏輯裝置,例如包括處理器核心、控制器、記憶體 15陣列等。介面I14提供介於積體電路11〇與互連體118^之 間的-介面。互連體118可為多種具有可終止介面之互連 體中的任一種,例如點對點互連體或者多點下傳互連體。 例如,在某些實施例中,記憶體互連體118為DDR2匯流 排。在該種實施例中,介面114可為DDR控制器。在某些 20實施例中,介面114包括提供用於互連體118之終端的終 端邏輯裝置115。 電源管理控制器116使用動態介面頻率調變技術來管 理積體電路110之一或多個介面耗用的功率。在某些實施 例中,控制器116檢測功率縮減狀況的一指示。所謂的\、功 8 200817888 率縮減狀況〃係表示指出應該要降低積體電路耗用功率之 多種狀況中的任一種。功率細減狀況的貫例包括但不限 於:過溫度狀況、輕跨過臨界值的頻寬使用現況、及/或使 積體電路處於縮減功率模式(例如’電池最佳化模式)。 5 在某些實施例中,如果檢測到一功率縮減狀況,控制器 116便使該介面靜默。該控制器可隨後動態地縮減該介面 的頻率,直到該頻率夠低而不再需要終端模式為止。在某 些實施例中,當頻率已相當程度地受到縮減時(例如,終端 邏輯裝置115及/或終端邏輯裝置123),該控制器便使與 1〇該介面相關聯的終端模式無效。可隨後降低該介面耗用的 功率量,因為該介面不再受到終止。在某些實施例中,一 旦已纟佰減該頻率且已使該終端模式無效,該控制器便可再 啟動該介面。以下將於第2圖至第5圖中進一步說明控制 器 116。 15 為了展示簡要,係把電源管理控制器展示為單一功能性 方塊。然而,要了解的是,電源管理控制器可為進行電源 笞理控制器功能(至少其某些功能)之邏輯裝置的任何集 合。構成電源管理控制器的邏輯裝置集合可實質上位於一 積體電路的一區域上(例如,積體電路110的一區域),或 20者可利用任何方式分佈在多個不同積體電路之間,或者其 面向可分佈在任何數量的不同積體電路之間。此外,可把 電源官理控制器的面向實行於硬體、韌體、軟體、或該等 之任何組合中。 積體電路120包括核心邏輯裝置124與介面122。核心 9 200817888 邏輯裝置124可為積體電_任何核心邏輯裝置,例如包 括處理器核心或記憶體陣列。介面122提供介於積體電路 120與互連體118之間的-介面。在某些實施例中,介面 122包括提供用於互連體118之終端的終端邏輯裝置⑵。 5〜第2圖為—高階方塊圖,其展示出根據本發明-實施例 實仃之-種電腦運异系統的選定面向。電腦運算系統2⑽ 包括控制器202以及二個記憶體通道2〇4。控制器2〇2可 為適於至少部分地控制—處理器(未展示)以及―或多個積 體電路(例如,記憶體裝置)之間之資訊傳輸的任何控制器 1〇類型。控制器202包括晶粒上終端(ODT)邏輯裝置2〇6。控 制器202亦可麵合於電源管理控制器2〇3。在某些實施例 中,電源管理控制H 203能夠動態地調變控制器2〇2的頻 率,並且選擇性地使0DT邏輯裝置2〇6無效或有效,以改 變控制器202耗損的功率量。 15 記憶體通道204包括各具有二階層記憶體裝置(例如, 邊一個)的記憶體模組21〇。記憶體模組21〇可根據具有 ⑺著邊緣之二側邊之指狀物的印刷電路板來產生插入到 夾住該系統之其他部件之另一個電路板上一連接器中的雙 直列記憶體模組(DIMM)。模組210中裝滿有記憶體裝置 20 212。一或多個記憶體裝置212可包括〇dt邏輯裝置222。 在某些實施例中,電源管理控制器2 〇 3可動態地使〇 D 丁邏 輯裝置222無效及/或有效,以控制系統2〇〇耗損的功率 量。記憶體裝置可為商品類型動態隨機存取記憶體 (DRAM) ’例如雙資料率(ddr)dram。在一實施例中,各個 10 200817888 模組210包括二個階層(例如,在該模組側邊上各具有一階 層)。 10 15 20 在一實施例中,控制器202係透過互連體216耦合至 模組210。互連體216可包括任何數量的資料線、位址線、 晶片選擇線及/或其他線。此外,記憶體控制器202係透過 晶粒上終端(ODT)線220麵合至各個階層。在一實施例中, ODT線220針對記憶體裝置212提供〇DT啟動信號。〇[3丁 啟動信號表示針對一積體電路或一組積體電路啟動 ODT(例如,動態地使ODT邏輯裝置222有效)的信號。在 某些實施例中’ ODT啟動錢針對記龍裝置212的一整 個階層啟動0DT。在該種實施例中H階層中之記憶 體裝置的ODT接腳可為雛菊鍅
乃賴形式,以便能把相同的ODT 信號路由到該階層的記憶體裝置中 第1圖展㈣的記賴通叫量、記憶龍組數量、以 及記憶體裝置數量均為例示姓 & °本發明的一實施例可具有 不同數量的記憶體通道、不同4 數ϊ的記憶體模組、及/或不
同數量的記憶體裝置。此外,H 此卜展示於第1圖的拓樸結構與 架構均為例示性。本發明的一 貫施例可具有不同的拓樸結 構及/或不同架構特徵。 第3圖為;ΪΓ塊圖,其展示出根據本發明—實施例使用 -種電源管理控制器之系統的選定面向。系統3〇〇包括由 互連體2箱0在起的積體電路⑽训與工门扣。立 連體302可為多種互連體中的你〜種,包括前端匯流排及/ 或記憶體互連體。在所展示的實施例中,K 31〇包括電源 11 200817888 管理控制器330以及介面340。 屯源官理控制器330包括頻率控制邏輯裝置334與终 端模式有效/無效邏輯裝置336。頻率控制邏輯裝置州可 為能夠控制介面340操作頻率的任何邏輯裳置。例如,在 5某些實施例中,頻率控制邏輯裳置334為用耗相迴路 (叫或者延遲鎖定(DLL)的控制邏輯裝置。在1他實施例 中士 ’頻率控制邏輯裝置334為適於控制—時脈頻率的任何 日守鐘控制器邏輯裝置。 10 15 20 終端模式有效/無效邏輯裝置336可為適於使一介面的 終端模式有效或無效的任何邏輯裝置。在某些實施例中, 二端控制邏輯裝置342為驅動終端343(及/或終端378)的 -驅動程式。此外,終端控制邏輯裝置⑽亦可驅動使終 :電阻邏輯裝置378關閉以及開啟的信號。例如,終端模 :文/’、、、A邏輯裝置336可為適於使_驅動程式開啟或 關閉的任何邏輯裝置。 某_實知例中,係由一介面的一側來管理供呈二方向 7號控制ODT的動作。在替代實施例中,可分別地控制 介面之各側邊上的qDT。在該替代實施例中,終端 果式有效/無效邏輯裝置能夠使位於互連體之''本地(|〇ca|)" 1邊的ODT有效/無效,且亦能夠與互連體的''遠端 pnote)'側邊軌’以使該遠端虹qdt有效/無效。例 ,可透過—側頻帶通道、-組態通道等使通訊發生。 電源管理㈣H 33G可選擇性地包括檢測邏輯裝置 祆測邏輯裝置332檢測表示_功率縮減狀況正在發生 12 200817888 (及/或已經發生及/或即將發生)的一指示。在某些實施例 中’可把檢測邏輯裝置332實行1C 310的微碼中。在替代 實施例中’可把檢測邏輯裝置332實行於IC310的硬體中。 在另一替代實施例中,係把檢測邏輯裝置332實行為在第 5 1圖之處理器(例如,處理器102)上執行的軟體。 介面340提供介於iC 31〇與互連體3〇2之間的一介 面。在某些實施例中,介面34〇可為記憶體控制器(例如, DDR控制器)的一部份。在替代實施例中,介面34〇可為處 理菇介面的部分(例如,展示於第1圖的處理器I/F 112)。 H)介Φ 340可於時鐘346判定的一頻率操作。時鐘控制邏輯 裝置344判定時鐘346的時脈頻率。在某些實施例中,響 應於來自頻率控制邏輯裝置334的—指示,時鐘控制邏輯 裝置344動態地改變時鐘3奶的時脈頻率。輸人/輸出(ι/〇) 電路348可包括適於透過互連體3Q2進行通訊的任何數量 15 接收器及/或驅動程式。 20 在某些實施例中,操作點338判定離散操作狀況及/或 模式。例如,操作點338可狀互連體3〇2的特定操作頻 率,並且指出是否欲結合—特科率使用該終端模式。在 某些實施财,操作點338界定—高頻率模式(咖)以及 -低頻率模式(LFM)。HFM包括相對高操作頻率(例如 秒8〇〇mega傳輸(MT/S)),且指出當於該頻率操作時 使用該終端模式。相對地,LFM包括相對低操 或400 MT/S),且指出當於該頻率操作時,並不使㈣终 端模式。 、 13 200817888 5 10 15 20 IC 320包括核心邏輯裝置36〇以及介面37〇。核心邏輯 裝置360可為1C的任何核心邏輯裝置,例如包括記憶體胞 元的陣列。介面370提供介於IC 32〇與互連體3〇2之間的 一介面,且例如包括控制邏輯裳置372、終端378、以及 I/O電路374。控制邏職置372可包括用以使終端仍 有效或無效的邏輯裝置。在某些實_中,終職式有效/ 無效邏輯裝置336動態地信號控制邏輯裝置372,以使線 端378有效或無效。在某些實施例中,終端模式有維效 邏輯裝置336使用側頻帶通訊以動態地對控制邏财置 π發出信號。終端378可為能夠針對互連體弧提供晶 ♦;端之夕種晶粒上終端電路中的任-種。I/O電路374 可包括任何數量的接收器、驅動機、緩衝器等。 …弟4 ®為—高紐程圖’其展示出根據本發明—實施例 貝灯之種使用介面頻率調變技術以允許非終止操作與功 率縮減之方法的選定面向。請參照元件編號4G2,電源管 理控制器檢測功率縮減狀況。檢測功率縮減狀況係廣泛地 表示檢測出可所欲地縮減系統耗用功率之多種狀況中的任 種檢測功率縮減狀況的實例包括:檢測過溫度狀況、 Μ指出互連體的頻寬使用現況低於臨界值的指示、檢測 扣出系、、镇於&〉也最佳化模式的指示、以及檢測出高頻寬 ,器係與該互連_合。高頻寬代理器可為耗用相當大 量互,體頻寬的任何代理器,例如包括一圖形引擎。 μ參知處理方塊404,電源管理控制器動態地縮減介面 的頻率’以便可於祕止模式巾操作該介面。在某些實施 14 200817888 例中,PLL控制器可改變時鐘頻率。在替代實施例中,可 使用不同控制機構來改變時鐘頻率。 請參照處理方塊406,電源管理控制器動態地使與該介 面相關聯的終端模式無效。當使該終端模式無效時,可節 5 省功率,因為當互連體上的信號並未跳變的穩定期間中, 在該非終止模式中耗用的功率相當少。將藉著關閉驅動終 端電阻的一驅動程式來使該終端模式無效。在某些實施例 中’使該終端模式無效的動作包括關閉驅動互連體之一側 邊或二側邊上之終端的驅動程式。在替代實施例中,使該 10 終端模式無效的動作可包括關閉該互連體之二側邊上的驅 動程式。在另一個替代實施例中,可使用不同機構來動態 地使該介面的終端模式無效。 第5圖為一流程圖,其展示出根據本發明一實施例實行 之一種使用介面頻率調變技術以允許記憶體系統中非終止 15 操作與功率縮減之方法的選定面向。請參照處理方塊502, 一電源管理控制器開始一項評估以判定是否要改變與一記 憶體互連體1¾合之一或多個介面的操作點。該評估可定期 地發生、及/或響應於一或多個事件而發生、及/或響應於 一操作者的指令而發生、及/或該等的任何组合而發生。 20 處理方塊504至508展示出根據本發明一實施例的多 種功率縮減狀況,其觸發一操作點中的一項改變。電源管 理控制器判定是否有過溫度狀況(方塊5〇4)。此判定可至少 部分地根據一或多個電感測器提供的輸出。在方塊506 中,電源管理控制器判定該互連體的頻寬使用現況是否低 15 200817888 於一臨界值。此項判定可至少部分地依據與該介面相關聯 的頻寬監看器。電源管理控制器判定該系統是否處於電池 最佳化模式(方塊508)。在某些實施例中,此判定係至少部 分地依據該控制器是否接收到表示該系統處於電池最佳化 5模式的一指示。電池最佳化模式可為當中該系統係針對縮 減功率耗損(以經縮減效能的可能代價效能)而(至少部分地) 敢佳化的任何縮減功率模式,例如SpeedStep省電技術(或 , 加強版SpeedSt印省電技術)所提供地。在替代實施例中, 可使用較多狀況、較少狀況、及/或不同狀況。 10 如有一或多個功率縮減狀況出現,電源管理控制器便判 定該介面是否處於低頻率模式(LFM)(方塊510)。所謂的 LFI^T係廣泛地表示以夠低而不需要在該介面上使用終端 模式的一頻率來操作。在某些實施例中,電源管理控制器 藉著判定該介面正使用哪個操作點來判定該介面是否處於 15 LFM。在替代實施例中,可使用其他機構來判定該介面是 、 否處於LFM。如果該介面已經於LFM中操作,那麼該介面 、 便維持為非終止且為LFM,如方塊520所示。
然而,如果該介面並不處於LFM,那麼該電源管理控制 器便使記憶體處於自我刷新狀態以使該介面靜默,如方塊 20 512所示。該電源管理控制器使介面頻率降低為適於LFM 界定的一頻率。例如,在某些實施例中,該電源管理控制 器使该介面設定為具有較低頻率的操作點。電源管理控制 器使該記憶體控制器的終端模式無效(方塊516)。例如,可 藉著關閉一或多個驅動程式來使該終端模式無效。 16 200817888 如果/又有任何功率縮減狀況存在,那麼電源管理控制器 便判定該介面是否處於高頻率模式(HFM)(步,驟522)。所謂 的''HFM係廣泛地表示於夠高而指出應該要在該介面上使 用該終端模式的-頻率來操作。在某些實施例中,電源管 5理控制器藉著判定該介面正使用哪個操作點來判定該介面 疋否處於HFM。在替代實施例中,可使用其他機構來判定 該介面疋否處於HFM。如果該介面已經於HFM中操作,那 麼該介面便維持為終止的且處於HFM,如方塊532所示。 然而,如果該介面並不處於HFM,那麼該電源管理控制 10器便使記憶體處於自我刷新狀態以使該介面靜默,如方塊 524所不。該電源管理控制器使介面頻率增加為適於hfm 所界定的一頻率(方塊526)。例如,在某些實施例中,電源 官理控制器把該介面設定為具有較高頻率的一操作點。電 源管理控制器使該記憶體控制器的終端模式有效(方塊 15 528)。例如,可藉著開啟一或多個驅動程式而使該終端模 式有效。 第6圖為一方塊圖,其根據本發明一實施例展示出一種 電子系統的選定面向。電子系統600包括處理器61〇、記 f思體控制器620、記憶體630、輸入/輸出(ι/〇)控制器640、 20射頻(RF)電路650、以及天線660。在操作中,系統6〇0 利用天線660傳送與接收信號,且該等信號係由第6圖中 的各種不同元件來處理。天線660可為方向式天線或全向 式天線。如本文使用地,所謂的全向式天線係表示在至少 一平面中具有實質上一致型樣的任何天線。例如,在某些 17 200817888 實施例中,天線660 劣 Γ為全向式天線,例如單極天線或四 分之一波長天線。同楼 j像地,在某些實施例中,天線660可 為方向式天線例如碗锋狀天線、嵌補式天線、或八木⑽叫 天線。在某些實施例φ ^ j平’天線660可包括多個實體天線。 射頻電路650斑夭% 、次線660以及I/O控制器640通訊。 在某些實施例中,RF^ 尾路650包括對應於一通訊協定的一 實體介面(ΡΗΥ)。例如 ^ ^ 奸電路650可包括調變器、解調 變器、混合器、頻率八 0成器、低雜訊放大器、功率放大器 等。在某些實施例中,Dt^ 10 15 RF電路650可包括外差式接收器, 而在其他實施例中,βρ ^ 产 KF電路650可包括直接轉換接收器。 •在’、有夕個天線660的實施例中,各個天線可搞合 至對應接收裔。在操作中,RF電路65〇接收來自天線 =0的通就號’並且把類比或數位信號提供、給控制 為640再者’ 1/〇控制器64〇可把信號提供、給π電路 650 ’其對信號進行操作且隨後把信號發送到天線。 處理杰610可為任何類型的處理裝置。例如,處理器 6U)可為微處理器、微控制器等。再者,處理器61〇可包 括任何數量的處理核心,或者可包括任何數量的分別處理 器。 20記憶體控制1 620提供介於處理器610以及展示於第6 圖之其他元件之間的通訊路徑。在某些實施例中,記憶體 控制益620為亦能提供其他功能的中樞裝置部分。如第6 圖所不,§己憶體控制器620係耦合至電源管理控制器622、 處理器610、I/O控制器64〇、以及記憶體63Q。在某些實 18 200817888 f 施例中,電源管理控制器722動態地調變記憶體控制器620 的介面頻率,以便使它的終端模式選擇性地為有效或無效。 記憶體630可包括多個記憶體裝置。利用其介面上的終 端,該等記憶體裝置可依據任何類型的記憶體技術。例如, 5 記憶體630可為隨機存取記憶體(RAM)、動態隨機存取記 憶體(DRAM)、靜態隨機存取記憶體(SRAM)、非依電性記憶 體’例如快閃記憶體,或者任何其他類型的記憶體。 記憶體630代表單一記憶體裝置或一或多個模組上的 數個記憶體裝置。記憶體控制器620透過互連體622對記 1〇憶體630提供資料,並且響應於讀取請求而接收來自記憶 體630的資料。可透過互連體622或者透過不同互連體(未 展示)對§己憶體630提供命令及/或位址。記憶體控制器630 可從處理器610或另一個來源接收欲儲存在記憶體63〇中 的資料。記憶體控制器620可把從記憶體630接收到的資 15料提供給處理器610或者另一個目的地。互連體622可為 雙向互連體或單向互連體。互連體622可包括數個並行導 體。该專h號可為差分式或單一式的。在某些實施例中, 互連體622利用一種正向、多相位時脈體系來操作。 記憶體控制器620亦耦合至I/C)控制器640,並且提供 20介於處理器610以及控制器640之間的通訊路徑。I/O 控制器640包括用以與ι/〇電路通訊的電路,例如串列埠、 並行埠、通用串列匯流排(USB)埠等。如第6圖所示,1/〇 控制器640提供通往RF電路65〇的通訊路徑。 第7圖根據本發明一替代實施例展示出一種電子系統 19 200817888 的選定面向。電子系統700包括記憶體630、I/O控制器 640、RF電路650、以及天線660,其均如上面參照第6 圖所述。電子系統700亦包括處理器710、記憶體控制器 720、以及電源管理控制器722。如第7圖所示,記憶體控 5制器720以及電源管理控制器722可與處理器710位於相 同晶粒上。處理器710可為任何類型的處理器,如參照處 理器610(第5圖)所述。在某些實施例中,電源管理控制器 722動態地調變記憶體控制器720的介面頻率,以便能選 擇性地使它的終端模式有效或無效。在某些實施例中,第6 10圖與第7圖展示的例示系統包括桌上型電腦、膝上型電 腦、伺服器、蜂巢式電話、個人數位助理、數位家庭系統 等等。 15 20 亦可把本發明實施例的元件備置為用以儲存機器可執 行指令的機器可讀媒體。該機器可讀媒體包括但不限於: 快閃記憶體、光碟片、小型碟片唯讀記憶體、'數 位多用途/視訊碟片(DVD)ROM、隨機存取記憶體(ram)、 可抹除可雜唯讀記鍾(EPRQM)、紐可抹除可編程唯 讀記憶體啊咖)、雜絲學卡、傳_料適於^存 電子指令的其他類型機器可讀媒體。例如,可把本發明實 施例作為電腦程式來下載,且利用體現在载波或其^傳播 媒體中的資料信號並透過通訊鏈路(例如奴& a 、 如,數據機或網路連 結)從遠端電腦(例如,伺服器)傳輪到提出請求+似 如,客戶機)。 、包自歹 應該了解的是,本發明說明 中所謂的、'_個實施例,,或 20 200817888 ''-實施例"係表示參照實施例所述的特定特徵、結構、或. 者特性包括在至少-實施例中。因此,要強調且應該了解 的是,本發明說明不同部分中出現的二個或更多個''一個實 施例"、或''-實施例"、或''一替代實施例"未必均表示相同 5的實施例。再者,在本發明的一或多個實施例中可適當 地結合特定特徵、結構或特性。 相似地,應該了解的是,在本發明實施例的說明中,有 時將於單一實施例、圖式、或說明中把各種不同的特徵結 合在一起,以協助了解本發明各種不同面向。然而,所揭 10露的方法並不應被解釋為反映出本發明請求項目需要多於 在各個申請專利範圍清楚地說明的特徵。反之,如以下申 請專利範圍反映地,本發明的面向少於前述單一揭露實施 例的所有特徵。因此,伴隨在本發明詳細說明之後的申請 專利範圍係依此併入到本發明詳細說明中。 15 【«式簡單説明】 苐1圖為一方塊圖,其展示出根據本發明一實施例實行 之一種電腦運算系統的選定面向。 第2圖為一高階方塊圖,其展示出根據本發明一實施例 實行之一種電腦運算系統的選定面向。 20 第3圖為一方塊圖,其展示出根據本發明一實施例實行 之一種電源管理控制器的選定面向。 作與功 第4圖為一高階流程圖,其展示出根據本發明一實施例 貫行之一種使用介面頻率調變技術以允許非終止操 率縮減之方法的選定面向。 21 200817888 第5圖為一流程圖,其展示出根據本發明一實施例實行 之一種使用介面頻率調變技術以允許記憶體系統中非終止 操作與功率縮減之方法的選定面向。 第6圖為一方塊圖,其展示出根據本發明一實施例實行 5 之一種電子系統的選定面向。 第7圖為一方塊圖,其展示出根據本發明一替代實施例 實行之一種電子系統的選定面向。 【主要元件符號說明】 100 電腦運算系統 裝置 110 積體電路 210 記憶體模組 112 核心邏輯裝置 212 記憶體裝置 114 介面 216 互連體 115 終端邏輯裝置 220 晶粒上終端(ODT)線 116 電源管理控制器 222 ODT邏輯裝置 118 互連體 300 系統 120 積體電路 302 互連體 122 介面 310 積體電路(1C) 123 終端邏輯裝置 320 積體電路(1C) 124 核心邏輯裝置 330 電源管理控制器 200 電腦運算系統 332 檢測邏輯裝置 202 控制器 334 頻率控制邏輯裝置 203 電源管理控制器 336 終端模式有效/無效邏輯 204 記憶體通道 裝置 206 晶粒上終端(ODT)邏輯 338 操作點 22 200817888 340 介面 600 電子系統 342 終端控制邏輯裝置 610 處理器 343 終端 620 記憶體控制器 344 時鐘控制邏輯裝置 622 電源管理控制器 346 時鐘 630 記憶體 348 輸入/輸出(I/O)電路 640 輸入/輸出(I/O)控制器 360 核心邏輯裝置 650 射頻(RF)電路 370 介面 660 天線 372 控制邏輯裝置 700 電子系統 374 I/O電路 710 處理器 378 終端 720 記憶體控制器 402-406 步驟方塊 722 電源管理控制器 502〜532 步驟方塊 23

Claims (1)

  1. 200817888 十、申請專利範圍: 1. 一種裝置,其包含: 用以透過一互連體交換資訊的一介面,該介面包括用於 為從該互連體接收到之一信號提供一終端電阻的一終 5 端模式,其中該終端模式能夠動態地獲設定為有效與無 效;以及 與該介面耦接的一電源管理控制器,其中該電源管理控 制器能夠動態地縮減該介面的一操作頻率,且使該終端 模式無效以縮減該介面耗用的功率。 10 2·如申請專利範圍第1項之裝置,其中該介面與該電源管 理控制器係設位於相同的積體電路上。 3.如申請專利範圍第1項之裝置,其中該電源管理控制器 包含動態地控制該介面之該操作頻率的頻率控制邏輯 裝置。 15 4.如申請專利範圍第1項之裝置,其中該電源管理控制器 包含動態地使該終端模式無效或有效的終端控制邏輯 裝置。 5·如申請專利範圍第1項之裝置,其中該電源管理控制器 包含檢測一功率縮減狀況的檢測邏輯裝置。 2〇 6.如申請專利範圍第5項之裝置,其中檢測該功率縮減狀 況的該邏輯裝置包含檢測一過溫度狀況的邏輯裝置。 7·如申請專利範圍第5項之裝置,其中檢測該功率縮減狀 況的該邏輯裝置包含檢測表示該互連體的頻寬使用現 況係低於一臨界值之一指示的邏輯裝置。 24 200817888 8.如申請專利範圍第5項之裝置,其中檢測該功率縮減狀 況的該邏輯裝置包含檢測表示該裝置處於一電池最佳 化模式之一指示的邏輯裝置。 9_如申請專利範圍第5項之裝置,其中檢測該功率縮減狀 況的δ亥邏輯裝置包含檢測出一高頻寬代理器係與該互 連體耦接的邏輯裝置。 10.如申請專利範圍第9項之裝置,其中該高頻寬代理器為 一圖形引擎。 如申明專利範圍第1項之裝置,其中該互連體包含一記 憶體互連體。 汉如申請專利範圍帛Η之裝置,其中該互連體包含一處 理器互連體。 13· —種方法,其包含下列步驟: 檢測一功率縮減狀況; 至少部分地響應於檢測到該功率縮減狀況的步驟,動態 地縮減與一互連體耦接之一介面的一頻率;以及 動態地使該介面相關聯的一終端模式無效。 Μ·如申料利_第13奴方法,其巾檢測—功率縮減 狀況的步驟包含下列的至少一項: 檢測一過溫度狀況; 檢測表示該互連體之頻寬使用現況係低於一臨界值的 一指示; 檢測表示該介面處於一電池最佳化模式的一指示;以及 檢測出一高頻寬代理器係與該互連體耗接。 25 200817888 15.1ϋ專利範圍第13項之方法,其中使該介面轉變為 低頻率杈式的步驟包含下列步驟·· 使該介面靜默;以及 指示一時鐘電路以一較低頻率操作。 16_如申請專利範圍第15項之方法,其中該介面為連接到 一記憶體互連體的一介面。 丄入如申請專利範圍第16項之方法,其中使該介面靜默的 步驟包含下列步驟: 使一記憶體裝置處於自我刷新狀態。 10 15 18_如申請專利範圍第13項之方法,其中該互連體為一處 理器互連體。 19_ 一種系統,其包含: 一記憶體裝置;以及 與該記憶體裝置祕的-積體電路,其中該積體電路包 括: 用以與該記憶體裝置交換資訊的—介面,該介面包 括一動態晶粒上終端模式;以及 與該介面耦接的一電源管理控制器,其中該電源管 理控制器能夠動態地縮減該介面的一操作頻率,且 使泫介面的該晶粒上終端模式無效以縮減該介面耗 用的功率。 20_如申請專利範圍第19項之系統,其中該記憶體裝置包 括一晶粒上終端,且其中該電源管理控制器能夠使該記 十思體t置的该晶粒上終端模式無效。 26 200817888 21.如申請專利範圍第19項之系統,其中該電源管理控制 器包含動態地控制該介面之該操作頻率的頻率控制邏 輯裝置。 22_如申請專利範圍第19項之系統,其中該電源管理控制 器包含動態地使該終端模式無效或有效的終端控制邏 輯裝置。 23·如申請專利範圍第19項之系統,其中該電源管理控制 器包含檢測一功率縮減狀況的檢測邏輯裝置。 24.如申請專利範圍第23項之系統,其中檢測該功率縮減 狀况的该邏輯裝置包含能檢測下列至少一項的邏輯裝 置: ’ 一過溫度狀況; 表示互連體之頻寬使用現況係低於一臨界值的一指 示;以及 表示裝置處於一電池最佳化模式的一指示。 25·如申请專利範圍第23項之系統,其中檢測該功率縮減 狀況的該邏輯裝置包含檢測出一高頻寬代理器係與互 連體輕接的邏輯裝置。 26_如申睛專利範圍第25項之系統,其中該高頻寬代理器為 一圖形引擎。 27
TW096129630A 2006-08-11 2007-08-10 Interface frequency modulation to allow non-terminated operation and power reduction TWI349189B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/502,650 US7945793B2 (en) 2006-08-11 2006-08-11 Interface frequency modulation to allow non-terminated operation and power reduction

Publications (2)

Publication Number Publication Date
TW200817888A true TW200817888A (en) 2008-04-16
TWI349189B TWI349189B (en) 2011-09-21

Family

ID=39052239

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096129630A TWI349189B (en) 2006-08-11 2007-08-10 Interface frequency modulation to allow non-terminated operation and power reduction

Country Status (5)

Country Link
US (2) US7945793B2 (zh)
CN (1) CN100538602C (zh)
DE (1) DE102007037601A1 (zh)
GB (1) GB2441852A (zh)
TW (1) TWI349189B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8086876B2 (en) * 2008-07-02 2011-12-27 Dell Products L.P. Static and dynamic power management for a memory subsystem
US7827336B2 (en) * 2008-11-10 2010-11-02 Freescale Semiconductor, Inc. Technique for interconnecting integrated circuits
US8806233B2 (en) * 2010-12-17 2014-08-12 Intel Corporation Power delivery noise reduction on a memory channel
US9224430B2 (en) 2011-07-27 2015-12-29 Micron Technology, Inc. Devices, methods, and systems supporting on unit termination
US20120095607A1 (en) * 2011-12-22 2012-04-19 Wells Ryan D Method, Apparatus, and System for Energy Efficiency and Energy Conservation Through Dynamic Management of Memory and Input/Output Subsystems
WO2014042994A1 (en) * 2012-09-11 2014-03-20 Rambus Inc. Using dynamic bursts to support frequency-agile memory interfaces
US9798469B2 (en) 2014-07-31 2017-10-24 Samsung Electronics Co., Ltd. Storage device and controlling method thereof
US9910482B2 (en) * 2015-09-24 2018-03-06 Qualcomm Incorporated Memory interface with adjustable voltage and termination and methods of use
CN105388673B (zh) 2015-12-01 2018-10-19 武汉华星光电技术有限公司 液晶显示装置及其液晶显示面板
US11250902B2 (en) 2019-09-26 2022-02-15 Intel Corporation Method and apparatus to reduce power consumption for refresh of memory devices on a memory module
KR20220112322A (ko) * 2021-02-03 2022-08-11 삼성전자주식회사 송신 회로의 출력 임피던스를 조절할 수 있는 인터페이스 회로 및 이를 포함하는 이미지 센서

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1020974A (ja) 1996-07-03 1998-01-23 Fujitsu Ltd バス構造及び入出力バッファ
US6988211B2 (en) * 2000-12-29 2006-01-17 Intel Corporation System and method for selecting a frequency and voltage combination from a table using a selection field and a read-only limit field
TW588235B (en) * 2001-04-02 2004-05-21 Via Tech Inc Motherboard with less power consumption
US6820169B2 (en) * 2001-09-25 2004-11-16 Intel Corporation Memory control with lookahead power management
US7000065B2 (en) * 2002-01-02 2006-02-14 Intel Corporation Method and apparatus for reducing power consumption in a memory bus interface by selectively disabling and enabling sense amplifiers
US6894691B2 (en) * 2002-05-01 2005-05-17 Dell Products L.P. Dynamic switching of parallel termination for power management with DDR memory
KR100502408B1 (ko) * 2002-06-21 2005-07-19 삼성전자주식회사 액티브 터미네이션을 내장한 메모리 장치의 파워-업시퀀스를 제어하는 메모리 시스템과 그 파워-업 및 초기화방법
US6944084B2 (en) * 2002-12-31 2005-09-13 Intel Corporation Memory system that measures power consumption
US7084705B2 (en) 2004-06-01 2006-08-01 Agere Systems Inc. Automatic biasing of a power device for linear operation
US7173450B2 (en) * 2004-06-01 2007-02-06 Hewlett-Packard Development Company, L.P. Bus controller
US7315952B2 (en) * 2004-06-02 2008-01-01 Intel Corporation Power state coordination between devices sharing power-managed resources
US7272741B2 (en) * 2004-06-02 2007-09-18 Intel Corporation Hardware coordination of power management activities

Also Published As

Publication number Publication date
US7945793B2 (en) 2011-05-17
GB0715291D0 (en) 2007-09-12
TWI349189B (en) 2011-09-21
GB2441852A8 (en) 2008-03-19
US20110276815A1 (en) 2011-11-10
DE102007037601A1 (de) 2008-03-27
CN100538602C (zh) 2009-09-09
GB2441852A (en) 2008-03-19
CN101126953A (zh) 2008-02-20
US8707072B2 (en) 2014-04-22
US20080040624A1 (en) 2008-02-14

Similar Documents

Publication Publication Date Title
TW200817888A (en) Interface frequency modulation to allow non-terminated operation and power reduction
US8272781B2 (en) Dynamic power control of a memory device thermal sensor
US7007175B2 (en) Motherboard with reduced power consumption
US9389676B2 (en) Serial advanced technology attachment interfaces and methods for power management thereof
EP3659010B1 (en) Power down mode for universal flash storage (ufs)
US8713338B2 (en) Methods and apparatus for low power out-of-band communications
KR100923363B1 (ko) 검출된 콰이어트 사이클 중의 버스 신호 종단 보상 장치 및방법
US20060023633A1 (en) Method and apparatus for managing power consumption relating to a differential serial communication link
US5613095A (en) Peripheral card having independent functionally and method used therewith
TWI489476B (zh) 記憶體模組匯流排終止電壓(vtt)的調整及管理
US8200998B2 (en) Method of controlling power saving mode used in SATA interface
US10162402B2 (en) Serial communication method
KR100983397B1 (ko) 메모리 디바이스들에 대한 감소된 신호 레벨 지원
US11144410B2 (en) System and method to dynamically increase memory channel robustness at high transfer rates
JP6158960B2 (ja) 双方向バス上の信号をバス速度に基づいて選択的に終端するための方法および装置
KR20150095267A (ko) 데이터 저장 장치, 그 동작 방법, 및 이를 포함하는 데이터 처리 시스템
TWI574160B (zh) 電子系統以及半導體裝置
EP2798505B1 (en) Power management for data ports
US9122479B2 (en) Network processor and energy saving method thereof
JP5217946B2 (ja) 半導体回路及び信号伝送システム
WO2007050882A2 (en) A clocking architecture using a bi-directional reference clock