TW200816119A - Demultiplexer and the LCD display panel thereof - Google Patents
Demultiplexer and the LCD display panel thereof Download PDFInfo
- Publication number
- TW200816119A TW200816119A TW95134621A TW95134621A TW200816119A TW 200816119 A TW200816119 A TW 200816119A TW 95134621 A TW95134621 A TW 95134621A TW 95134621 A TW95134621 A TW 95134621A TW 200816119 A TW200816119 A TW 200816119A
- Authority
- TW
- Taiwan
- Prior art keywords
- thin film
- control
- lines
- multiplexer
- film transistors
- Prior art date
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
200816119
二達編魷:1W3042PA • 九、發明說明: 【發明所屬之技術領域】 本發明是有關於一種解多工器之佈局結構,且特別 是有關於一種減低穿越(Crossover)電容之一種解多工 器之佈局結構。 【先前技術】 具有解多工器(Demultiplexer)之液晶顯示面板現 • 在係已存在,液晶顯示面板係利用解多工器接收輸入訊 號,並據以輸出多個資料訊號。請參照第1圖,其繪示 傳統具解多工器之液晶顯示面板的部分電路圖。解多工 器102係包括多個電晶體,而在第1圖中係以電晶體 Ή〜T5為例作說明。電晶體T1〜T5係為P型電晶體,電晶 體Τ1〜Τ5之汲極係相互耦接,以接收輸入訊號S1 ;電晶. 體Τ1〜Τ5之源極係分別耦接至資料線DL1〜DL5 ;電晶體 Τ1〜Τ5之閘極係用以分別耦接至控制線CL1〜CL5,並分別 ® 受到控制訊號SW1〜SW5之控制。而控制訊號SW1〜SW5之 致能期間係不重疊。 傳統之解多工器102之控制線CL2,係需跨越控制線 CL1,以將控制訊號SW2輸入電晶體Τ2之閘極。再加上 控制訊號SW1及SW2之致能時間係為不重疊,使得在控 制線CL2與CL1之交叉點係形成一穿越(Crossover)電容 C21。依此類推,控制線CL3〜CL5也分別需跨越四條控制 線’並在各控制線與控制線之交叉點形成四個穿越電 200816119 二達編號:™〇42ΡΑ • 容。此些穿越電容係使得各控制線CL1〜CL5上具有較高 之電容負載,造成控制訊號SW1〜SW5之位準上升(Rising) 及下降(Falling)時間延長,而使得之控制訊號sfl〜SW5 產生訊號失真。此些失真之控制訊號SW1〜SW5將導致電 晶體T1〜T5產生誤動作,使得欲分別寫入各條資料線 DL1〜DL5之資料訊號相互干擾,而降低晝面之顯示品質。 此外,此些穿越電容將增加控制線CL1〜CL5之電容負載, 更使得解多器102較為耗電。而若提高控制訊號SW1〜SW5 _ 之電壓以縮短其上升及下降之時間,同樣地也有更為耗 電的問題。 【發明内容】 有鑑於此,本發明的目的就是在提供一種具解多工 器之液晶顯示面板。本發明之解多工器係可有效地解決: 上述控制線上穿越電容之問題,而具有較佳之驅動效 果,及較為省電之優點。 • 上站 根據本發明的目的,提出一種解多工器之佈局結 構,此解多工器係應用於平面顯示器。解多工器係用以 接收多個輪入訊號,並據以輸出多個資料訊號,此解多 工器之佈局結構包括:多條資料線及多個薄膜電晶體 (Thin Film Transistor,TFT)。此些條控制線,係用以 分別傳送多個控制訊號。此些薄膜電晶體中至少部分之 薄膜電晶體係配置於對應之相鄰兩條控制線之間。此些 薄膜電晶體之閘極(Gat e )係與相鄰之兩條控制線之一電 200816119
· TW3042PA 性連接,此些薄膜電晶體之一第一沒極(Drain)/源極 (Source)係相互耦接,以接收此些輸入訊號;此些薄膜 電晶體之一第二汲極/源極係用以於對應之薄膜電晶體 被致能時,分別輸出此些資料訊號。 根據本發明之另一目的,提出一種液晶顯示面板。 液晶顯示面板係包括:畫素陣列、資料線及解多工器。 晝素陣列係包括多行晝素,而條資料線係分別耦接至此 些行晝素。解多工器之佈局結構係包括:多條訊號線、 _ 多條控制線及多個薄膜電晶體。此些訊號線係分別與此 些資料線電性連接,而此些控制線係用以分別傳送多個 控制訊號。而至少部分之此些薄膜電晶體係配置於對應 之相鄰兩條控制線之間,且至少部分之此些薄膜電晶體 之閘極係與相鄰之兩條控制線之一電性連接。而此些薄 膜電晶體之第一汲極/源極係相互耦接,以接收輸入訊 號,此些薄膜電晶體之第二汲極/源極係分別與此些訊號 φ 線電性連接,並用以於對應之薄膜電晶體被致能時,分 別經由訊號線輸出多個資料訊號。 > 為讓本發明之上述目的、特徵、和優點能更明顯易 懂’下文特舉一較佳實施例,並配合所附圖式,作詳細 說明如下: 【實施方式】 本發明之解多工器係將解多工器之各個薄膜電晶體 (Thin Film Transistor,TFT)配置於相鄰之兩條控制線 200816119
二達緬航· fW3042PA ' 之間,以解決傳統之解多工器中控制線間因彼此相交, 而於交叉點具有穿越電容之問題。 請參照第2A圖,其繪示依照本發明之較佳實施例之 具解多工器之液晶顯示面板的部分電路圖。具解多工器 之液晶顯示面板200係包括··晝素陣列204、資料線 DL1,〜DLn’(η為自然數)、掃瞄驅動器206、位準移位 器208、源極驅動器210及解多工器202。此液晶顯示面 • 板200係應用於一平面顯示器。源極驅動器210係用以 輸出輸入訊號Sil〜Sik (k為小於η之自然數),掃_驅 動器206係用以輸出m個掃描訊號Scanl〜Scanm至晝素 陣列204,控制訊號SW1’〜Sfx’ (X為小於η之自然數) 係輸入至位準移位器208,而位準移位器208係改變控制 訊號SW1’〜SWx’ 之位準,以輸出控制訊號 SW1”〜SWx” 。控制訊號SW1”〜SWx”之訊號位準係例如 高於SW1’〜SWx’之訊號位準。晝素陣列係包括多個晝素 ’ 攔204a卜2〇4an。資料線DU,〜DLn,之一端係分別電十生 連接至此些晝素棚2〇4al〜204an,而資料線DL1’ 之另一端係電性連接至解多工器202。解多工器202係用 以接收輸入訊號Si 1〜Sik,並據以輸出資科訊號 SD1〜SDn,而此些資料訊號SM〜SDn係分別經由資料線 DL1’〜DLn’輪入晝素攔2〇4al〜2〇4仙。 請參照第2B圖及第2C圖,其分別繪示第2A圖之解 多工器202之部分電路圖,及第21圖之解多工器2〇2之 200816119
二建緬航· rW3042PA 佈局結構圖。解多工器202係包括訊號線SL卜SLn、控制 線 CL1 〜CLx 及薄膜電晶體(Thin Fi lm Transistor, TFT)T1’〜Τη’ 。在第2B圖及2c圖中,係以訊號線 SL1’ 〜SL5’ 、控制線 CL1’ 〜CL5’ 及 TFT ΤΓ 〜T5,為 例作說明。 TFT ΊΤ〜T5’係例如為N型TFT。TFT ΤΓ〜T5’之 閘極(Gate)TlG〜T5G係分別耦接至控制線CL1 ’〜CL5’ , 源極(Source)TlS〜T5S係分別耦接至訊號線SL1〜SL5之一 _ 端,汲極(Drain)TlD〜T5D係相互耦接,以接收輸入訊號 Sil。其中,訊號線SL1〜SL5之另一端係分別與資料線 DL1,〜DL5’耦接。控制線CL1’〜CL5’係用以傳送控制 訊號SW1”〜SW5”至閘極T1G〜T5G,以控制TF7 ΤΓ〜T5’ 。而TFT ΤΓ〜T5’係分別於控制訊號 SW1”〜SW5”致能時,將輸入訊號Sil作為資料訊號 SD1〜SD5輸出。 較佳地,控制線CL1’〜CL5’係依序轉為致能,使 _ 得ΤΠΤΓ〜T5’依序導通,以使資料訊號Sil依序地作 為資料訊號SD1〜SD5傳送至資料線DL1’〜DL5’ 。 TFT ΤΓ〜T4’係分別配置於相鄰之兩條控制線 CL1,與 CL2’ 、CL2’ 與 CL3’ 、CL3’ 與 CL4’ 及 CL4’ 與CL5’之間。而TFTT5’係與控制線CL5’相鄰,而配 置於控制線CL5’之另一側。如此,控制線CL1’〜CL5’ 便可不與其他控制線相父而直接將控制訊號 SW1”〜SW5”輸入閘極T1G〜T5G,而可以有效地解決傳統 200816119
二建編魷♦ iW3042PA ‘解多工11 102中各控制、線CL1〜CL5因為相交而產生穿越 電容之問題。 傳統之作法巾,各控制線之交點卿成之穿越電容 因兩條交錯之㈣線均非轉接,而有大跨壓存在於交 錯之兩控制線之間,故使得對應的穿越電容甚大。然而, 在本實施例之解多工器202中,控制線控制線雖亦 與訊號線SL1形成交點。然,當控制訊號SW2,致能時, 控制訊號SW1”係為非致能,使得此時電晶體T1,係為 不導通,而使得訊號線SL1係實質上為浮接(F1〇aiing)。 如此係使得訊號線SL1與控制線CL2,間之穿越電容很 小,幾乎可以忽略。依此類推,控制線CL3,〜CL5,與各 訊號線SL1〜SL5之穿越電容亦很小而可忽略。 本實施例雖僅以訊號線SL1,〜SL5,、控制線 CL1,〜CL’ 5及TFT ΤΓ〜T5,為例作說明,然,τπ Τ6 Τη之操作係可依此類推。本實施例雖僅以ν型TFT _ 為例,對解多工器202之電路結構作說明,然,本實施 例所揭露之解多工器202係不侷限於N型TFT之電路結 構。在本實施例所揭露之具解多工器之液晶顯示面板2〇〇 中,訊號線SL1〜SL5係實質上與控制線CL1,〜CL5,垂直 相交。 本實施例雖以掃瞄驅動器206將控制訊號 SW1〜SWx’輸入位準移位器208,再經由位準移位器208 輪出控制訊號SW1”〜SW5”為例作說明,然,位準移位器 208亦可省略,使得控制訊號SW1’〜SWx’直接驅動解多 11 200816119 二達緬航.fW3042PA 工器202之各個薄膜電晶體ΤΓ〜Τη,。而本實施例所揭 路之解多工2 0 2係例如形成於此平面顯示器之一^義才 上,此基板係更用以形成晝素陣列204。本實施例所揭露 之解多工器202係較佳的以低溫多晶石夕匕〇
Temperature Poly Silicon,LTPS)製程來製造。
本發明之具解多工器之液晶顯示面板係將解多工器 之TFT設置於相鄰之兩條控制線之間。如此,各控制線 便可不跨越其他控制線而直接將控制訊號輸入TF : 極,而可以有效地解決傳統解多工器中各控制線因為相 互跨越而於交叉點產生穿越電容之問題。故本發明可= 達到減低各控制線之電容負載,使得本發明之具解多工 盎,液晶面板具有省電之優點。此外,本發明之具解多 工器之液晶顯示面板並可經由減低控制線之電容負 改善控制訊號SW2, 4¥5,及3¥2,,〜別5,,之失真一」 避免TFT發生誤動作,因此本發明之具解多工器 顯示面板係具有晝面顯示品質較佳之優點。 曰曰 综上所述,雖然本發明已以一較佳實施例揭露如 丄然士亚非用以限定本發明。本發日績屬技術領域中 具有通¥知識者,在不脫離本發明之精神和範圍内,告 :作各種之更動與潤飾。因此,本發明之保護範圍當^ 後附之申請專利範圍所界定者為準。 12 200816119
二连編航· rW3042PA ’ 【圖式簡單說明】 第1圖繪示傳統具解多工器之液晶顯示面板的部分 電路圖。 第2A圖繪示本發明之較佳實施例之具解多工器之 液晶顯示面板的部分電路圖。 .第2B圖繪示第2A圖之解多工器202之部分電路圖。 第2C圖繪示第2A圖之解多工器202之佈局結構圖。 • 【主要元件符號說明】 102、202 :解多工器 T1〜T5、ΤΓ〜Τη’ :薄膜電晶體 CL1〜CL5、CL1’ 〜CL5’ :控制線 SW1~SW5、SW1’ 〜SWx’ 、SW1” 〜SWx” :控制訊號 DL1 〜DL5、DL1’ 〜DLn’ ··資料線 SI、Sil〜Sik :輸入訊號 C21 :穿越電容 ® 200 :具解多工器之液晶顯示面板 204 :晝素陣列 204al〜204an :晝素欄 206 ··掃瞄驅動器 208 :位準移位器 210 :源極驅動器 SD1〜SDn :資料訊號 Scanl〜Scanm :掃瞄訊號 13 ru * fW3042PA TIG〜T5G : 閘極 T1D〜T5D : 汲極 T1S〜T5S ·· 源極 SL1〜SLn : 訊號線 200816119
Claims (1)
- 200816119 二连獅弧.TW3042PA ^ 十、申請專利範圍: 1· 種解多工器(Demultiplexer,DeMux)之佈局 (Layout)結構’該解多工器係應用於一平面顯示器,該 解多工裔係用以接收複數個輸入訊號,並據以輸出複數 個資料訊號,該解多工器之佈局結構包括: 複數條控制線,用以分別傳送複數個控制訊號;以 及 複數個薄膜電晶體(Thin Film Transistor,TFT), _ 至少部分之該些薄膜電晶體係配置於對應之相鄰兩條控 制線之間,至少部分之該些薄膜電晶體之閘極(Gate)係 與相鄰之兩條控制線之一電性連接,該些薄膜電晶體之 一第一;及極(Drain)/源極(Source)係相互粞接,以接收 該些輸入訊號,該些薄膜電晶體之一第二汲極/源極係用 以於對應之薄膜電晶體被致能時,分別輸出該些資料訊 號。 2·如申請專利範圍第1項所述之解多工器之佈局結 構,其中該控制訊號係依序被致能。 3·如申睛專利範圍第1項所述之解多工器之佈局結 構,其中該薄膜電晶體之閘極係與接近該第一没極/源極 之該控制線電性連接。 4·如申請專利範圍第丨項所述之解多工器之佈局結 構,其中更包括複數條訊號線,該些薄膜電晶體之該第 二汲極/源極係分別透過該些訊號線以與複數條資料線 電性連接’該些訊號線與該些控制線係實質上垂直相交。 15 2〇〇8i6m ^ 5·如申請專利範圍第i項所述之解多工器之佈局結 構,其中該解多工器係形成於該平面顯示器之一基板 上’該基板更用以形成一晝素陣列,該解多工器係以低 溫多晶石夕(Low Temperature Poly-Silicon,LTPS)製程 來製造。 6· —種液晶顯示面板,應用於一平面顯示器,該液 晶顯示面板係包括: 一晝素陣列,包括複數行晝素; 籲 複數條資料線,分別耦接至該些行晝素;以及 一解多工器,該解多工器之佈局結構包括: 複數條訊號線,該些訊號線係分別與該些資料 線電性連接; 、 複數條控制線,用以分別傳送複數個控制訊 號;及 工Π 複數個薄膜電晶體,至少部分之該些薄膜電晶 體係配置於對應之相鄰兩條控制線之間,至少部分之該 •些薄膜電晶體之閘極係與相鄰之兩條控制線之一電性: 接,該些薄膜電晶體之一第一没極/源極係相互賴,以 接,複數個輸入訊號,該些薄膜電晶體之-第二汲極/源 極,分別與該些訊號線電性連接,並用以於對應之薄= 電晶體被致能時’分別經由該些訊號線輸出複數個資料 訊號。 、 ^ '如申請專利範圍第6項所述之液 盆 中該控制訊號係依序被致能。 面板其 16 200816119 · TW3042PA ^ 8.如申請專利範圍第6項所述之液晶顯示面板,其 中該薄膜電晶體之閘極係與接近該第一汲極/源極之該 控制線電性連接。 9.如申請專利範圍第6項所述之液晶顯不面板’其 中該些訊號線與該些控制線係實質上垂直相交。 1(K如申請專利範圍第6項所述之液晶顯示面板, 其中該解多工器係形成於該平面顯示器之一基板上,該 基板更用以形成該晝素陣列。 ⑩ 11.如申請專利範圍第6項所述之液晶顯示面板, 其中該平面顯示器更包括一電壓位準移位器(Level Shifter),用以輸出該些控制訊號至該些控制線。 12.如申請專利範圍第6項所述之液晶顯示面板, 其中該解多工器係以低溫多晶矽製程來製造。 馨 17
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW095134621A TWI348672B (en) | 2006-09-19 | 2006-09-19 | Demultiplexer and the lcd display panel thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW095134621A TWI348672B (en) | 2006-09-19 | 2006-09-19 | Demultiplexer and the lcd display panel thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200816119A true TW200816119A (en) | 2008-04-01 |
TWI348672B TWI348672B (en) | 2011-09-11 |
Family
ID=44769026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW095134621A TWI348672B (en) | 2006-09-19 | 2006-09-19 | Demultiplexer and the lcd display panel thereof |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI348672B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI398844B (zh) * | 2008-06-26 | 2013-06-11 | Ind Tech Res Inst | 三色膽固醇液晶之數位式資料電壓驅動電路及其方法 |
TWI689907B (zh) * | 2018-04-18 | 2020-04-01 | 友達光電股份有限公司 | 多工器以及顯示面板 |
US10861402B2 (en) | 2018-04-18 | 2020-12-08 | Au Optronics Corporation | Multiplexer and display panel |
-
2006
- 2006-09-19 TW TW095134621A patent/TWI348672B/zh active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI398844B (zh) * | 2008-06-26 | 2013-06-11 | Ind Tech Res Inst | 三色膽固醇液晶之數位式資料電壓驅動電路及其方法 |
TWI689907B (zh) * | 2018-04-18 | 2020-04-01 | 友達光電股份有限公司 | 多工器以及顯示面板 |
US10861402B2 (en) | 2018-04-18 | 2020-12-08 | Au Optronics Corporation | Multiplexer and display panel |
Also Published As
Publication number | Publication date |
---|---|
TWI348672B (en) | 2011-09-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102007906B1 (ko) | 표시 패널 | |
US8803784B2 (en) | Scanning signal line drive circuit and display device having the same | |
TWI312187B (en) | Integrated circuit device and electronic instrument | |
US9947254B2 (en) | Liquid crystal display panel | |
CN102270509B (zh) | 移位寄存器电路 | |
KR102484185B1 (ko) | 게이트 구동 회로와 이를 이용한 표시장치 | |
WO2011135873A1 (ja) | シフトレジスタおよび表示装置 | |
KR101769400B1 (ko) | 게이트 구동 장치 및 이를 포함하는 표시 장치 | |
KR102114751B1 (ko) | 내장형 게이트 드라이버 | |
WO2014166251A1 (zh) | 移位寄存器单元及栅极驱动电路 | |
JP2018507433A (ja) | 液晶表示装置に用いられるgoa回路 | |
US8130189B2 (en) | Gate driving device for liquid crystal display | |
TW200627647A (en) | Thin film transistor array panel and manufacturing method thereof | |
TW556145B (en) | Flat display apparatus having scan-line driving circuit and its driving method | |
WO2015100967A1 (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
US20170017328A1 (en) | Touch display panel and fabrication thereof | |
JP2017535908A (ja) | シフトレジスタユニット、シフトレジスタ、ゲート駆動回路及び表示装置 | |
WO2016190187A1 (ja) | 表示装置の駆動回路 | |
US20150255171A1 (en) | Display device | |
JP2009027584A (ja) | 半導体集積回路 | |
CN105139797A (zh) | 一种异形显示面板及显示装置 | |
JP2015227974A (ja) | 表示装置 | |
WO2020103537A1 (zh) | 阵列基板、显示面板及显示装置 | |
US9928795B2 (en) | Gate driver on array circuit and display device | |
CN108594552B (zh) | 显示基板、显示面板、显示装置及其驱动方法 |