TW200810335A - Multi-phase converter with frequency and phase timing control - Google Patents

Multi-phase converter with frequency and phase timing control Download PDF

Info

Publication number
TW200810335A
TW200810335A TW96121837A TW96121837A TW200810335A TW 200810335 A TW200810335 A TW 200810335A TW 96121837 A TW96121837 A TW 96121837A TW 96121837 A TW96121837 A TW 96121837A TW 200810335 A TW200810335 A TW 200810335A
Authority
TW
Taiwan
Prior art keywords
phase
rti
converter
clock signal
circuit
Prior art date
Application number
TW96121837A
Other languages
English (en)
Inventor
George Schuellein
Original Assignee
Int Rectifier Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US11/761,727 external-priority patent/US7573245B2/en
Application filed by Int Rectifier Corp filed Critical Int Rectifier Corp
Publication of TW200810335A publication Critical patent/TW200810335A/zh

Links

Description

200810335 九、發明說明: 【發明戶斤屬之技術領域3 相關申請案之相互參照 本申請案係主張2006年六月19曰提交之美國臨時專利 5 申請案第60/814,850號和2007年六月12日提交之美國專利 申請序號第11/761,727號的權益和優先權,彼等之全文係藉 由參照使其合併進本說明書内。 本發明係論及一種DC-DC(直流對直流)變換器,以及 係特別論及一些多相變換器,彼等可在多重相耦合之交換 10 式電源供應器,舉例而言,多重之降壓變換器,的共同輸 出處,產生一個DC輸出電壓。 H ^tr #支 4标]3 發明背景 多相變換器係屬眾所周知。在一個典型之多相變換器 15 中,舉例而言,在一個多相降壓變換器中,所設置係多重 之降壓變換器,彼等之輸出電感器,各係耦合至該輸出節 點。在一個典型之應用例中,每個降壓變換器,係受到一 個控制電路之控制,以及在運作上可使每個降壓變換器交 換級段之控制開關,在一個不同於其他相位之時間下被啟 20 通。在此種方式下,每個相位可依序提供電力給負載,而 使漣波降低,以及使輸出電容之尺寸縮小。 當多相變換器構成時,每個形成此多相變換器之輸出 交換式變換器的頻率和相位,便有必要受到控制。往昔, 此在完成上係藉由採用一條使用一種類比性50%工作周期 5 200810335 之三角形波的單一線接匯流排。此種先前之實現體中,係 包括如下之缺陷。 (1) 每一相位需要有兩個外部電阻器,來規劃其相位延 遲此等電阻器將耗費金錢、需要pCB(電路板)面積、增加 5 PCB布線複雜性,為潛在失效之—種來源,以及彼等值勢 必要被計算,而使其設計複雜性增加。 (2) 相位時序之類比程式規劃的準確性會被降級,其中 存在有非理想性斜變波線性、組件容許度議題、和雜訊。 、(3)彼等相位在規劃上並不能繼續至接近上述三角形 10波之波峰和波谷附近,而會在某些系統中,. 之相位時序誤差。 子在 若能提供-種多相變換器,使解決此等問題,將會是 有利的。 曰 t發明内容j 15發明概要 复因此,本發明之一項目的,旨在提供_種多相變換器, :、可提供-種簡單之構件,來設定上述多相變換器之多重 目位的運作頻率和相位時序控制。 20 办 / 芡俠态,其係句冬右· =之交換電路,彼等各係受到—個相位控制器之控制, 各可提供-做換之輸㈣壓,給該變換㈣一個輸 ^點’以及其中每個交換電路,可在上述相位控制器之 下,依序提供—個交換式輸出電壓,給上賴換器之 輪出電壓發展所在的輸出節點;和_個包含有—個時鐘電 6 200810335 路之主控制電路,該時鐘 給每個交換雷败 敌仏個弟一時鐘信號, 號,給第_個’以及可提供一個第二較低頻率之時鐘信 5 10 受到上述第制器,每個相位控制器,係具有-個 又到上述弟—時鐘信號控制之延遲電路们 以聯社? J 精以徒供一個用 、、…人—相位控制II之被延遲的第二時鐘 個相位控制器之情財,返回至該主控制電路, :叫供多數被依序延遲之異相的第二時鐘健,各分別 j第一相位控制器之後的每一其餘之相位控制器,以決 疋母個父換電路何時提供交換之輸出電壓給該輸出節點。 在個較佳之貫現體中,該相位控制器中之延遲電 2係連接成-種雛菊鏈路排列,而使最後一個相位控制 态,提供一個被延遲之第二時鐘信號,回頭給該主控制電 路。 15 本發明在一個實現體中,係使用兩條線接匯流排(加上 接地)和一條回行線路。 本發明之其他目的、特徵、和優點,將可由接下來之 (P 内 貫施方式』而臻明確。 圖式簡單說明 茲將在下文配合諸圖之『實施方式』中,對本發明做 20更加詳盡之說明,其中: 弟1圖係顯示一種應用本發明之六相多相變換器; 第2圖係更加詳盡地顯示第丨圖之多相變換器,其僅詳 細顯示兩個相位; 第3圖係顯示第2圖中有關四相位之波形; 200810335 第4圖係顯示第2圖中之波形; 第5圖係顯示一個用以控制一個降壓變換器輸出級段 之相位控制電路的明細方塊圖; 第6圖係顯示第5圖之電路的波形; 5 第6 A圖係顯示一個遞昇之負載暫態的響應; 弟7圖係顯不該主控制電路,以及特別是該時鐘電路; 而 第8圖則係顯示通電階段開始下之主控制電路。 【方包3 10 較佳實施例之詳細說明 參照諸繪圖,第1和2圖係顯示一個實現本發明之多相 變換器。第2圖係更加詳盡地顯示第1圖之多相變換器30(相 位1C),其僅詳細顯示兩個相同之相位。每個相位1C 30,可 控制一個包含有兩個電晶體Q1和Q2和一個輸出電感器Ln 15 之降壓變換器(交換電路)。電晶體Q1為控制開關,以及電 晶體Q2為同步開關。此同步開關可以一個二極體來取代, 正如本技藝之專業人員所習見,不過,使用一個同步開關, 可提供更大之效率。 第1圖係顯示一個六相多相變換器的範例,其係採用 20 IR3500控制積體電路10和多重(在此顯示之六相情況中為 六個)受到上述控制1C之控制的IR3505相位1C 30。每個相位 1C 30係屬相同,以及係具有一些連接至一個由兩個開關組 成之對應降壓變換器的輸出,其一個上部開關Q1,係作用 為其控制開關,以及其一個下部開關Q2,係作用為一個同 8 200810335 步開關。每個對應相位之開關節點Vsl_6,係連接至一個有 關每個相位而連接至一個共同節點vc之輸出電感器u至 L6,以及係透過任何存在之分佈阻抗,耦合至一個輸出節 點VOUT+。有一個輸出電容器C0UT,耦合橫跨其輸出之 5兩端,藉以濾波掉上述被交換之輸出電壓。 在該多相變換器中,每個控制開關以會被啟通,藉以 提供輸出電流,使該輸出電感器充電,而在一個可能由上 述控制1C提供之時鐘脈波所決定的時間下,提供電流給該 負載。每個相位IC(標記為PHSIN)有關之時鐘脈波,係顯示 10在第3圖中。誠如所顯示,在該等PHSIN信號(IC1 PHSIN、 IC2 PHSIN、IC3 PHSIN、IC4 PHSIN)之間,係存在有時間 延遲,以致該等對應之相位控制開關Qi,在啟通上係彼此 異相。該等同步開關Q2之啟通,係在同樣之方式中被延遲, 但係在與該等控制開關互補之方式中被啟通。 15 參知弟2圖’其係更加詳盡地顯示第1圖之電路,但僅 顯不兩個相位1C 30,有一個時鐘脈波,係在CLK〇UT處由 上述控制1C 10來提供。誠如第4圖中所示,在a處,以及參 照第2圖,當有一個時鐘脈波發生時,此係開始一個斜變波 信號PWMRMP,其係顯示在第2圖之PWM比較器45的非反 20相輸入端處。其亦可啟通該控制開關Q1。見第4圖之C。 PWMRMP係顯示在第4圖之波形b中。該PWM斜激有關之 基礎位準為一個信號VDAC1,其係基於一些VID信號VID0 至VID7所設定之參考電壓位準,由該控制1(: 1〇來提供。見 第1圖,當PWMRMP等於上述控制IC 10中的一個誤差放大 9 200810335 器20之輸出時,後者如第2圖中所示,可使來自上述變換器 之輸出電壓的回授FB,與參考電壓VDAC相比較,上述控 制或高侧之開關Q1便會被啟斷,以及上述低側或同步之開 關Q2便會被啟通。見第4圖之波形C*D。誠如所顯示,該 5控制或高側之開關Q1,可於上述之時鐘脈波發生時被啟 通,以及可於該斜變波電壓等於該誤差放大器輸出時被啟 斷。此係顯示為第4圖中之誤差放大器信號的範圍。誠如所 顯不,當該誤差放大器輸出,由於一個如第4B圖中之j處所 顯示的負載遞昇所致而增加時,該控制開關Q1,便會在上 10述時鐘脈波發生時被啟通,以及會在PW]V^+變波電壓已達 至该誤差放大器輸出EAIN時被啟斷。誠如第4圖中所顯 不,上述加增之誤差放大器輸出,將會產生加增之以工作 周期。該工作周期,因而將會跟隨該誤差放大器信號,以 及一旦该誤差放大器信號,舉例而言,由於負載降低所致 15而降低,该工作周期便會降低,正如第4C圖中所示。 雖然第1和2圖係顯示一個分開之控制IC 1〇和相位IC 30 ’該電路係可使用—個單—㈣電路或離散式電路或任 何數目之1C,舉例而言,所有相位在—個積體電路内。 減如第1和2圖中所示,該控制1(: 1〇,如第3圖中所示, 2〇可在其對應之輸入CLKIN處,提供一個時鐘信號 CLKOUT’給每個相位Ic。第2圖中之虛線15係顯示,依據 負載之需求’可_額外之相位IC,在該情況中,該等信 號線16將會延伸至該等額外之相位〗c。
本發明利用到兩條線路,CLKOUT (A)和PHASE OUT 10 200810335 (B) (PHSOUT),和一條經由上述控制IC 30之雛菊鏈路排列 的回行線路PHASEIN (C)加上接地,藉以設定上述相位IC 30之運作頻率和相位時序。 誠如第1、2和3圖中所示,有一個從動時鐘信號 5 0认011丁(八)提供給每個相位1〇30,而作為〇^取。此外, 有一個較低頻率之主動時鐘信號PHSOUT (B),提供給該第 一相位1C,而作為PHSIN,其係上述用以設定該相位1〇:之 PWM頻率的時鐘信號。該第一相位IC,提供了一個信號 PHSOUT (D),其係提供給其之次—相位㈣輸人端,藉以 10提供一個被延遲之時鐘信號PHSIN,給該相位IC。此係更 詳盡地顯示在第1圖之六相變換器中。每個相位冗3〇,可 提供-個被延遲之相位時序信號,給一個雛菊鏈路排列中 之次-相位1C。其最後之相位Ic,可提供—個PHS0UT信 唬(第2圖中之E),回頭給上述之控制IC 1〇。在第1Κ[之六個 15變換器安排中,此係以線路〇來指明。理應注意到的是,在 每個接續之變換器、中,該等信號(D、E、F、G、Hk), 係自緊接前之變換器,被-個正反HFF(見第2圖),延遲- 個時鐘周期CLKIN。第3圖係顯示-個四相變換器有關接續 被延遲之信號(D、E、F、和G)。 20 該等至每個相位1c之依序異相的相位時鐘信號 PHSIN,係提供給每個相位Ic,藉以控制每個對應降壓變 換器之控制和同步開關的對應啟通時間。第3圖係顯示每個 四相位IC,相位IC1至相位IC4,有關被依序延遲之時鐘信 號PHSIN。誠如第3圖中所見,每個相位叫關之每個時鐘 11 200810335 信號PHSIN,係依序被延遲,藉以提供上述用以啟通每個 相位之對應開關Q1和Q2的異相時序控制。 誠如已做之說明,第4圖係顯示一個單一相位有關之相 位ic時鐘脈波PHSIN、一些範例性pwM斜變波和誤差放大 5态FA職旎、和該等控制和同步(SYNC)開關有關之閘極輸 出信號。 為了提供兩個來自上述控制IC 1〇之信號,上述時鐘電 路15中的兩個振盪器,係以主從排列之方式設置在該控制 1C内。此係详細顯不在第7圖中。該主動振盪器15〇,係運 10作在5亥等變換器之交換頻率下,亦即,該等P腦N信號的 交換頻率之下。一個從動振盪器152,係在一個χ倍於該主 動頻率之頻率下振盪,其中,x為相位之數目。因此,該時 名里頻率CLK,係被設定為該從動頻率,χ倍於該主動頻率, 其係由相位1C之數目來決定。此係由該控制1(:自動基於時 15間延遲來決定,而等於每個相位1C中之累積延遲所引起的 預疋數目之時鐘脈波延遲。此係藉由在PHS〇u丁⑻上面送 出一個脈波串列,以及決定出PHSIN(C)處之相位延遲,來 加以完成。見第1和2圖。 參知、苐7圖’在每個相位控制器3〇中之延遲電路 20 FF3(就一個三相變換器而言),係例示成雛菊鏈路排列。每 個FF接收上述之高頻從動時鐘信號cLk。FF1可在其D輸入 端處接收上述較低頻率之信號PHS〇UT,其如先前所說 明’係在FF1中由CLK時鐘控制至FF2,以及接著至FF3、等 等0 12 200810335 PHSOUT係發展如下。該主動振盪器15〇,可產生一個 由RR0SC所決定而來自上述振盪器電流源IR〇sc:之 heqREF。電流源IR0SC,係提供給一個乘法器級段156。 有個相位I控器154 ’可監控來自最後一個相位控制器ρρ 5之PHSIN(C),藉以決定相位X之數目。該乘法器156,可使 相位X之數目,乘以電流源IR0SC,其係輸入至該從動振盪 器152,藉以決定該從動振盪器頻率Freq〇UT,而提供上述 之高頻時鐘信號CLK。FreqREF係被用來經由比較器丨58和 細調級段160,提供CLK的一個細調頻率。因此,該振盪器 10 152,係相對該主動振盪器150而從動。 第8圖係顯示如何決定相位之數目。該相位數目係在通 電下被決定。首先,在通電時,在電壓1^^為高邏輯位準 (190)之下,該雛菊鏈路便會被中斷(2〇〇)。該主動振盪器 150,係被迫在時鐘(210)下校定斜變波。接著,pHsm會受 15到監控而長達一個時序脈波(22〇,230)。若該脈波被偵測 到,便會有一個計數器被重置(240,250)。若該脈波並未被 偵測到,該計數器便會被致能(260,250)。該從動振盪器係 被迫在該時鐘(270)上面運作。該PHS相序脈波接著便會產 生(280)。有一個相位數目暫存器250,便會在29〇處開始, 20以及此相位數目暫存器⑴、(t-1),會就相位數目而受到監 控(310,320)。若該相位計數為32,其時序便會重新開始 (330)。方否’该等暫存器值係就相等性而被核對(wo)。若 屬實,該相位數目X便會被儲存(350),以及會在32〇處被核 對’來決疋该相位計數是否大於上述儲存之的相位數目。 13 200810335 若屬實同,便會有—個新相位時序脈波產生剛。當 UVL(低下電壓封鎖)變為低邏輯位準時,第謂中之運作便 會被停止,以及正常之雛菊鏈路運作將會發生。此時,該 等相位X之數目將已被決定,以及該振盡器m,將會相對 5於該主動«器15〇,在X倍於上述振盪以默頻率下從動 (300,301) ° 有-個電路進-步被採用,其可決定該誤差放大器電 壓是否超出-個參考電壓而達某—規定之量。若該誤差放 大器輸出電壓,超出該參考電壓而達上述規定之量。上述 10控制開關有關之間極信號,便會立刻被啟通,以及上述同 步開關之閘極彳§號將會被啟斷。此可就一個單一相位來完 成,或者較佳地,所有相位有關之控制開關,係使同時被 啟通,因而提供一個直接之電力脈衝串,以滿足該等負載 需求。 15 參照第2、5、和6圖,在正常之運作中,該輸出電壓 VOUT,係由一個誤差放大器2〇來監控。見第2圖。上述控 制1C 10中所顯示之誤差放大器2〇,可接收一個來自上述遠 距感測放大器32之信號FB,其可感測橫跨端點v〇SENSE+ 與VOSENSE-兩端之輸出電壓,以及可產生一個輸出v〇。 20此輸出V〇(第2圖)係透過一個分壓電路35,提供給上述誤差 放大器20之反相的輸入端。該誤差放大器2〇之非反相輸入 端’係提供有一個提供在上述輸入端VSETPT之信號 VDAC。此可設定上述希望之變換器輸出電壓。VDAC本身 係上述控制晶片10中的一個數位類比轉換器之輸出,後者 14 200810335 可接收一些來自一個微處理器之數位輸入VID0至VID7,藉 以設定該輸出電壓。上述誤差放大器之輸出EAOUT,係表 示該輸出電壓與上述參考VDAC之偏差。此誤差放大器信 號,在上述相位1C 30之輸入端處顯示為EAIN,係在每個相 5 位1C中,由一個PWM比較器45,使與上述時鐘脈波phsin 發生時如第4圖中所示而開始之一個斜變波電壓PWM RMP 相比較。當該時鐘脈波發生時,該PWM閂定器70會被設 定,而啟通該控制開關Q1。該同步開關Q2,會梢早於上述 控制開關Q1被啟通之前被啟斷,藉以避免射穿。一旦該斜 10 變波電壓等於上述之誤差放大器電壓,該PWM比較器45之 輸出,便會重置該PWM閂定器70,而在一段小的時間延遲 之後,啟斷該控制開關Q1,以及啟通該同步開關Q2,藉以 再次避免射穿。 第6圖係顯示第5圖之電路的運作,後者係更明細地顯 15示第2圖之電路。在每個相位1C 30内,亦存在有一個電流 感測放大器62,其可監控該相位有關之輸出電感器中的電 流。該電流感測放大器62之輸出,係使與一個加總級段4〇 中之電壓VDAC (DAC IN)加總,以及係使與一個分攤調整 誤差放大器60中之平均電流信號ISHARE相比較。上述分攤 20調整誤差放大器60之輸出,可調整一個充電電容器Cc之充 電率,藉以调整該等相位對總輸出電流之分攤量。舉例而 言,若在該特定之相位内感測到的電流,高於上述之平均 值(ISHARE),該PWM斜變波產生器80,便會調整上述之 PWM斜變波,藉以降低該相位中之電流,而將其帶領至更 15 200810335 接近該平均值。此係在每個相位ic中被完成,而使每個相 位平均分攤供應給該負載之總電流。 誠如第6圖中所示,所顯示係上述電路對輸出電壓中之 過電壓的響應(過電壓保護_〇VP),藉此在該輸出電壓超過 5其〇vp臨界值時,上述控制ic中的一個故障閂定器便會運 作’而使該控制開關Q1,不會因次一時鐘脈波而被啟通, 藉以造成至該等相位1C之誤差放大器輸出EAIN的降低,而 使其輸出電壓降低。 第6A圖係顯示一個遞昇之負載暫態的響應。當有一個 10遞昇之負載暫態發生時,該誤差放大器輸出電壓將會增 加’因為該變換器輸出電壓將會降低。若上述誤差放大器 20之輸出電壓FAIN,超過一個規定之數量,如第6A圖中所 不’例示為比一個參考電壓VDACi高出13伏特,則一個比 較為5〇(具有一個例示為比上述電壓VDAC1高出1.3伏特之 15參考電壓55,其復係經由一個加總級段65,由該分攤調整 放大器60來設定)之輸出,將會變為高邏輯位準,而設定該 PWM閂定器70。理應注意到的是,VDACi係VDAC的一個 經修飾之形式’因為其係受到上述分攤調整放大器6〇之輸 出的调整。若該分攤調整放大器60並不存在,則VDAC和 20 VDAC1係屬相fi]。上述pWM閃定器7〇之設定,可經由邏輯 閘75和驅動|§8G ’迫使上述屬控制開gQ1之閘極的輸出問 極Η為咼邏輯位準。稍早於此一時刻,上述pwM閂定器7〇 之互補性輸出’會重置該PWM斜變波產生器80,以及經由 邏輯閘%、95、100、和閘極驅動器1〇5,啟斷該同步開關 16 200810335 Q2。 此係顯示在第6A圖中,其中,上述至控制開關(閘極 H)之閘極信號,係在IV處的時鐘信號之前的m處被啟通。 誠如第6A圖中所示,一旦發生該時鐘信號,該pWM斜變波 5便會再次開始,如v處所示,啟通該控制開關,正如VI處所 顯示。 為避免高側開關Q1導通過久,上述pwm斜變波之斜 率,在此一運作模悲期間係增加,舉例而言使加倍。此在 第6A圖中係以VII處加增之斜率來顯示。一旦該PWM斜變 10波信號上升超過該誤差放大器輸出,上述之相位Ic 3〇便會 離開此一模態。 雖然本發明已針對-些特定之實施例加以說明,許多 其他之變更形式和修飾體和其他用途,將為本技藝之專業 15 20 人員所日讀。所以’本發明不輕限於本朗書之揭示内 容,而僅受到所附申請專利範圍之限制。 【圖式*簡單^兒明】 釤圖係顯示-種應用本發明之六相多相變換器; 第2圖係更加詳盡地顯示第
弟1圖之多相變換器,JM堇詳 細顯示兩個相位; T 第3圖係顯示第2圖中有關四相位之波形; 第4圖係顯示第2圖中之波形; 第5圖係顯示一個用以控 f〜個降壓變換器輸出級段 之相位控制電路的明細方塊圖; 第6圖係顯示第5圖之電路的攻形· 17 200810335 第6A圖係顯示一個遞昇之負載暫態的響應; 第7圖係顯示該主控制電路,以及特別是該時鐘電路; 而 第8圖則係顯示通電階段開始下之主控制電路。 【主要元件符號説明】 10…控制1C 15…時鐘電路 16.. .信號線 20.. .誤差放大器 30…多相變換器(相位1C) 32···遠距感測放大器 35…分壓電路 40…加總級段 45…PWM比較器 50…比較器 55…參考電壓 60···分攤調整誤差放大器 62.. .電流感測放大器 65.. .加總級段 70.. .PWM閂定器 75.. .邏輯閘 80.. .PWM斜變波產生器 80.. .驅動器 90,95,100···邏輯閘 105··.閘極驅動器 150.··主動振蘯器 152…從動振盪器 154·.·相位監控器 156·.·乘法器級段 158···比較器 160…細調級段 200··.中斷雛菊鏈路 21〇_ · ·迫使主動振盪器在時鐘上 面運作(供3505斜變波校定) 220· ·監控時序脈波有關之PHSIN 230···脈波是否被偵測到? 250··.計數至64 270. ··迫使從動振盪器在時鐘 上面運作(供正常運作) 280···開始PHS時序脈波 290··.開始相位數目計數 300…相位數目暫存器⑴ 301…相位數目暫存器(卜1) 18 200810335 310…相位計數是否到達32? LN...輸出電感器 320…相位計數是否大於儲存 Q1,Q2...電晶體 之相位數? VC...共同節點 340...暫存器值是否相等 VOUT+…輸出節點 350…一次儲存相位數 Vsl-6…開關節點 COUT...輸出電容器 L1-L6...輸出電感器 FF1-FF3…延遲電路 19

Claims (1)

  1. 200810335 十、申請專利範圍: 1· 一種多相變換器,其係包含有: 夕重之又換電路’彼等各係受到_個相位控制器之 控制,以及各可提供—敏換式輸出電壓,給該變換器 的-個輸出節點’以及其中每個交換電路,可在上述相 位控制☆这制下,依序提供_個交換之輸出電壓,給 上述變換器之輸出電壓發展所在的輸出節點;和 -個包含有-個時鐘電路之主控制電路,該時鐘電 路’可提供—㈣—時鐘㈣,給每個交換電路,以及 可提供-個第二較低頻率之時鐘信號,給第—相位控制 器,每個相位控制器,係具有—個受到上述第一時鐘信 號控制之延遲電路,藉以提供—個用以聯結至次一相位 控制器之被延遲的第二時鐘錢,以及在最後—個相位 控制器之情財,返縣該主控制電路,藉此提供多數 被依序延遲之第二時鐘錢,各分縣該第—相位控制 =後的每個其餘的相健,以決定每個交換電路 何時提供交換之輸出電墨給該輸出節點。 2.如申請專利範圍第W之多相變換器,其中,該時鐘電 =包含有兩純鑛紅鄉敎Ml§,該主動振 h,係在每個交換電路對應於上述第二時鐘信號之交 2頻率下_ ’以及該從動«器,係在X倍於上述對 ^於主動振㈣之第—時鐘信號的頻率下振盪,A中, X為交換電路之數目。 、 3.如申請專利範圍第2項之多相變換器,其中,在每個相 20 200810335 位控制器中,進一步係包含有,合至上述第一時鐘 信號之延遲電路,藉以使該第二時鐘信號延遲,以及將 此延遲之第二時鐘信號,提供給其次—相位控制器,以 及在該最後之相位控制器的情財,回行至該主控制電 4. 如申請專利範圍第3項之多相變換器,其中,該延遲電 路係包含有一個正反器。 5. 如申請專利範圍第3項之多相變換器,其中,該延遲電 路’可使該第二時鐘信號,延遲達上述第—時鐘信號的 一個周期。 6·如申請專利範圍第2項之多相變換器,其中,上述最後 i相位控制器之延遲的第二時鐘信號,係回頭耗合至 遠主控制電路,作為—個回送之第二時鐘信號;其進一 時知《之_相位輯之電路,藉以決定該等交換電 之數目’以及設定上述第一時鐘信號之頻率。 l 2請專利範圍第6項之多相變換器,其中,該相_ ^路,係在上述變換器之通電下運作,藉以決定該等 交換電路之數目。 μ、 8·如申請專利範圍第1項之多相變換器,其中,每個交換 電路,係包含有一個串聯耦合在一條Dc電壓匯流排兩 、之控制開關和同步開關,而使—個交換之節點,在該 兩開關之間的共同連接點處,以及進-步係包含有一個 第私路,其可使一個正比於上述輸出節點處之變換器 21 200810335 的輸出電壓與一個由第一參考電壓所組成的信號之間 的差異之第一信號,與一個由斜變波信號所組成之第二 信號相比較,以及可產生一個脈波寬度調變信號,藉以 控制上述連接之交換電路的開關之啟通時間。 9. 如申請專利範圍第8項之多相變換器,其中,每個交換 電路,係包含有一個降壓變換器,其係具有一個可使上 述交換之節點與該變換器輸出節點相聯結的輸出電感 器。 10. 如申請專利範圍第1項之多相變換器,其中,該等相位 控制器和主控制電路,係形成為一個單一積體電路。 11. 如申請專利範圍第1項之多相變換器,其中,該等相位 控制器和主控制電路,係分開之積體電路。 22
TW96121837A 2006-06-19 2007-06-15 Multi-phase converter with frequency and phase timing control TW200810335A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US81485006P 2006-06-19 2006-06-19
US11/761,727 US7573245B2 (en) 2006-06-19 2007-06-12 Multi-phase converter with frequency and phase timing control

Publications (1)

Publication Number Publication Date
TW200810335A true TW200810335A (en) 2008-02-16

Family

ID=39307373

Family Applications (1)

Application Number Title Priority Date Filing Date
TW96121837A TW200810335A (en) 2006-06-19 2007-06-15 Multi-phase converter with frequency and phase timing control

Country Status (2)

Country Link
CN (1) CN101159413A (zh)
TW (1) TW200810335A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8878501B2 (en) 2011-09-01 2014-11-04 Micrel, Inc. Multi-phase power block for a switching regulator for use with a single-phase PWM controller
TWI483529B (zh) * 2012-12-24 2015-05-01 Upi Semiconductor Corp 多相直流對直流電源轉換器
US9281749B2 (en) 2012-08-13 2016-03-08 Northrop Grumman Systems Corporation Multiple power supply systems and methods
TWI761836B (zh) * 2019-07-26 2022-04-21 美商茂力科技股份有限公司 含菊鍊架構的多相開關變換器及其序號分配方法
TWI779290B (zh) * 2019-07-26 2022-10-01 美商茂力科技股份有限公司 含菊鍊架構的多相開關變換器及其切相控制方法
TWI806352B (zh) * 2022-01-11 2023-06-21 盛群半導體股份有限公司 全橋式逆變器相位偵測電路

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102474176B (zh) * 2009-07-09 2015-05-27 丰田自动车株式会社 转换器控制装置及多相转换器
US8493044B2 (en) * 2009-08-03 2013-07-23 Monlithic Power Systems, Inc. Multi-phase DC-to-DC converter with daisy chained pulse width modulation generators
TWI420791B (zh) 2010-09-21 2013-12-21 Green Solution Tech Co Ltd 多相控制系統及控制單元
CN102447390B (zh) * 2010-10-09 2014-07-02 登丰微电子股份有限公司 多相控制系统及控制单元
US8564259B2 (en) * 2010-11-02 2013-10-22 Intersil Americas LLC Clock phase shifter for use with buck-boost converter
TWI408881B (zh) * 2011-04-18 2013-09-11 Richtek Technology Corp 多相電源轉換器的增強型相數控制電路及方法
CN102647074B (zh) * 2012-05-18 2014-08-13 成都芯源系统有限公司 多相开关变换器及其控制器和控制方法
CN103532372B (zh) * 2012-07-04 2016-01-20 尼克森微电子股份有限公司 多相直流对直流电源转换装置
CN102751856B (zh) * 2012-07-19 2015-04-08 成都芯源系统有限公司 具有过流保护功能的多相开关变换器及其控制方法
CN103559161B (zh) * 2013-09-24 2016-02-10 北京时代民芯科技有限公司 一种用于fpga配置的总线多宽度转换电路
WO2017080959A1 (en) * 2015-11-09 2017-05-18 Abb Technology Oy Electrical converter and control method
CN110401329B (zh) * 2019-07-26 2021-07-20 成都芯源系统有限公司 含菊花链架构的多相开关变换器及其故障保护方法
CN115622401A (zh) * 2021-07-16 2023-01-17 圣邦微电子(北京)股份有限公司 多相功率转换电路的控制电路和多相电源
CN117175901B (zh) * 2023-11-02 2024-01-30 成都滋华软件开发有限公司 基于数字化电源的回路转换控制方法及装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8878501B2 (en) 2011-09-01 2014-11-04 Micrel, Inc. Multi-phase power block for a switching regulator for use with a single-phase PWM controller
TWI470907B (zh) * 2011-09-01 2015-01-21 Micrel Inc 用於與單相脈波寬度調變控制器一起使用之切換式調節器之多相功率區塊及方法
US9281749B2 (en) 2012-08-13 2016-03-08 Northrop Grumman Systems Corporation Multiple power supply systems and methods
TWI483529B (zh) * 2012-12-24 2015-05-01 Upi Semiconductor Corp 多相直流對直流電源轉換器
TWI761836B (zh) * 2019-07-26 2022-04-21 美商茂力科技股份有限公司 含菊鍊架構的多相開關變換器及其序號分配方法
TWI779290B (zh) * 2019-07-26 2022-10-01 美商茂力科技股份有限公司 含菊鍊架構的多相開關變換器及其切相控制方法
TWI806352B (zh) * 2022-01-11 2023-06-21 盛群半導體股份有限公司 全橋式逆變器相位偵測電路

Also Published As

Publication number Publication date
CN101159413A (zh) 2008-04-09

Similar Documents

Publication Publication Date Title
TW200810335A (en) Multi-phase converter with frequency and phase timing control
US7777460B2 (en) Multi-phase converter with improved current sharing
US7573245B2 (en) Multi-phase converter with frequency and phase timing control
US7492136B2 (en) Multi-phase converter with improved load step-up transient response
US10333384B2 (en) System and method for a switch driver
US7109691B2 (en) Systems for auto-interleaving synchronization in a multiphase switching power converter
US8497666B2 (en) Semiconductor device and power source device
EP2328263B1 (en) Multi-phase DC-to-DC converter with daisy chained pulse width modulation generators
US10381918B1 (en) Multi-phase parallelable constant on time buck controller with phase interleaving ensured by ripple injection
US8237423B2 (en) Active droop current sharing
USRE43291E1 (en) PFM-PWM DC-DC converter providing DC offset correction to PWM error amplifier and equalizing regulated voltage conditions when transitioning between PFM and PWM modes
US7969129B2 (en) Semiconductor circuit and switching power supply apparatus
US20130328534A1 (en) Method of controlling a power converting device and related circuit
TWI401874B (zh) 抑制熱耗散的方法
US20040036452A1 (en) Method and apparatus for load sharing in a multiphase switching power converter
US20030035260A1 (en) Integrated circuit for generating a plurality of direct current (DC) output voltages
US20040041544A1 (en) Method and apparatus for dithering auto-synchronization of a multiphase switching power converter
TW201009558A (en) Adding and dropping phases in current sharing
TW200838112A (en) Variable edge modulation in a switching regulator
TWI683520B (zh) 多相dc-dc電源轉換器及其驅動方法
TW200944995A (en) Multi-phase voltage regulator on motherboard
US10969808B2 (en) On-time timer circuit with external clock for switching converter control
EP1087506A2 (en) Frequency control of switch-mode power supply
CN117223205A (zh) 用于电压转换器的频率同步
WO2008051499A2 (en) Pwm modulator for scalable converters