TW200525497A - Real time data stream processor - Google Patents

Real time data stream processor Download PDF

Info

Publication number
TW200525497A
TW200525497A TW093134009A TW93134009A TW200525497A TW 200525497 A TW200525497 A TW 200525497A TW 093134009 A TW093134009 A TW 093134009A TW 93134009 A TW93134009 A TW 93134009A TW 200525497 A TW200525497 A TW 200525497A
Authority
TW
Taiwan
Prior art keywords
display
data stream
patent application
item
data
Prior art date
Application number
TW093134009A
Other languages
English (en)
Inventor
Peter Dean Swartz
Ramesh Dandapani
Xu Dong
Original Assignee
Genesis Microchip Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Genesis Microchip Inc filed Critical Genesis Microchip Inc
Publication of TW200525497A publication Critical patent/TW200525497A/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Television Systems (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Description

200525497 (1) 九、發明說明 【發明所屬之技術領域】 本發明大致有關即時影像處理系統,更特別地有關用 以有效率地處理包含該#產生於雙向,小包化,非點到點 之資料通訊網路的多重格式視頻資料流爲適用於顯示於所 選擇之顯示器裝置上之單一格式視頻資料流的方法及設備 【先前技術】 顯示器裝置一般包含一含有許多水平掃描線之顯示器 屏幕,水平及垂直掃描線的數目將界定相對應之數位顯示 器裝置的解像度,商售於市場中之典型屏幕的解像度包含 640 x480,1 024 x 76 8等。爲了顯示一來源影像於顯示器屏 幕上,各來源影像傳輸爲一序列的畫框,各畫框包含許多 水平掃描線。典型地,時間參考信號或信號提供以爲了分 割類比信號爲水平掃描線及畫框,例如在VGA/SVGA環 境中,該等參考信號包含VSYNC信號及HSYNC信號, 其中該VSYNC信號指示畫框之開始以及HSYNC指示下 一來源掃描線之開始。因此,爲了顯示一來源影像,該來 源影像分割爲若干點且各點以此一方式顯示於一畫素之上 ,即,點可表示爲畫素資料元,在顯示器上之各畫素的顯 示信號可利用相對應的顯示資料元予以產生。 例如第1圖描繪習知NTSC標準TV顯示之影像100 ,該影像1 0 0由主動畫像1 0所形成,該主動畫像1 〇爲裝 200525497 (2) 載影像資訊之影像1 〇 〇的區域’主動畫像1 〇之外面則爲 適用於掃描線及畫場遮沒的遮沒地區1 1 ’該主動畫像10 利用畫框1 2,畫素1 4及掃描線1 6來形成實際的TV影像 ,該畫框1 2表示一靜像’該靜像產生於諸如類比視頻攝 影機,類比電視等之許多來源的任一。 在畫框1 2中之資訊由許多畫素1 4表示,畫素(“畫 像元素”之頭字語)係影像中之最小的可分辨及可解析之 區域以及在固態攝影機中個別光學感測器的個別位置。依 序地,各畫素表示數位化資訊且通常藉8位元表示,雖然 各畫素可藉任何數目的位元予以表示,各掃描線1 6包含 許多畫素,藉此表示畫框1 2內之水平掃描線的資訊。在 NTSC視頻(利用交錯掃描之電視標準)中。例如一畫場 之資訊每60分之一秒出現,而晝框(含兩個畫場)每.3 0 分之一秒出現,以及資訊畫框之連續呈現將產生畫像。在 利用累進式掃描之電腦監看器上,資訊畫框會週期性地再 新於屏幕上而產生可由使用者看到的顯示。 每秒鐘之畫框數目(F p s )亦係動像感覺中的主要因 素,軟片係以24 Fps拍攝且通常在電影院以每畫框重複 兩次而淨計4 8 F p s顯示以避免閃爍。N T S C電視利用每秒 60個交錯的畫場(fps )以及PAL利用50 fps。該交錯的 畫場顯示一垂直掃描線且及時地在兩個不同的瞬間發生, 它們分別地稱爲偶數畫場及奇數畫場,該60 fps畫場可 感覺爲每3 0分之一秒一個的畫框之單一完整的畫框而軟 片則累進地掃描爲完整的畫框。現今大多數的網際網路媒 -6 - 200525497 (3) 體利用15 Fps而可利用之動像能具有l〇 Fps之畫框速率 〇 爲了顯示該等不同的視頻格式於單一顯示中,不同的 視頻資料流必須處理爲一具有視頻格式與諸如其上顯示影 像之諸如監看器或TV之顯示器裝置一致的視頻格式,此 係特別重要於當企圖顯示來自諸如60 fps交錯或30 Fps 累進式之NTSC TV源(其在本質上爲連續的)及15 Fps 或甚至更低的網際網路媒體(其係以小包爲主)的不同來 源之影像時,此外,將爲有利的是,集成必要的視頻處理 於顯示本身內以便提供成本有效的解決。 因此,所企望的是一種用以處理許多多重格式資料流 (含視頻資料及網路資料)之任一爲適用於監看器上顯示 之單一格式資料流的有效方法及設備。 【發明內容】 根據本發明,揭示用以處理許多多重格式視頻資料流 爲單一同步之顯示器視頻資料流。 一種可建構之即時資料處理器,安排以提供資料流於 具有相關連組合之顯示屬性的顯示器單元,包含:許多璋 ’其各建構以接收輸入資料流;許多適用之影像轉換器單 元’其各親合於相對應之該等埠之一,適用以轉換相對應 之輸入資料流爲具有相關連之轉換資料流屬性的相對應之 轉換資料流;一影像合成器單元,安排以結合該等轉換資 料流而形成合成資料流;一影像增強器單元,安排以增強 -7- 200525497 (4) 該合成資料流而形成增強之資料流;以及一顯示器單元界 面,安排以處理該增強之資料流,使適用於該顯示器單元 上之顯示。 一種適合提供資料流於具有相關連組合之顯示屬性的 顯示器單元之方法,包含:接收許多輸入資料流於許多相 對應之輸入埠;轉換該等輸入資料流爲具有相關連之轉換 資料流屬性之相對應的轉換資料流;藉影像合成器合成該 等轉換資料流;增強該合成資料流;以及處理該增強之資 料流用於該顯示器單元上之顯示。 一種適合提供資料流於具有相關連組合之顯示屬性之 顯示器單元的電腦程式產品,包含:電腦碼,用以接收許 多輸入資料流於許多相對應之輸入埠;電腦碼,用以轉換 該等輸入資料流爲具有相關連之轉換資料流屬性之相對應 的轉換資料流;電腦碼,用以藉影像合成器合成該等轉換 資料流;電腦碼,用以增強該合成資料流;電腦碼,用以 處理該增強之資料流用於該顯示器單元上之顯示;以及可 電腦讀取媒體,用以儲存該等電腦碼。 【實施方式】 現將詳細說明本發明之特定實施例,其實例係描繪於 附圖中。雖然本發明將結合該特定實施例加以說明,但將 理解的是’此並非企圖限制本發明於所描述之實施例。相 反地’所打算的是涵蓋變化例,修正例,及等效例爲可包 a於如附錄申請專利範圍所界定之本發明的精神及範疇。 -8- 200525497 (5) 在一實施例中,描繪一種積體之視頻 同時處理任何具有相關連之視頻格式的許 用於以所選擇之視頻格式顯示於所選擇之 之上。該視頻處理器包含任何許多輸入埠 限於多重格式視頻埠,使用者介面埠,及網 描繪的實施例中,藉該多重格式視頻埠所接 的多重格式視頻資料流利用格式轉換器單元 描視頻格式,該等格式包含成分,合成,串 數位,RGB,或消費者數位視頻。數位視頻 號碼及形式之已知數位格式,諸如SMPTE 1 9 20M080 解像度),SMPTE 296M-1997 ( 度),以及標準480累進掃描視頻。該視頻 元,使用者界面瑋及網路界面之輸出係各供 影像轉換器單元,其確保提供至影像合成器 爲符合於顯示器之相同格式。應注意的是, 輸入資料的例子中,該格式轉換器單元提供 功能,該功能會轉換交錯掃描的影像爲非交 亦即,累進掃描式影像),然而,在該等情 示交錯掃描之影像,可利用下述之交錯掃描 使該影像交錯掃描。 依序地,影像合成器單元結合各所提供 用於顯示器單元上顯示之單一視頻資料流。 施例中,該單一視頻資料流輸入於視頻增強 頻增強器單元係安排提供經選擇之增強算法 ;理器,適用於 •視頻資料流, ,頻顯示器單元 其包含但未受 路界面。在所 收之任何許多 轉換爲累進掃 聯數位,並聯 信號可爲任何 274M- 1 995 ( 1 2 80 x 720 解像 格式轉換器單 應到相對應之 單元之各信號 在交錯掃描式 解交錯掃描之 錯掃描影像( 勢中,當欲顯 單元以適當地 之信號爲一適 在所描繪之實 器單元,該視 於該視頻資料 -9 - 200525497 (6) 流,該等增強包含邊緣修正,對比增強等。然後,該增強 之視頻信號提供至一包含累進旁路的顯示器單元界面,該 累進旁路在其中該顯示係建構顯示累進掃描式影像的該等 例子中旁路包含於其中的交錯掃描器單元。 在所描繪之實施例中,本發明之處理器係以此一方式 結合於積體電路或其他此裝置中,即,以使該處理器能結 合於顯示器內而無需分立之單元的方式。在此方式中,所 裝備之視頻接收器可以以任一所選擇之格式接收及顯示來 自諸如衛星,電纜,小包化網路資料,及類似資料的視頻 資料。 現將從適用以積體於視頻顯示系統之即時輸入視頻資 料流處理單元的觀點來描述本發明,然而,應注意的是, 所描述之實施例僅係描繪性之目的且不應解讀爲限制本發 明之範疇或意圖。 因此,第2圖顯示實施爲視頻處理電路200之本發明 的代表性實施例,該視頻處理電路200具有多重格式視頻 接收器埠202,使用者界面埠204,及網路界面埠206。 在所描繪之實施例中,視頻處理電路200直接結合於顯示 器裝置208之內,該顯示器裝置208具有一適用於以一特 定之視頻格式來顯示提供至該處之任何影像的顯示器2 1 0 ,例如在其中該顯示器210爲一 CRT累進掃描式顯示器 之該等情況中,則僅可顯示累進掃描式視頻信號,而在其 中該顯示器2 1 0爲一習知交錯掃描式顯示器之該等情況中 ,則僅適用以顯示交錯掃描式視頻信號。 -10- 200525497 (7) 因此,在其中視頻處理電路200直接地結合於具有專 用顯示器單元之顯示器裝置2 0 8內的該等例子中,該視頻 處理單元200將提供僅適用於該專用顯示器單元而非其他 者的視頻信號,然而,在其中視頻處理電路2 0 8並未直接 地結合於顯示器裝置208內但能耦合於顯示器裝置之該等 例子中,本發明電路可使用於處理視頻信號以用於各安排 以顯示相對應格式之視頻信號的任何許多數不同形式的顯 示器,在此等例子中,該視頻處理電路200爲可建構之視 頻處理電路。在其中該視頻處理電路200係可建構之該等 例子中,顯示器單元2 1 0將提供一組顯示屬性2 1 2 (例如 彩色空間,累進掃描相對交錯掃描,解像度,再新速率等 )於系統控制器單元2 1 4。應注意的是,該等屬性可自擴 充式顯示識別資料(ED ID )的觀點來加以說明,該ED ID 爲一種含有關監看器及其能力之基本資訊的VESA標準資 料格式,包含販售者資訊,最大影像大小,彩色特徵,工 廠預設之時序,頻率範圍限制,以及用於監看器名稱及序 號之字符串的基本資訊。該系統控制器單元2 1 4利用該組 之顯示屬性2 1 2來建構該視頻處理電路2 0 0的不同元件以 便提供該顯示器2 1 0之顯示所用之適當種類及格式之視頻 信號,例如當顯示器裝置208爲數位電視時,則視頻信號 爲具有任一號碼及形式之熟知數位格式的數位視頻信號, 諸如SMPTE 274M-1995 ( 1 92 0x1080解像度,累進或交錯 掃描),SMPTE 296M-1997 ( 1280x720 解像度,累進掃 描),以及標準480累進掃描視頻及圖形的數位格式。 -11 - 200525497 (8) 耦合於多重格式視頻埠2 02之影像來源2 1 6提供任何 數目之數位或類比影像輸入信號用於由電路200之處理, 該影像來源2 1 6可提供數位影像資料流’其可採用靜像形 式(具有諸如JPEG或TIFF之格式)以及來自例如DVD 放影機,視頻收訊盒(具有衛星D S S或有線信號)及類 似物之視頻。在此方式中,該影像來源2 1 6可提供任何號 碼及形式的熟知數位格式,諸如 JPEG,BMP,TIFF, BNC合成,串聯數位,並聯數位,RGB,或消費者數位視 頻。 如本項技藝中所熟知地,電視信號通常包含顯示之資 料以及相對應的同步信號,該顯示資料常常代表不同點的 彩色亮度,以及該同步信號提供時間參考使得各點相關連 於影像之點,同步信號典型地包含分離各掃描線之水平同 步信號及分離各畫框之垂直伺步信號,在根據本項技藝中 所熟知之NTSC格式的習知電視信號中,各畫框常相對應 於影像以及畫框係以60 Hz編碼。 在許多例子中,數位資料係編碼於電視信號中,例如 數位資料通常編碼於電視信號之垂直遮沒時隔(V B I )中 (VBI —般稱爲畫框之間的時間期間或信號部分),該 VBI期間提供充分時間用於(以CRT爲主之)電視系統 的掃描電子學以移動掃描位置從顯示屏幕底端至頂部之點 ’相對應於V B I週期之電視信號典型地並不含任何顯示 資料(或影像資料),藉此,相對應於VBI週期之電視 信號部分已便利地使用於編碼數位資料。 -12- 200525497 Ο) 利用該能力來編碼數位資料於電視系統中,廣播者( 或電視信號產生者,大致地)可傳送相對應於有用於觀視 者之若干應用的資料,例如資訊常編碼於VBI中以使所 選擇的本文能顯示於電視顯示器上,利用電視信號的V BI 部分若干公司可廣播電視導引(包含節目排程)以及若干 公司可提供股市報價及新聞快訊。除了該VBI之外,數 位資料亦可編碼於電視信號部分中,例如整個頻道的電視 信號可使用於編碼電傳文訊資料。因此,該多重格式視頻 接收器202包含若干子電路,單一地或組合式地安徘來執 行若干功能,例如該子電路包含視頻解碼器電路,數位化 電路,MPEG解碼器電路,RF解碼器電路及VBI解碼器 電路。 使用者界面埠204提供使用者輸入裝置218接達於電 路2 00,該使用者界面璋204可採遠距控制裝置之形式, 例如使用者可引用特定使用者供應指令(諸如領航控制, 音量,亮度,對比等)來當作遠距控制裝置,其依序地使 用於控制所顯示影像之不同問題。在其他情勢中,使用者 界面可使適用於本文資訊顯示之密接的字幕能結合於顯示 之內。此外,許多使用者輸入裝置可提供使用於領航不同 的屏幕上顯示(OSD )的領航控制信號,諸如DVD之選 擇,頻道導引,及類似者。在此方式中,由使用者輸入裝 置2 1 8所提供之資料在本質上係典型地非同步的。 網路界面206提供雙向連結於網路(諸如網際網路, 網內網路,LANs,WANs等)所提供之網路應用及資料與 -13- 200525497 (10) 本發明電路2 0 0之間。在大多數的例子中’由網路提供至 網路界面206之資料在本質上係循著ATM資料小包,乙 太網路小包,TCP/IP協定形式之資料小包及類似者的路 線予以封包。因此,在順序上,爲集成與網路界面206所 接收者一致之本質不同的資料小包,該封包之資料必須藉 包含於或耦合於網路界面206及記憶體單元之解封包器 220予以解壓縮及解封包。 應注意的是,來自各該等埠之各該等資料流具有相關 連於其之時脈,例如在多重格式視頻接收器埠202之例子 中之視頻時脈(ZWid,在使用者界面之例子中之使用者界面 時脈,以及在網路界面之例子中之網路時脈彡net (例如 輸入視頻可爲交錯掃描及較低的解像度(亦即,7 2 Ο X 4 8 0 I ),而網路資料可爲累進掃描及較高的解像度(亦即, 1024x768 P)。尤其’該視頻時脈^vid可表不任何輸入視 頻信號的畫框速率(諸如累進掃描之每秒3 0畫框(Fp s ) 或交錯掃描之每秒60畫場(fps )),而網路時脈之視頻 時脈爲1 5 fps,例如0vid可爲60 Hz,^net (諸如來自pc )可爲72Hz,而0Ui可爲75Hz。 視需要地,耦合於多重格式視頻接收器埠2 0 2之輸出 的輸入格式轉換器單元22 1係建構轉換輸入視頻資料流爲 累進掃描形式視頻格式。在其中輸入資料流早已爲累進掃 描式格式的該等例子中,解交錯掃描功能會一起旁路。當 作部分之輸入格式轉換器單元2 2 1之解交錯掃描器子電路 提供交錯掃描之視頻資料至累進掃描視頻資料的轉換,而 -14- 200525497 (11) 在其中輸入視頻資料早已爲累進掃描視頻資料的例子中’ 累進旁路電路會旁路該交錯掃描器。 許多影像轉換器方塊222至226係配置以依據運轉於 顯示器2 1 0之顯示速率之累進顯示時脈22 8所提供之累進 時脈0pr〇g來轉換輸入之累進掃描資料流爲累進輸出影像 大小及時脈。除了轉換輸入視頻資料流之外,各該等影像 轉換器方塊界面於記憶體單元23 1 (或記憶體控制器單元 ,若包含於其中時)。在此方式中,各該等影像轉換器單 元可直接寫入輸入視頻資料於記憶體單元23 1或提供所處 理之影像資料於記憶體單元23 1之內。在所描繪之實施例 中,該影像轉換器方塊包含採取單一式或組合式之子電路 ,其作用爲水平標度器,垂直標度器,及暫時標度器。該 暫時標度器係安排利用不同的子電路,採取單一式或組合 式提供畫框速率轉換而執行諸如任何數目及形式之熟知的 運動補償技術,例如在由使用者界面2 1 8所提供之將爲部 分顯示影像之資料的情況中,相關連之影像轉換器方塊 2 2 4必須提供至少一暫時標度器以便使所顯示之使用者輸 入資訊匹配於所顯示影像的畫框速率。 在若干例子中,將爲有利的是在資料儲存於記憶體單 元2 3 1中之前處理任何視頻資料,諸如在當該等視頻影像 正縮小規模時之該等例子中,因此,藉縮小視頻資料規模 於儲存於記憶體單元23 1中之前’實質的記憶體資源將由 於後處理所需之減少數目的畫素及/或每畫素之資料而保 存,此一情勢爲畫像在畫像中(PIP ),其中大的畫像係 -15- 200525497 (12) 縮小規模爲小的pip視窗。 除了儲存視頻資料於記憶體單元23 1中之外,各該等 影像轉換器方塊具有能力自記憶體單元23 1讀取視頻資料 及處理該資料。在各例子中,各該等影像轉換器方塊可視 需要地傳遞讀取自記憶體單元23 1之視頻資料到影像合成 器單元,若畫框速率相異時,則藉第一畫框速率寫入視頻 資料於記憶體內及以顯示速率讀出而執行畫框速率轉換。 藉提供記憶體資源於各該等影像轉換器單元,則輸出之畫 框速率具有相同時脈,其可鎖定於任一輸入視頻資料流( 亦即,0vid,,或0pr〇g)或可自由運轉,其中各資料流 以其本身之速率進入但鎖定於顯示速率或可鎖定於除了輸 入速率之外的定額之速率。 影像合成器23 0可請求視頻資料於所選擇之該等影像 轉換器區塊222至226之一。在所描繪之實施例中,影像 合成器集成所有提供至該處的視頻信號而不管來源,因爲 所有輸入視頻信號現爲相同格式及相同時脈,故該影像合 成器23 0依據系統控制器單元所提供之控制信號藉結合各 該等輸入視頻信號而形成輸出視頻流,接著,所請求之視 頻資料以相同方式合成而形成輸出視頻資料流232,接著 ,該視頻資料流2 3 2提供至視頻增強器單元23 4,該視頻 增強器單元23 4係安排提供選擇性增強算法於該視頻資料 流,該等增強包含邊緣修正,對比增強,銳度控制,彩色 調處及控制,自適應或使用者控制之亮度,且更詳細地描 述於所頒准之美國專利第5 940 1 4 1,5 8446 1 7,523 74 1 4, -16- 200525497 (13) 5151783, 5014119, 4939576,及 4847681 號, 合供參考。然後,該增強之視頻信號提供至顯示 面236,該界面236包含累進旁路,該累進旁路 中顯示器2 1 0係建構顯示累進掃描型影像之該等 包含的交錯掃描器單元。 現將依據如第3圖中所顯示之流程圖所描 3 00來描述本發明,第3圖顯示一流程圖,詳細 本發明實施例之用以同時處理許多視頻資料流之 以,該方法3 00藉決定顯示屬性之組合是否更新 步驟3 02,若決定該顯示屬性之組合將更新時, 3 04提供顯示屬性之組合,且依據該等顯示屬性 的視頻處理元件於步驟3 0 6。無論如何,在步驟 輸入之視頻資料,以及在步驟3 1 0依據該等顯示 輸入之視頻資料,在步驟3 1 2處,影像合成器合 之視頻資料之選擇部分,而在步驟3 1 4,選擇性 合成的視頻資料,在步驟3 1 6處顯示增強之視頻 示器單元。 第4圖描繪採用以實施例本發明之電腦系統 統4 00僅係其中可實施本發明之圖形系統的實例 統400包含中央處理單元(CPU ) 410,隨機存 (RAM ) 420,僅讀記億體(ROM ) 42 5,一或更 設備43 0,圖形控制器460,主要儲存裝置440 以及數位顯示器單元470。如在本項技藝中所 ROM動作爲單向地轉移資料及指令至CPU 410
其各將結 器單元界 可旁路其 例子中所 繪之方法 說明根據 方法。所 而開始於 則在步驟 建構適當 3 08接收 屬性轉換 成所轉換 地增強該 資料於顯 。電腦系 ’電腦系 取記憶體 多個週邊 及 45 0, 熟知地, ,而 RAM -17- 200525497 (14) 則典型地使用於以雙向方式來轉移資料及指令,CPU 4 1 0 一般可包含任何數目之處理器,主要儲存裝置440及450 兩者可包含任何合適的可電腦讀取媒體,其典型地爲主記 憶體裝置之次級儲存媒體4 8 0亦雙向地耦合於CPU 410 以及提供附加的資料儲存容量,該主記憶體裝置480係可 電腦讀取媒體,其可使用以儲存包含電腦碼之程式,資料 ,及類似物。典型地,主記憶體裝置4 80係諸如硬碟或磁 帶之儲存媒體,其一般地比主要儲存裝置440,45 0更慢 ,主記億體儲存裝置480可採取磁帶或紙帶讀取機或若干 其他熟知裝置的形式。將理解的是,保存於主記憶體裝置 480內之資訊可在適當的情況中以標準形式結合爲部分的 RAM 420當作虛記憶體。 最後,CPU 4 1 0可選配地耦合於電腦或利用大致地如 495所顯示的網路連接耦合於例如網際網路或網內網路的 電訊網路,具有此一網路連接,可察覺的是,C P U 4 1 0可 在執行上述方法步驟的過程中接收來自網路之資訊或可輸 出資訊至網路,常表示爲將利用CPU 410執行之指令序 列的該資訊例如可以以載波實施之電腦資料信號形式接收 自網路及輸出至網路。上述裝置及材料將熟悉於該等精習 於電腦硬體及軟體技藝之人士。 圖形控制器460產生類比影像資料及相對應之參考信 號,且提供該兩者至數位顯示器單元,例如該類比影像資 料可依據接收自CPU 41 〇或接收自外部編碼器(未顯示 )的畫素資料予以產生。在一實施例中,如本項技藝中所 -18- 200525497 (15) 熟知地’類比影像資料係以RGB格式配置,以及該參考 信號包含VSYNC及HSYNC信號,然而,應理解的是, 本發明可以以其他格式的類比影像,資料及/或參考信號 來實施,例如類比影像資料亦可包含具有相對應之時間參 考信號的視頻信號資料。 雖然僅描述少許之本發明實施例,但應瞭解的是,本 發明可以以許多其他特定形式予以實施而不會背離本發明 之精神及範疇。本發明實例將視爲描繪性且非限制性的, 及本發明並未受限於本文中所給定之該等細節,而是可修 正於伴隨有其等效例之完整範疇之附錄申請專利範圍的範 圍之內。 雖然本發明已依據較佳實施例予以描述,但存在有涵 蓋於本發明之範疇內的變化例,互換例,及等效例,而且 應注意的是,具有實施本發明之方法及設備兩者之選擇性 方式,因此,所打算的是本發明應解讀爲包含所有涵蓋於 本發明之真正精神及範疇內的該等變化例,互換例,及等 效例。 【圖式簡單說明】 本發明將參照結合附圖之下文說明而呈較佳的瞭解。 第1圖描繪習知之NTSC標準的TV畫面; 第2圖顯示實施爲一具有多重格式視頻接收器埠,使 用者界面埠,及網路界面之視頻處理電路的本發明代表性 之實施例; -19- 200525497 (16) 弟3 Η咸不〖IL· ί壬圖’ g羊細f田;jig根據本發明實施例之用 以同時處理許多視頻資料流的方法;以及 第4圖描繪用以實施本發明之電腦系統。 [主要元件符號說明】 2 0 0 :視頻處理電路 2 02 :多重格式視頻接收器埠 204 :使用者界面埠 206 :網路界面埠 2 1 4 :系統控制器單元 2 1 6 :影像來源 2 1 8 :使用者輸入裝置 220 :解封包器 221 :輸入格式轉換器單元 222,224,226 :影像轉換器 3 00 :方法 302, 304, 306, 308, 310, 312, 314, 316:步驟 228 :累進顯示時脈 23 0 :影像合成器 2 3 1 :記憶體單元 2 3 2 :輸出視頻資料流 2 3 4 :視頻增強器單元 2 3 6 :顯示器單元界面 1〇〇 :影像 -20- 200525497 (17) 1 〇 :主動畫像 1 2 :畫框 14 :畫素 1 6 :掃描線 208 :顯示器裝置 2 1 0 :顯示器 2 1 2 ·顯不屬性
4 00 :電腦系統 410 :中央處理單元(CPU) 420 :隨機存取記憶體(RAM) 425 :僅讀記憶體(ROM) 430 :週邊設備 440,45 0 :主要儲存裝置 460 :圖形控制器 470 :數位顯示器單元
4 8 0 :次級儲存媒體 495 :網路連接 1 1 :遮没地區 5 2 5 :掃描線 4 8 7 :主動掃描線 -21 >

Claims (1)

  1. 200525497 (1) 十、申請專利範圍 1 · 一種可建構之即時資料處理器,經建構以提供一顯 示資料流至一具有相關連組之顯示屬性的顯示器單元,包 含: 許多埠,其各建構以接收一輸入資料流; 一格式轉換器單元,耦合於該等埠之一,若需要時經 建構以轉換一相對應之輸入資料流爲一累進式資料流; 許多調整式影像轉換器單元,各耦合於一相關連之該 等埠之一,適合以轉換一相對應之輸入資料流爲一具有相 關連之轉換資料流屬性的相對應之轉換資料流; 一影像合成器單元,經建構以結合該等轉換資料流而 形成一合成資料流; 一影像增強器單元’經建構以增強該合成資料流而形 成增強之資料流; 一顯示器單元界面,經建構以處理該增強之資料流而 形成該顯示資料;以及 一記憶體單元’雙向地耦合於各該等影像轉換器單元 及該影像合成器’經建構以儲存來自該等影像轉換器單元 之所選擇之該等資料流之一的所選擇部分’及視需要地提 供該等所選擇之部分於該影像合成器。 2.如申請專利範圔第1項之可建構之即時資料處理器 ,進一*步包含· 一累進掃描時序產生器’安排以提供一累進掃描時序 信號於該等轉換器單元’使得該等轉換資料流爲累進掃描 -22- 200525497 (2) 式資料流。 3 .如申請專利範圍第丨項之可建構之即時資料處理器 ,進一步包含: 一解交錯單元,耦合於該格式轉換器單元,安排以視 需要地解交錯一交錯掃描式視頻資料流。 4 ·如申請專利範圍第2項之可建構之即時資料處理器 ,其中該轉換器單元進一步包含: 一畫框速率轉換單元,經建構使各轉換資料流同步於 一顯示畫框速率。 5 ·如申請專利範圍第4項之可建構之即時資料流處理 器,其中該顯示畫框速率係鎖定於一選擇之畫框速率。 6 ·如申請專利範圍第5項之可建構之即時資料處理器 ’其中該鎖定之畫框速率相對應於該等輸入資料流之一。 7 .如申請專利範圍第5項之可建構之即時資料處理器 ,其中該顯示畫框速率爲一自由運轉畫框速率。 8 ·如申請專利範圍第1項之可建構之即時資料處理器 ,其中該等埠包含: 一視頻接收器埠,經建構以接收視頻資料; 一使用者界面埠,經建構以接收使用者輸入之命令; 以及 一網路界面,經建構以雙向連接於一網路,經建構收 發以小包爲主之資料至及自該網路。 9.如申請專利範圍第1項之可建構之即時資料處理器 ’其中該資料處理器爲一積體電路。 -23- 200525497 (3) 1 0 ·如申請專利範圍第1項之可建構之即時資料處王里 器’其中該等顯示屬性爲擴充式顯示識別資料(EDID ) 〇 1 1 .如申請專利範圍第6項之可建構之即時資料處理 器,其中該顯示器單元界面進一步包含: 一交錯掃描器單元,安排當該顯示器單元係一交錯掃 描型顯示器單元時,使一累進掃描影像交錯掃描;以及 一累進掃描旁通單元,安排當該顯示器單元係一累進 掃描型顯示器單元時,旁路該交錯掃描器。 1 2 · —種調整式提供資料流於具有相關連結合之顯示 屬性的顯示器單元之方法,包含: 接收許多輸入資料流於許多相對應之輸入埠; 轉換該等輸入資料流爲一具有相關連之轉換資料流屬 性之相對應的轉換資料流; 藉一影像合成器合成該等轉換資料流; 增強該合成資料流;以及 處理該增強之資料流用於該顯示器單元上之顯示。 1 3 .如申請專利範圍第1 2項之方法,進一步包含: 提供一累進掃描時序信號,使得該等轉換資料流爲累 進丨市描式資料流。 1 4 ·如申請專利範圍第1 2項之方法,進一步包含· 儲存所選擇之該等資料流之一的所選擇部分於一記憶 體單元中;以及 視需要地提供該等所選擇部分於該影像合成器。 -24- 200525497 (4) 1 5 ·如申請專利範圍第1 3項之方法, 使各轉換資料流同步於一顯示畫框ί 1 6 .如申請專利範圍第1 5項之方法, 鎖定該顯示畫框速率於一選擇之畫ί 1 7 ·如申請專利範圍第1 6項之方法 框速率相對應於該等輸入資料流之一。 1 8 ·如申請專利範圍第1 5項之方法 速率爲-一自由運轉畫框速率。 1 9 ·如申g靑專利範圍第1 2項之方法 一視頻接收器埠,安排以接收視頻] 一使用者界面埠,安排以接收使用 及 一網路界面,安排以雙向連接於一 小包爲主之資料至及自該網路。 2〇·如申請專利範圍第12項之方法 器爲一積體電路。 2 1 ·如申請專利範圍第1 2項之方法 性爲擴充式顯示識別資料(EDID )。 22 ·如申請專利範圍第2 1項之方法, 當該顯示器單元係一交錯掃描型顯〕 掃描一累進掃描視頻影像;以及 當該顯示器單元係一累進掃描型顯5 該交錯掃描。 進一步包含: 衷率。 1進一步包含: :匡速率。 ’其中該鎖定之畫 ’其中該顯示晝框 ’其中該等埠包含 ㈣斗; 者輸入之命令;以 網路,安排收發以 ,其中該資料處理 ’其中該等顯示屬 進一步包含: 诉器單元時,交錯 片器單元時,旁路 -25- 200525497 (5) 23 · —種電腦程式產品,用於調整式提供資料流於具 有相關連組合之顯示屬性的顯示器單元,包含: 電腦碼,用以接收許多輸入資料流於許多相對應之輸 入埠; 電腦碼,用以轉換該等輸入資料流爲一具有相關連之 轉換資料流屬性之相對應的轉換資料流; 電腦碼,用以藉一影像合成器合成該等轉換資料流; 電腦碼,用以增強該合成資料流; 電腦碼,用以處理該增強之資料流用於該顯示器單元 上之顯示;以及 可電腦讀取媒體,用以儲存該等電腦碼。 2 4 ·如申請專利範圍第2 3項之電腦程式產品,進一步 包含: 電腦碼’用以提供一累進掃描時序信號,使得該等轉 換資料流爲累進掃描式資料流。 2 5 ·如申請專利範圔第2 3項之電腦程式產品,進一步 包含: 電腦碼,用以儲存所選擇之該等資料流之一的所選擇 部分於一記憶體單元中;以及 電腦碼,用以視需要地提供該等所選擇部分於該影像 合成器。 26·如申請專利範圍第24項之電腦程式產品,進一步 包含: 電腦碼,用以使各轉換資料流同步於一顯示畫框速率 -26- 200525497 (6) 2 7 .如申請專利範圍第2 6項之電腦程式產品,進一步 包含: 電腦碼’用以鎖定該顯示畫框速率於一選擇之畫框速 率。 2 8 .如申請專利範圍第2 7項之電腦程式產品,其中該 鎖定之畫框速率相對應於該等輸入資料流之一。 29·如申請專利範圍第24項之電腦程式產品,其中該 顯示畫框速率爲一自由運轉畫框速率。 3〇·如申請專利範圍第23項之電腦程式產品,其中該 等埠包含: 一視頻接收器埠,安排以接收視頻資料; 一使用者界面埠,安排以接收使用者輸入之命令;以 及 一網路界面,安排以雙向連接於一網路,安排收發以 小包爲主之資料至及自該網路。 3 1 .如申請專利範圍第2 3項之電腦程式產品,其中該 資料處理器爲一積體電路。 3 2 ·如申請專利範圍第2 3項之電腦程式產品,其中該 等顯示屬性爲擴充式顯示識別資料(E DID )。 3 3 .如申請專利範圍第3 0項之電腦程式產品,進一步 包含: 電腦碼,用以當該顯示器單元係一交錯掃描型顯示器 單元時,交錯掃描一累進掃描視頻影像;以及 -27- 200525497 (7) 電腦碼,用以當該顯示器單元係一累進掃描型顯示器 單元時,旁路該交錯掃描。 -28-
TW093134009A 2003-11-19 2004-11-08 Real time data stream processor TW200525497A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/707,074 US20050104899A1 (en) 2003-11-19 2003-11-19 Real time data stream processor

Publications (1)

Publication Number Publication Date
TW200525497A true TW200525497A (en) 2005-08-01

Family

ID=34435642

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093134009A TW200525497A (en) 2003-11-19 2004-11-08 Real time data stream processor

Country Status (7)

Country Link
US (1) US20050104899A1 (zh)
EP (1) EP1534008A1 (zh)
JP (1) JP2005192199A (zh)
KR (1) KR20050048529A (zh)
CN (1) CN1620105A (zh)
SG (1) SG112021A1 (zh)
TW (1) TW200525497A (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7825915B2 (en) 2004-02-03 2010-11-02 Intel Corporation Codec control
US8700671B2 (en) * 2004-08-18 2014-04-15 Siemens Aktiengesellschaft System and methods for dynamic generation of point / tag configurations
US20070242160A1 (en) * 2006-04-18 2007-10-18 Marvell International Ltd. Shared memory multi video channel display apparatus and methods
US8218091B2 (en) 2006-04-18 2012-07-10 Marvell World Trade Ltd. Shared memory multi video channel display apparatus and methods
US8284322B2 (en) 2006-04-18 2012-10-09 Marvell World Trade Ltd. Shared memory multi video channel display apparatus and methods
US8264610B2 (en) 2006-04-18 2012-09-11 Marvell World Trade Ltd. Shared memory multi video channel display apparatus and methods
US8203563B2 (en) * 2006-06-16 2012-06-19 Nvidia Corporation System, method, and computer program product for adjusting a programmable graphics/audio processor based on input and output parameters
US20080055318A1 (en) * 2006-08-31 2008-03-06 Glen David I J Dynamic frame rate adjustment
US20080117329A1 (en) * 2006-11-22 2008-05-22 Richard Hayden Wyman Multi-mode video deinterlacer comprising a low delay mode
JP2008252701A (ja) * 2007-03-30 2008-10-16 Toshiba Corp 映像信号処理装置、映像表示装置および映像信号処理方法
KR100854932B1 (ko) 2007-08-06 2008-08-29 (주)씨앤에스 테크놀로지 영상 변환 기능을 가지는 영상 합성 장치
US20110080429A1 (en) * 2009-10-06 2011-04-07 Makarand Damle Overcoming a display unit resolution limit in a computing device
GB201003962D0 (en) 2010-03-10 2010-04-21 Tangentix Ltd Multimedia content delivery system
US9066025B2 (en) 2013-03-15 2015-06-23 Samsung Electronics Co., Ltd. Control of frequency lifting super-resolution with image features
US9349188B2 (en) 2013-03-15 2016-05-24 Samsung Electronics Co., Ltd. Creating details in an image with adaptive frequency strength controlled transform
US9305332B2 (en) 2013-03-15 2016-04-05 Samsung Electronics Company, Ltd. Creating details in an image with frequency lifting
US9536288B2 (en) 2013-03-15 2017-01-03 Samsung Electronics Co., Ltd. Creating details in an image with adaptive frequency lifting
US9652829B2 (en) 2015-01-22 2017-05-16 Samsung Electronics Co., Ltd. Video super-resolution by fast video segmentation for boundary accuracy control
CN105657491A (zh) * 2015-08-21 2016-06-08 乐视致新电子科技(天津)有限公司 音视频播放设备
CN114640882B (zh) * 2020-12-15 2024-06-28 腾讯科技(深圳)有限公司 视频处理方法、装置、电子设备及计算机可读存储介质
CN117785995B (zh) * 2024-02-28 2024-06-28 江西方兴科技股份有限公司 一种基于物联网屏的数据展示方法及系统

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6166772A (en) * 1997-04-01 2000-12-26 Compaq Computer Corporation Method and apparatus for display of interlaced images on non-interlaced display
US5946051A (en) * 1997-06-02 1999-08-31 Telecruz Technology, Inc. Method and apparatus for enabling a user to access data network applications from a television system
US6556193B1 (en) * 1999-04-02 2003-04-29 Teralogic, Inc. De-interlacing video images using patch-based processing
US6828961B2 (en) * 1999-12-30 2004-12-07 Texas Instruments Incorporated Color wheel synchronization in multi-frame-rate display systems
US6392712B1 (en) * 2000-03-31 2002-05-21 Intel Corporation Synchronizing interlaced and progressive video signals
JP2002175068A (ja) * 2000-09-22 2002-06-21 Canon Inc 画像表示システム、画像表示方法、記憶媒体及び画像表示装置
US7236204B2 (en) * 2001-02-20 2007-06-26 Digeo, Inc. System and method for rendering graphics and video on a display
US20030018970A1 (en) * 2001-07-19 2003-01-23 Digeo, Inc. Object representation of television programs within an interactive television system
US6954234B2 (en) * 2001-10-10 2005-10-11 Koninklijke Philips Electronics N.V Digital video data signal processing system and method of processing digital video data signals for display by a DVI-compliant digital video display
US7013403B2 (en) * 2002-07-19 2006-03-14 Sun Microsystems, Inc. Synthesizing a pixel clock with extremely close channel spacing

Also Published As

Publication number Publication date
EP1534008A1 (en) 2005-05-25
US20050104899A1 (en) 2005-05-19
CN1620105A (zh) 2005-05-25
JP2005192199A (ja) 2005-07-14
KR20050048529A (ko) 2005-05-24
SG112021A1 (en) 2005-06-29

Similar Documents

Publication Publication Date Title
TW200525497A (en) Real time data stream processor
US7158186B2 (en) Method and system for changing the frame rate to be optimal for the material being displayed while maintaining a stable image throughout
US7268826B2 (en) Method and apparatus for synchronizing audio and video data
US6469744B1 (en) Methods and apparatus for encoding, decoding and displaying images in a manner that produces smooth motion
KR101554685B1 (ko) 비디오 프로세싱을 기술하기 위한 방법, 장치 및 머신 판독가능 매체
US6549240B1 (en) Format and frame rate conversion for display of 24Hz source video
US20100177161A1 (en) Multiplexed stereoscopic video transmission
US20090310016A1 (en) Video output apparatus and control method thereof
US20050168483A1 (en) Device and method for processing video signal
US20040252756A1 (en) Video signal frame rate modifier and method for 3D video applications
JP5262546B2 (ja) 映像信号処理システム、再生装置および表示装置、ならびに映像信号処理方法
US20060268175A1 (en) Display apparatus and control method thereof
KR20050000956A (ko) 비디오 포맷 변환 장치
JP3499302B2 (ja) テレビジョン受信機
JP4568469B2 (ja) 2つの異なるビデオプログラムを同時に記録及び表示するための方法及び装置
US7508449B1 (en) Film mode judder elimination circuit and method
US7616264B1 (en) Cropped and scaled picture-in-picture system and method
US20030234892A1 (en) Television receiver with reduced flicker by 3/2 times standard sync
US6919929B1 (en) Method and system for implementing a video and graphics interface signaling protocol
US20070122045A1 (en) System for scaling a picture unit from a first video resolution format to a second video resolution format
JP4928666B2 (ja) 24Hzソース・ビデオ表示のためのフォーマット及びフレーム・レート変換
KR100531780B1 (ko) 선택 디코딩 및 다중 디스플레이를 위한 디지털 티브이 수신시스템 및 방법
KR100385975B1 (ko) 비디오 포맷 변환장치 및 방법
US11930207B2 (en) Display device, signal processing device, and signal processing method
KR100745299B1 (ko) 디지털티브이의화면동기장치및방법