TW200304740A - Circuit arrangement having a transmitter and a receiver - Google Patents
Circuit arrangement having a transmitter and a receiver Download PDFInfo
- Publication number
- TW200304740A TW200304740A TW092104111A TW92104111A TW200304740A TW 200304740 A TW200304740 A TW 200304740A TW 092104111 A TW092104111 A TW 092104111A TW 92104111 A TW92104111 A TW 92104111A TW 200304740 A TW200304740 A TW 200304740A
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- selection
- receiver
- transmitter
- circuit device
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04K—SECRET COMMUNICATION; JAMMING OF COMMUNICATION
- H04K1/00—Secret communication
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/002—Countermeasures against attacks on cryptographic mechanisms
- H04L9/003—Countermeasures against attacks on cryptographic mechanisms for power analysis, e.g. differential power analysis [DPA] or simple power analysis [SPA]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Dc Digital Transmission (AREA)
- Communication Control (AREA)
Description
200304740 五、發明說明(1) 發明說明 本發明關於一具有發送器及接收器之電路裝置。 在此一電路裝置中,發送器及接收器經至少一信號線互 聯,經由該線,可交換有用資訊之項目。在資訊傳輸期 間,產生各資料之一電流或輻射輪饋。如對此電流或輻射 輪饋之評估成功達成,則可對發送之資料及/或電路裝置 之功能設立作一結論。結果,在設計電路裝置時,在包含 發送器及接收器之電子電路中,強調避免資料依存之切換 方法。
已知有二種方法,其能用以分析電流輪饋。 微分電流輪饋分析(微分功率分析,d p a)為一最重要方 法用以處理與機密資料,如口令或密碼鍵有關之電路裝 置。此情形下,與規定程式及/或規定算訪統計方法共同 使用以評估測量之電流輪饋及/或電路裝置之電荷總數, 其係以一或多個週期計算。如有足夠大數目之程式運行, 在必須保護之資訊上’自系統資料變化與各別電荷總數 關之結論可以獲得。 〜目 為使在資料上作間諜行為更為複雜,電路裳置之一 利用所謂雙軌技術。與傳統電路利用單軌邏輯對照,w于 時其在資料及信號路徑中每一位元由僅一電節點代表轨 利用雙軌邏輯實施中,每一位元由二節點K及£§代表。 對應此位元之真邏輯值b及Kg對應非值“:非“)#,= 元有一有效邏輯值。 ' ϋ 電荷總數之理想不變性可經插入二狀態間一有效、羅。 200304740 五、發明說明(2) 所謂預充電狀態’ 節點或信號線詰果 值(13,1311) = (1,0)或(0,1)而達成,即 此時二節點K及Kq被充電至相同f ^立 假定邏輯上有效值(1,1 )或(〇,〇 )。 對每一任意狀態順序均成 ^ 輯有效值之每一渡越時,僅 田 預充電狀悲至避 在每-自邏輯較佳值渡越至::節點自”1”至”。”再充電, 至"1"再充電。此與各艘你-充電狀態,僅一節點自"0" 自此可知,對應此、ϋ邏輯有效值b無關。 值(b,bn)之順序無關, 心項序之電荷總數與邏輯有效 同電容。以此方式實施旦^件是可保證節點K及Kq具有相 資料中時間變化之二=之f料路徑之電流輪饋並非待處理 軌邏輯之電路妒置 /微分功率分析不能用以在具有雙 但雙執邏輯之缺二^上實施間諜行為。 需,而增加之面積电為f予充電時在二狀態順序間所必 再充電信號線,可鬲電流及低性能。另一方面,由 另一防止電济給5射輪饋獲得發送資料之結論。 此方法時,每—$ /饋分析之方法為切換電容器方法。以 經一電路裝置以& #U連接至與信號線連接之電荷儲存器, 其仍可如以前〜樣$有用資訊。雖然其可平滑電流輪饋, 析,可獲得電路奘=析有用資訊,如適當時,以輻射分 本發明之目的^置作業模式之結論。 收器中交換之有供—電路裝置,其中,在發送器與接 式分析。 貝成無法以電流輪饋分析及輻射分析方 此一目的可妞 、、二田具有申請專利範圍第1項之特性之電 200304740
之優異改進可自 附屬申請 路裝置達成。本發明之電路裝置 專利範圍獲得。 匕N ^ 7虎線耦合一發射器至一接收器,因此 :及任意選擇之信號線在發送器與接收器間 用貧訊項目,N較Μ為大。 、有 尸味以f t所提之雙執邏輯類比,使用Ν ^ 2信號線以載負 ::傳;有用資訊。根據本發明,何-信號線載Κ 用貧訊係任意選擇。 料貝有 最簡單案例Ν == 2與雙軌邏輯相似。在雙軌邏輯中,一 包含有用信號之資訊,其他信號線基本上 本發明中,載負實際有用之信號線係 Μ^^ _裝置因此將分析複雜化,即使信號線以 電路穿^困難ί然。以電子顯微術方式分析亦僅在分析
可行。與雙軌邏輯對照,本發明之電路 哀置進一舟真有~ JJS .^ ^ Λμ憂點’即在相同時脈頻率下性能增加。 雔勤、r i f卜%增盃為二狀態間之預充電階段可消除。與 又f目t相同之性能下,電流消耗亦對應降低。 發明之電路裝置適於發送個別信號供匯流排系統及 數位電路。 、g M信號線之任意選擇較佳由饋送至發送器及接收器之 選擇信號實施。該任意選擇信號係在發送器及接收器以外 之電路裝置所產生及饋送。在發送器中使用選擇信號以調 整經何一Μ信號線發送有用資訊。俾接收器可完全評估發 运之有用資訊,其同理需要經何一Μ信號線實施傳輸之有 «鼴
第6頁 200304740
關資訊。 發送器較佳具有一第 經一選擇線饋送選擇信號 選擇裝置連接至信號線, 一選擇裝置應用至少一具 號之函數。因第二選擇裝 器具有何一信號線或多個 次此可對應處理該資訊。 該選擇信號較佳在規 裝置。原則上,傳輸有用 信號線以每一時脈週期發 變亦可在其他臨時定期或 一任意信號較佳加在 用資訊及任意信號造成之 案例下,電路裝置之電流 在本發明較佳實施例 為” 1π。信號線之總數N較 信號之信號線之有用信號 一選擇裝置’其連接至信號線及 。以對應方式,接收器有_第二 並經該選擇線饋送選擇信號。第 有有用資訊之Μ信號線為選擇信 置亦相似被饋送選擇信號,接收 4吕號線發送有用資訊之資料,因 定‘間隔發送至第一及第二選擇 信號可經不同之Μ個任意選擇之 4 送。何一Μ信號線發送資料之改 不規則之間隔發送。 未載負有用信號之信號線。當有 電消耗為常數時特別有利。此 輪饋分析將屬無用。 中,任意選擇之信號線之數目Μ 佳為π 2’’ ,其為加在未載負有用 之互補值。 '
在原則上,此裝置與雙軌技術相似。如在首段所指 者,本發明之方法與雙執技術不同,因為有用資訊並^、 久經由相同信號線發送。此舉實質上藉習知方法之助八f 發送之資料變為複雜。 刀斤 本發明將以以下所述之範例實施例詳細說明。 唯一圖式顯示具有發送器S及接收器e之電路裝置。以
200304740 五、發明說明(5) 舉例方式,發送器3及接收器經 u,L 上=線之數目為任意。。總數在最後分析中聯原則 該資訊即發送器8發送至接收器E之資、訊。 望之功能。ίΓί傳ΐ之功能外,發送器5可具有任何所 存秘密鍵或密碼ΐ料υ解可有一記憶體以儲 資訊亦可由t =但,準備由發送器5發送之 施,或僅經由單-線或-系統實施 WE之功能性可超過資料接收二 能。在此方面無任何限制。 τ怙早兀之功 發送器s有一選擇裝置AV1,其可被饋送一、登 AS。在對應方式中,接收器E有一第二 信號AS即供應至該裝置。 、擇裝置AV2,選擇 n f擇^號仏可由所示之電路裝置以外之電路尸“ 及經由終端ASA饋送至各選擇裝置An,av2電路&產生, 所示之範例實施例構成本發明之 訊較佳經發送器S及接收哭早案例。有用資 信號AS而定,第-選擇裝置發送。視選擇 LN發送實際有用資訊。接收器£之二、$ :信號線L1, 信號AS之知曉而被啟動,以選擇載負資<^衣置fV2由選擇 該發送之有用資訊至接收器。 、、° ^唬線及饋送 選擇裝置可包含一異:閘。此 選擇信號AS,該第二輪入故端祐 輸入被饋送該 ^知被饋达將由發送器S發送之
第8頁 200304740 五、發明說明(6) 信號。作為其一功能,獲得一項說明關於何一信號線正發 送有用資訊。第二選擇裝置A V2較佳設計為一反向輸出功 能。該選擇裝置亦可設計為等值操作。 連接在發送器S及接收器E間之信號線之數目N越大, 則反制由第三方分析之安全度越大。較佳為電流輪饋永遠 不隨發送之有用資訊改變。此意係指出在N信號線之總數 固定時,第一邏輯狀態應用在X信號線上,而第二邏輯狀 態應用在Y信號線上,及X + Y = N。在此一裝置之案例下,電 流輪饋分析將不能提供發送之資料或電路設計上之結論。 本發明亦具有一優點,即該電路裝置可予以綜合。
第9頁 200304740
第10頁
Claims (1)
- 200304740 六、申請專利範圍 1· 一種具有發送器(S)及接收器(E)之電路裝置,其中該發 送器(S)經N信號線(L1,L2, .“LN)耦合至接收器(E),其 可能在發送器與接收器(E )之間經Μ個任意選擇之信號線 (Ll,L2 ….LN) 交換有用資訊項目,Ν較Μ為大。 2·如申請專利範圍第1項之電路裝置,其中該Μ信號線(L1, L2…· LN)之任意選擇係由饋至發送器(S)及接收器(Ε)之 選擇信號實施。3·如申請專利範圍第1或2項之電路裝置,其中該發送器 (S)有一第一選擇裝置(AV1),其連接至信號線(L1,L2… LN)及經一選擇線(AL)饋送一選擇信號。 4·如以上申請專利範圍中一項之電路裝置,其中該接收器 (E)有一第二選擇裝置(AV2),其連接至信號線(L1,L2〜 LN),及經選擇線(al)饋送一選擇信號。 5·如以上申請專利範圍中之一項之電路裝置,其中一選擇 信號以規則之間隔發送至第一及第二選擇裝置 (AVI,AV2)。6 ·如以上申請專利範圍中之一項之電路裝置,其中,一任 意信號加至未載負有用資訊之信號線(Ll,L2 ".LN)上。 7.如以上申請專利範圍中之一項之電路裝置,纟中該可任 意選擇之k號線(Li,L2 ".LN)之數目μ係,,1,,。 如申請專利範圍第7項之電路裝置 目Ν為’’ 2π,及有用信號之互補值加 之信號線上。 8. ’其中之信號線之數 在未載負一有用信號第11頁
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10214118A DE10214118B4 (de) | 2002-03-28 | 2002-03-28 | Schaltungsanordnung mit einem Sender und einem Empfänger |
Publications (1)
Publication Number | Publication Date |
---|---|
TW200304740A true TW200304740A (en) | 2003-10-01 |
Family
ID=28458453
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW092104111A TW200304740A (en) | 2002-03-28 | 2003-02-26 | Circuit arrangement having a transmitter and a receiver |
Country Status (5)
Country | Link |
---|---|
US (1) | US7457365B2 (zh) |
EP (1) | EP1488566B1 (zh) |
DE (2) | DE10214118B4 (zh) |
TW (1) | TW200304740A (zh) |
WO (1) | WO2003084120A1 (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102004001235B4 (de) * | 2004-01-07 | 2005-12-15 | Infineon Technologies Ag | Übertragungsvorrichtung |
DE102004063898B9 (de) * | 2004-01-07 | 2012-12-20 | Infineon Technologies Ag | Übertragungsvorrichtung |
DE102011007976A1 (de) * | 2011-01-03 | 2012-07-05 | Giesecke & Devrient Gmbh | Verfahren zur gesicherten Ausführung einer Kryptographischen Berechnung |
CN110704879A (zh) * | 2019-09-30 | 2020-01-17 | 潍柴动力股份有限公司 | 一种安全认证方法、装置、终端、ecu及系统 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US2101224A (en) * | 1936-03-07 | 1937-12-07 | American Telephone & Telegraph | Privacy system |
US5448643A (en) * | 1962-09-28 | 1995-09-05 | The United States Of America As Represented By The Secretary Of The Navy | Authenticaton system |
DE3807418A1 (de) * | 1988-03-07 | 1989-09-21 | Bayerische Motoren Werke Ag | Datenbus fuer kraftfahrzeuge |
US5280497A (en) * | 1989-05-22 | 1994-01-18 | Gutman Levitan | Communicating on wandering channels |
DE19509602C1 (de) * | 1995-03-16 | 1996-05-30 | Siemens Ag | Redundanzoptimiertes Leitungsnetz für ATM-Zellen und SDH-Container |
DE19737359C2 (de) * | 1997-08-27 | 1999-08-19 | Siemens Ag | Kommunikationseinrichtung für die Übertragung von Nachrichtensignalen |
CA2331612A1 (en) * | 1998-05-13 | 1999-11-18 | Telefonaktiebolaget Lm Ericsson | Data transfer method with varying packet transmission time interval security protocol |
DE19831562A1 (de) * | 1998-07-14 | 2000-01-20 | Siemens Ag | Verfahren und Vorrichtung zur Effektivierung der Übertragungs- und Ausfallsicherheit in hochbitratigen Datennetzen |
DE19837808A1 (de) | 1998-08-20 | 2000-02-24 | Orga Kartensysteme Gmbh | Verfahren zur Ausführung eines Verschlüsselungsprogramms zur Verschlüsselung von Daten in einem mikroprozessorgestützten, tragbaren Datenträger |
US7272319B1 (en) * | 1999-03-04 | 2007-09-18 | Lucent Technologies Inc. | System and method for secure multiple wavelength communication on optical fibers |
US6556628B1 (en) * | 1999-04-29 | 2003-04-29 | The University Of North Carolina At Chapel Hill | Methods and systems for transmitting and receiving differential signals over a plurality of conductors |
US20030086503A1 (en) * | 2001-11-08 | 2003-05-08 | Koninklijke Philips Electronics N.V. | Apparatus and method for passing large bitwidth data over a low bitwidth datapath |
-
2002
- 2002-03-28 DE DE10214118A patent/DE10214118B4/de not_active Expired - Fee Related
-
2003
- 2003-02-26 TW TW092104111A patent/TW200304740A/zh unknown
- 2003-03-11 EP EP03724831A patent/EP1488566B1/de not_active Expired - Lifetime
- 2003-03-11 WO PCT/DE2003/000774 patent/WO2003084120A1/de active IP Right Grant
- 2003-03-11 DE DE50306105T patent/DE50306105D1/de not_active Expired - Lifetime
-
2004
- 2004-08-20 US US10/923,198 patent/US7457365B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
DE10214118B4 (de) | 2007-02-22 |
EP1488566B1 (de) | 2006-12-27 |
US7457365B2 (en) | 2008-11-25 |
DE50306105D1 (de) | 2007-02-08 |
US20050031017A1 (en) | 2005-02-10 |
WO2003084120A1 (de) | 2003-10-09 |
EP1488566A1 (de) | 2004-12-22 |
DE10214118A1 (de) | 2003-10-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10498544B2 (en) | Security device having physical unclonable function | |
TW317659B (zh) | ||
US8737456B2 (en) | Mixed-mode signaling | |
US20070098153A1 (en) | Cryptographic processing apparatus | |
JP2006519548A (ja) | プログラム可能な論理セルのアレイをもつ電子回路 | |
US8542764B2 (en) | Power and area efficient SerDes transmitter | |
JP5379303B2 (ja) | 2つのマスタと1つ以上のスレーブとの間の信号伝送のための電気回路 | |
US10187044B1 (en) | Bistable-element for random number generation | |
EP0843893B1 (en) | A microcontroller having an n-bit data bus width with less than n i/o pins | |
US7319758B2 (en) | Electronic device with encryption/decryption cells | |
US7545933B2 (en) | Decryption circuit, encryption circuit, logic cell, and method of performing a dual-rail logic operation in single-rail logic environment | |
US7593499B1 (en) | Apparatus and method for low power routing of signals in a low voltage differential signaling system | |
US7089440B2 (en) | Skew compensation for a multi-agent shared bus | |
TW200304740A (en) | Circuit arrangement having a transmitter and a receiver | |
US8901979B2 (en) | Storage circuit | |
CN212135427U (zh) | 一种基于时延的可重配puf电路 | |
US9092284B2 (en) | Entropy storage ring having stages with feedback inputs | |
Khoo et al. | Charge recovery on a databus | |
US6580288B1 (en) | Multi-property microprocessor with no additional logic overhead to shared pins | |
US6445236B1 (en) | Master-slave flip-flop circuit with embedded hold function and method for holding data in a master-slave flip-flop circuit | |
Padmapriya | Low power bus encoding for deep sub micron VLSI circuits | |
US6728893B1 (en) | Power management system for a random number generator | |
US6345365B1 (en) | Semiconductor device with an external delay circuit that delays an internal clock | |
US9164730B2 (en) | Self-timed logic bit stream generator with command to run for a number of state transitions | |
US20150088950A1 (en) | Storing an entropy signal from a self-timed logic bit stream generator in an entropy storage ring |