TW200301557A - Charge pump device - Google Patents

Charge pump device Download PDF

Info

Publication number
TW200301557A
TW200301557A TW091135791A TW91135791A TW200301557A TW 200301557 A TW200301557 A TW 200301557A TW 091135791 A TW091135791 A TW 091135791A TW 91135791 A TW91135791 A TW 91135791A TW 200301557 A TW200301557 A TW 200301557A
Authority
TW
Taiwan
Prior art keywords
layer
type
transistor
pump device
charge
Prior art date
Application number
TW091135791A
Other languages
English (en)
Other versions
TW569444B (en
Inventor
Satoru Kaneko
Toshiyuki Ohkoda
Takao Myono
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200301557A publication Critical patent/TW200301557A/zh
Application granted granted Critical
Publication of TW569444B publication Critical patent/TW569444B/zh

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0214Particular design considerations for integrated circuits for internal polarisation, e.g. I2L
    • H01L27/0218Particular design considerations for integrated circuits for internal polarisation, e.g. I2L of field effect structures
    • H01L27/0222Charge pumping, substrate bias generation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0623Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0928Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors comprising both N- and P- wells in the substrate, e.g. twin-tub
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1083Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type
    • H02M3/075Charge pumps of the Schenkel-type including a plurality of stages and two sets of clock signals, one set for the odd and one set for the even numbered stages
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type
    • H02M3/078Charge pumps of the Schenkel-type with means for reducing the back bias effect, i.e. the effect which causes the threshold voltage of transistors to increase as more stages are added to the converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Dc-Dc Converters (AREA)

Description

Adosoz
Loa^Ια n 璁 44-^球?f f 3_13。球??犛 I«9α_ΐα n 奥 ο。S誼一忘蜊鉍喊涔一釗^剖W郐S长蹑举Βοοί狨 。Φ「COA6 I MflfOOLCO丨 n「sCo•ofTII-oSJoirslISHIo31vls-anos s IVNHnof 3331 9nb*l—tuqo9x ^ Λ ^ ^ PS p9A0JdeI ub gu*rHs{l s :l-*r-Hnc)J*rHoID(D:l.cdJbJO9-4->l—-HSOMS c*rHco*i—i4->B JCDuaJo9bJOcd-f->r—i0>lqbuo*rHH .?Lo-uo uo SI ία 」uqof」龌^奪恕衾鱗^03岑 f杳。詨 _ 烯。απ^^Ύ 旖瞓鉍喊疼 1( uosii Q )-^^^/¾f了誼 _ 鳑 _^Kll^^^^w fF^T^^rφ了 qi Ξ 鳑一^f锲mnvn^m - ?I茏需琼瀵㈣5砸f潍疙_ 右鑽衾铨_镣-¥迥。W 1^•(资龙/奪/齋育汨Q^_^(』04-»mInu)9JbJOu»i-(q:niMS)llgw^^^^^« 一 砸 W ,職,T 咏 S f了 诠_«達33 客 so«ii-^K。(Φ ^^«^l:s93iA9ap9IdnQ3 9bJOJBqo)sofflc^vp^ 蘇烯<接咏1%^||奪蜂^^#塊13003,(385奪耍^礆 螫?F^^, (29UIS 09P 一 Λ)奪要阳缞^礤缞 ^:^价^ 韶VP。^瓒s T« «_ Y W +姝诠一密1衾阳緦丨衾Si举盔僉4【幫梦奪恕w t^ §s , ^
陴LO派 pld.6SHe 200301557 五、發明說明(2) 點上的柄合電容器(CouPling Capacitor),CL係輸 =合(Output Capacit〇r),CLK與 CLK]g係互 的輸 入時鐘脈衝。又,5 m认 丄 52係電流負載。在時:f入有CLK及CLKB的時脈驅動器, ★ : 脈驅動器5 1上供給有電源電壓vdd 0 :匕,=時脈驅動器51所輸出的 γ 振巾Γ約為Vdd。然後,時鐘脈衝φ 1係供給至電:c ΐ4, 而時鐘脈衝(D 2係供給至電容π、〔3。 ^ 在穩定狀態下,杏枯τ 一 荷泵裝置的輸入電㊉:就:丄n至輸出端時,輸入至電 售時脈驅動器所供〜ί ΐ為來自輸入電壓Vin之電流與 電容之充放電電:'日:,流。該等的電流,當忽略對寄生 Φ 2, (Low)之;;間1 2 3 4^\成為如下所示。在Φ 1=高(Hlgh)、 實線箭號所示的方向上。1 〇Ut之平均電流將分別流至圖中之 平均電流將分丄φ 2=高(High)之期間,21〇1^之 脈週期内之該等 ::t虛線箭號所示的方向上。在時 的電荷聚裝置之;全::成為―。在穩定狀態下 :昼V〇U_以如下表示。 在此,v丄5rVd + n(v,-vHd)
第6頁 1 X ^ ^ '、在各連接節點中,隨英η士 2 k耗&電各所產 τ鐘脈衝之變化 3 ^ ^ ^ ^ ^ „ lout, 4 1請,在負升壓二# =在正升厂堅下為電源 (Forward bias d '、颂向偏壓二極體電壓 5 V1與v/係以下面式子HUage),n為抽取段數。再者, 200301557 五、發明說明(3)
Vl-Iout/f(C+Cs)-(2IoutT/2)/(C+Cs) V/ =V0C/(C + Cs) 在此,C 1至C4係時脈搞合電容(clock coupling capacitance),CS係各連接節點中之寄生電容(stray capacitance at each node),係時鐘脈衝之振幅 (clock pulse amplitude),f係時鐘脈衝的頻率,T係時 脈週期(c 1 o c k p e r i o d )。電荷泵裝置之功率效率,係忽略 由時脈動器流至寄生電容的充放電電流,當Vi n = Vdd時將 以如下式子表示。 η =VoutIout/((n+l)VddIout)=Vout/((n+l)Vdd) 如此,在電荷泵裝置中,藉由將二極體當作電荷傳輸 元件(charge transfer dev ice)來使用並將電荷逐次朝下 一段傳輸以進行升壓。但是,當考慮對半導體積體電路裝 置進行搭載時,從製程之適合性考量則以使用M〇s電晶體 較pn接面之二極體更容易實現。 因此,如第19圖所示,提案採用M0S電晶體…至⑽來 取代二極體D 1至D5以作為電荷傳輸用元件。該情況在式子 (1)中,¥(1係成為^108電晶體之閾值電壓(讣1^讣〇1(1 voltage)Vtho 【發明内容】 (發明所欲解決之問題) 本發明人研究將電荷泵裝置應用在電源電路中。豆辞 杲,發現以下的問題點。 /、… 第一、為了以電荷泵電路取得作為電源電路所需之言
314259.ptd 第7頁 200301557 五、發明說明(4) 電壓(十幾V)且大電流(數mA),會有要如何降低電荷 用M0S電晶體之導通電阻的問題。 f知 第二、防止大電流電荷泵裝置中所容易產生的 尤其是,I大輸出電流之電荷泵裝置中,會有如。 同時產生閉鎖的問題。該閉鎖之產生機制依本發明人。= 究如以下所述。 〈研 第 20圖係以 CM0S(complementary me1:al— conductor互補性金屬氧化膜半導體 — 泵裝置時的剖視圖。 貝兄电何 •該剖面構造係對應第1 9圖所示之電荷傳輸用M0S電晶 體M2、M3的剖面構造。p型半導體基板1〇之表面形成有N型 井區20,在該N型井區20之中,形成有被隔離的p型井區 32:然後,在p型井區31内形成有電荷傳輸用m〇s電晶 ^ :一 P型井區32内形成有電荷傳輸用M0S電晶體M3。 〆f就P型井區31内所形成之電荷傳輸用M0S電晶體M2更 洋細π明%,在P型井區3丨之表面形成有N型之汲極層脈 源極層S。在Ρ型井區3 1内,形成有濃度高於Ρ型井區3 1的Ρ 層4卜然後,汲極層_ p+層41可利用鋁配作電 性連接。 鲁電荷傳輸用電晶體Μ2之沒極I D與升i成有電荷傳輸用 電晶2 M2的P型井區31由於係以低電阻作電性連接,所以 了破貫防止起因於背閘偏壓效應(back gate bias ”e f f e/1)的電荷傳輸用電晶體M 2之閾值電壓v t h之上升。有 關P5L井區32内所形成的電荷傳輸用M0S電晶體M3亦同樣構
®;r Β1Ι
314259.ptd 200301557 五、發明說明(5) 成。又,有關未圖示之電荷傳輸用M〇s電晶體Ml、M4、M5 亦同樣構成。 又,賊井區20係藉由供給電荷系裝置所升壓的輸出 電壓Vout,而在穩定狀態下使N型井區2〇與p型井區3卜32 呈逆向偏壓。 然而,如上所述當在單一 N型井區2〇内形成複數個p型 井區3卜3 2時’可判明會發生如閉鎖的現象,且輸出電壓 Vout幾乎不被升壓。該產生機制依本發明人之推定係如以 下所述。 首先,在所鄰接之P型井區3丨、3 2間形成有寄生閘流 體。亦即,在第20圖中,形成有縱型之npn電晶體Trl及橫 型之PNP電晶體Tr2。在此,縱型之npn電晶體Trl的射極係 電荷傳輸用Μ 0 S電晶體Μ 2的汲極層d,基極係P型井區3 1, 而集極係Ν型井區2 0。 又’橫型之ΡΝΡ電晶體Tr2的射極係形成於ρ型井區32 内的P +層4 2,基極係p型井區3卜3 2間的ν型井區2 〇,而集 極係P型井區3卜該等寄生NPN電晶體Tr 1與寄生PNp電晶體 T r 2係構成寄生閘流體。 备上述第1 9圖之電荷泵裝置穩定動作時就成立以下的 關係。 在此, 電壓相等)。 壓,V2係電 輸出電壓V〇ut> V3> V2> VI〉輸入電壓Vin 輪入電壓V i η通常係V d d (與時脈驅動器之電源 又,V3係電荷傳輸用M0S電晶體M3之源極電 荷傳輸用M0S電晶體M2之源極電壓,VI係電荷
200301557 五、發明說明(6) 傳輸用M0S電晶體mi之源極電壓。 但是’當電荷泵裝置上升時(升壓動作開始時),就成 為Vl> V2> V3> Vout的關係。亦即,從初段開始依序對電 容器Cl、 C2、 C3、 C4充電。 其結果’當VI-Vout> V聘寄生PNP電晶體Tr2之基極及 射極間有電流流入。亦即,寄生pNp電晶體Tr2會導通。在 此,V係基極及射極間的導通電流。 ^該寄生PNP電晶體Tr2之集極電流,由於成為寄生NPN 電晶體Trl之基極電流,所以寄生npn電晶體Trl會依此而 •通’其射極及集極間亦會導通。如此,寄生NPN電晶體 T r 1 ’就會使電流流入寄生p N p電晶體τ r 2之基極及射極 間’同時電流亦從輸出電壓v〇ut側流入電壓V1側。 其結果’輸出電壓Vout不會上升。如上所述之寄生 NPN電晶體Trl與寄生PNp電晶體Tr2之連同動作為閉鎖。 ^第2 1圖係顯不依電荷泵裝置動作開始時之v卜v 2之電 擬所付的波形圖。在此,V 1係電荷傳輸用M0S電晶體 汲極電壓,V2係/電荷傳輸用M〇s電晶體们之汲極電 =,圖中,Vds雖係顯示電荷傳輸用M〇s電晶體从3之源極 曰曰月且Trl就έ ¥通’並引發閉鎖。 - 本發明係有鑒於如上所冰々'止二4士 您去 上所述之先刖技術的問題而開發完 ,者’其目的在於貫現大電流且高效率的電荷泵裝置。 ^ ^發明之另一目的,係在於防止大電 中所無法避免之閉鎖的發生,且實現穩定的動:…置 η
βιιι 1111 3】彻.Ptd 第10頁 200301557 五、發明說明(7) 本發明之更另一目的,係在於實現可於B I CMOS裝置 中,提供大電流且高效率,同時防止閉鎖之發生的電荷泵 裝置。 (解決問題之手段) 本發明之主要特徵構成係如下所述。 本發明之電荷泵裝置,係具有串聯連接的複數個電荷 傳輸用電晶體,用以輸出從最後段之電荷傳輸用電晶體升 壓的輸出電壓者,其特徵為包含有:第一導電型單晶半導 體基板;成長於該單晶半導體基板上的第二導電型外延半 導體層;在該外延半導體層内分離形成的複數個第一導電 型井區;以及形成於該等第一導電型井區間的第一導電型 隔離層;其中,將上述電荷傳輸用電晶體分別形成於上述 複數個第一導電型井區内。 依據該種構成,由於寄生雙極電晶體係利用第一導電 型隔離層而被電性隔離,所以因未形成有閘流體故可防止 閉鎖(1 a 1: c h u p )之發生。 又上述構成中,上述第一導電型隔離層係具有從上述 外延半導體層開始往下方擴散的上隔離層、及從上述單晶 半導體基板開始往上方擴散的下隔離層,而上述上隔離層 之下部與下隔離層之上部係在上述外延半導體層内重疊而 成。 依據該種構成,由於第一導電型隔離層係採用上下隔 離構造,所以可抑制橫方向擴散,且可極力縮小其圖案面 積0
314259.ptd 第11頁 200301557 五、發明說明(8) 再者,其更包含有··第一導電型埋設層,接觸上述第 一導電型井區之底部,同時以與上述下隔離層之形成步驟 相同的步驟所形成;以及第二導電型埋設層,在該第一導 電型埋設層上局部重疊而成,且用以使上述第一導電型井 區從上述單晶半導體基板作電氣隔離。 依據該種構成,藉由設置第一導電型之第一埋設層, -即可減小第一導電型井區的電阻。 ^ 藉此,可提高閉鎖耐性。但是,若只有第一導電型之 第一埋設層,則由於第一導電型井區會與單晶半導體基板 •通,所以無法將第一導電型井區設定成與電荷傳輸用電 晶體之汲極層同電位並抑制背閘偏壓效應。因此,設置第 二導電型之第二埋設層。 藉此,使第一導電型井區從上述單晶半導體基板作電 性隔離,即可將第一導電型井區設定成與電荷傳輸用電晶 體之汲極層同電位。 (發明之效果) 如以下說明,依據本發明之電荷泵裝置,由於其係利 用B I CMOS之隔離構造使電荷傳輸用電晶體互相隔離,所以 可防止寄生雙極電晶體因被電性分斷而發生閉鎖。藉此, Ο實現高效率且大電流的電荷泵裝置。 _ 又,由於設置使形成有電荷傳輸用電晶體之井區從单 温半導體基板隔離的埋設層,所以將電荷傳輸用電晶體、 k極層及井區予以電性連接,可抑制背閘偏壓效應,並可 實現大電流的電荷泵裝置。
314259.ptd 第12頁 200301557 五、發明說明(9) 【實施方式】 (發明之實施形態) 其次,參照第1圖至第4圖說明本發明之第一實施形 態。首先,參照第1圖說明構成電荷泵裝置以作為積體電 路之BICMOS的裝置構造。 在P型單晶s夕基板5 0上氣相成長之具有例如1. 2 5Ω · cm左右之電阻係數的N型外延矽層5 1上,有N通道型M0S電 晶體(NM0S)、P通道型M0S電晶體(PM0S)、NPN型雙極電晶 體(N P N T r )形成於各自的預定區域上。 N通道型M0S電晶體係形成於N型外延矽層5 1之表面所 形成的P型井區52内。P型井區52之深度係例如為2# m左 右。N通道型M0S電晶體係具有P型井區5 2表面所形成的N型 汲極層D及N型源極層S、閘極絕緣膜上所形成的閘極G。N 通道型M0S電晶體為了要細微化,亦可形成所謂的LDD構 造。又,與該N通道型M0S電晶體相鄰接,而於P型井區52 之表面形成有基體(井區)偏壓用的P型層53。 P通道M0S電晶體係形成於N型外延矽層5 1之表面所形 成的N型井區54内。P通道型M0S電晶體係具有N型井區54表 面所形成的P犁汲極層D及P型源極層S、閘極絕緣膜上所 形成的閘極G。 又,與P型井區5 2之底部接觸而形成有井電阻減低用 之P型埋設層5 5。該P型埋設層5 5係以與後述之下隔離層 5 8相同的步驟所形成之擴散層,橫跨於P型單晶矽基板5 0 與N型外延石夕層5 1之邊界區上所形成。
314259.ptd 第13頁 200301557 •五、發明說明(ίο) 再者,N型埋設層5 6係橫跨於P型單晶矽基板5 〇與N型 外延矽層5 1之境界區上所形成。N型埋設層5 6係從形成有p 通道型M0S電晶體的N型井區54之下方開始’ 一直延伸至形 成有N通道型M0S電晶體的P型井區52之下方為止。 亦即,N型埋設層5 6係局部重疊在P型埋設層5 5上。 當將N型埋設層5 6之雜質濃度設定為比P型埋設層5 5之雜 質濃度高時,該重疊區5 7之導電型就會因補償而變成N 型。 - 藉此,使P型井區5 2從P型單晶矽基板5 0作電性隔離, •可獨立設定井電位。具體而言,藉由對連接於基體偏壓 用之P型層5 3的端子B G施加電壓,即可設定P型井區5 2之電 位。 藉此,將N通道型MOS電晶體之汲極層D與P型井區52作 電性連接,而不會發生背閘偏壓效應。因此,只要形成將 P型層5 3與沒極層D相連接的配線(例如A 1配線)即可。 N通道盤M0S電晶體由於在電荷泵裝置中,係當作電荷 傳輸用電晶體來使用,所以可減低其導通電阻,並可謀求 電荷泵裝置之大電流化。又,N通道型M0S電晶體雖亦當作 &謂的傳輸閘來使用,但是在該情況下亦可減低導通電 •。又,可提高傳輸閘之輸出入特性的線形性。 ~ 在此,若比對本實施形態之B I C Μ 0 S構造與其他之 屯I CMOS構造則如以下所述。在其他的構造中係如第2圖所 ί,N型埋設層56係局部形成於形成有p通道型M〇s電晶體 的N型井區54之下方,且可發揮減低井電阻的作用。
314259.ptd
200301557 五、發明說明(11) 然而,在該構造中,N通道型M0S電晶體之p型井區5 2 係透過P型埋設層5 5與P型單晶矽基板5 0導通。p型單晶石夕 基板5 0由於通常係設定在接地位準,所以p型井區& 2之電 位亦被固定在接地位準。 因此,在本實施形態中,藉由使N型埋設層5 6延伸至 通逗型M0S電晶體之區域為止,即可使p型井區52從p型單 晶矽基板5 0作電性隔離。 又,NPN型雙極電晶體(NPN Tr),係依p型下隔離層 上隔離層59,形成於從所鄰接之裝置作電性隔離 其延矽層51内。p型下隔離層58係藉由從P型單晶矽 土板5 0彺上方擴散硼等的雜質所形成。另一 隔離層5 9係藉由從n型外延石々其ς ^ 等的雜曾❹Γ 1之上面往下方擴散硼 _ ^成。稭此’ Ρ型下隔離層5 8之上部盥Ρ型上ρ 離層59之丁部可在N型外延石夕層51内 ^卩^既上^ 的隔離層。 更且而成為一肢化 然後’在經電性隔離之N型外
型基極區60。在該p ^層51的表面形成有P E、基極電極取出用之p :二6。°之又表面形成有N型之射極層 的N型外延矽層51之 曰 在與P型基極區60鄰接 〇又,在跡丨认 开乂成有本極電極取出用之Ν型層 成有Ν型1里匕外f二5fP型單晶”板之境界上形 的層,可以與二埋係用以減低集極電阻 另外,在上 外’形成有元件隔離用之Vi之化表膜:裝置形成區域以 琢乳化6 2。場氧化膜6 2係利用
314259.ptd 第15頁 200301557 五、發明說明(12) 所謂的 L0C0S(Local 〇ΥΊ·、+. η, 化)法所形成。 datlon Silicon:矽的局部氧 延矽ί 頭不繞型PNP雙極電晶體的剖視圖。在n型外 延矽層5 1之表面形成右M 土1 矣而,艰劣士 有随基極區6 5。在該Ν型基極區6 5之 表面,形成有p·^之鉍 η ^ ^ 、和層Ε、基極電極取出用之Ν型層 Β。又,與Ν型基極區6 4日柳4立 ^ ^ ;π # 士 4 b b相部接,而在Ν型外延矽層5 1之表 面形成有木極電極取出用之p型層66〇 雜爲fqf二集極電極取出用之P型層66,係藉由與P型上隔 贏s , 5步驟所形成的P型層6 7,而與P型埋設層6 8相連 • I P =埋。又層6 8係用以減低集極電阻的層。又,重疊在 P型埋設層68上而形成有N型埋設層69。P型埋設層68與^ 型?設層」9之重疊區70係成為N型之區域。藉此,集極就 叮攸P支單日日石夕基板5 0電性隔離。藉由P製埋设層6 8與n型 埋設層6 9而形成有重疊區7 〇之造,係與前述之N通道型 M0S電晶體的構造相同。亦於該等製程共通化所以 不會增加製造工作時數。 , 、 ^ 其次,參照第4圖說明電荷泵裝置之剖面構造。該電 f泵裝^之電路構成係與第/97圖所系耆相同。在本實施形 ^中電荷傳輪用M0S電晶體之沒"極廣係連接在基體(井區) 。又,有關與第1圖相同的潘素係附記相同的元件 符號,省略其詳細說明。。構成爹 ' 第4圖係顯示第1 9圖之電荷系裝寰的電荷傳輸用M0S電 f曰體Μ 2、Μ 3。在藉ρ型下隔離^ ^ 8、ρ塑上隔離層5 9而互相 電性隔離的Ν型外延矽層51内,形成有Ρ塑井區52A、52Β。
314259.ptd 第16頁 200301557 五、發明說明(13) 然後’在P型井區52A、52B上分別形成有電荷傳輸用M0S電 晶體Μ 2、Μ 3。有關p型埋設層5 5、N型埋設層5 6、重疊區 5 7之構造係與第1圖相同。 。電荷傳輸用Μ 0 S電晶體Μ 2之汲極層D,係由形成於P型 =,5 2 Α上的ρ型層$ 3與a 1配線等所連接。藉此,由於成立 迅荷傳輸用M0S電晶體M2之閘極·基體間電壓Vgb = M2之閘 °、/及極間電壓Vgd的關係,所以可防止因背閘偏壓效應 所造成的恭Μ /击认ro 帝言值私ι何傳輸用電晶體之闕值電塵V h的上升。有關 穿^之用M0S電晶體M3亦同。藉此,由於可減低電荷泵 ί^電荷傳輸用M0S電晶體旧至Μ5的導通電阻,所以可 貝現=電流輸出之電荷泵裝置。 層51之夺在與Ρ型井區52Α、52Β之各個相鄰接的Ν型外延石夕 Ν型層形成有電極取出用之Ν型層7卜藉由對該等各 會被^知、加電荷栗裝置之輸出電壓Vou t,Ν型外延石夕層5 1 成正的而電壓nVdd。 ^汰匕,f务:m 又,?型。。曰丁、%何栗裝置之段數,Vdd係其電源電壓。 藉此,由早晶基板5 〇係被偏壓成接地電位0 v或是負電位。 面,由_P型井區52A、52峨N型外延石夕層51所形成的PN接 分別妯伯·外延石夕層5丨與P型單晶基板5 0所形成的p N接面係 刀乃」破偏壓成逆向。 由將說明2 $如上所述的裝置構造’不會發生閉鎖。其理 體Tr4。在4圖所不’形成寄生NPN電晶體Tr3及寄生PNP電晶 此,寄生NPN電晶體Tr3之射極係由電荷傳輪用
200301557 五、發明說明(14) Μ 0 S電晶體Μ 2之汲極層D所構成,基極係由p型井區5 2 A所構 成,而集極係由N型之重疊區5 7 (此與N型外延矽層5 1相連 結)所構成。又’寄生PN P電晶體T r 4之射極係由P型井區 5 2 B所構成,基極係由經隔離的n型外延矽層5 1所構成,而 v集極係由P型下隔離層5 8及P型上隔離層5 9 (該等與P型單晶 基板5 0相連結)所構成。 , 然而,寄生NPN電晶體Tr3與寄生PNP電晶體Tr4係藉由 卞隔離層5 8及上隔離層5 9作電性隔離。因此,沒有形成如 ^ 20圖所示的閘流體。因而,可大幅地提高閉鎖耐性。〇 T古ί t述之實施形態中,雖已就適用於本發明之四段的 f ^生電荷泵裝置之例子加以說明 = 未被限定於四段。 疋」^㈡/、杈數亚 入 即使在以道以型NJ : f :成電荷:專輸用M〇S電晶體,但是 轉亦可同樣適用^ ’月况下,藉由使井區等的極性反 輸用M0S電晶體中。之在其匕升s壓之電荷泵裝置中,只有電荷傳 序,與正升厣+ 土板舁源極之連接關係及時脈之時 再者,ϊ ΐ ^ m反。 接閘極與汲極之構輪用電晶體Ml至M5雖係形成共同連 •極與汲極的方式成二,是並非被限定於此,在以未連接 時,採用於閘極二使電何傳輸用M0S電晶體Ml至M5導通 *泵裴置中亦可適田^極間施加較高電壓的電路構成之電 :第5圖係二千'本發日月,且可獲得同樣的效果。’何 視圖。該電荷泵壯X弟一貫施形態之電荷泵裝置的剖 衣之電路構成,係與第一實施形態相
第18頁
200301557 五、發明說明----- 同。乐5圖輿第一實施形態同 泵裝置的電4 7 心頒7κ第19圖之雷y 一兒何傳輸用Μ 0 S電晶體μ 2、Μ 3。 何 本貝施形態與第一實施形離 52Α、52Β之下士、,土 γ # 士心、相吳之點,在於Ρ型并F 声5 5之邱八下方亚未形成有P型埋設層5 5。汐右p袖1井& 曰 σ义,雖然用以減低P型井區5 2 Λ、t; ’又 堑埋設 與習=比較則可提高閉鎖耐性。曰 上隔離層59,若 第6圖係顯示本發明第三實旆带能夕+ 樣 視圖:荷I裝置之電路構成,係'第^置的剖 。弟6圖係顯示第1 9圖之電荷泵F f 貝施形態同
曰B 體M2、M3。 7泵表置的電荷傳輸用M0S電 剞# ί實施形態與第一實施形態相異之點,在於昤τ/p
5^井Q52a、59]^丁古并土 ττνι 在方;除了在P ,.λ Α 52 Β之下方亚未形成有Ρ型埋設介土 π 成有Ν型埵設層5 6。 曰,亦未形 51之=μ搜埋設層56之部分,雖然用以減型外延石夕層 離層::的效果會消失,但是本實施形態係藉由設置下隔 喊層】8及十隔離層59’若與習知比較則可提高閉鎖耐性。
At二、— 人翏照第7圖至第1 7圖說明本發明之第四實施形 =雷ΐ本實施形態之電荷泵裝置中,利用位準移位電路, ”矸何傳輪用M0S電晶體之閘極施加經位準移位的電壓, ^泵^進—步減小其導通電阻。藉此,可實現大電流之電 2 置。然而’由於移位電路會輸出高電壓,所以有必 妥t用高耐壓電晶體來構成電路。因此,在上述第一實施 办匕、中所用的裝置上,追加了高耐壓M〇s電晶體。
314259.pt(j 第19頁 200301557 五、發明說明(16) _ 因此,在說明適用於一 構造之前,先就包含右〶知七恶之電荷泵裝置的裝置 構成加以說明。 兒路之電荷泵裝置的電路 第7圖中,四個電^ 接 型 極 ik 前段之Ml、M2係^二則用M〇S電晶體Ml至M4係串聯連 1\逍逼型, 此點與第一至第:一 向俊奴之M3、M4係P通道 基體間電壓Vgb係以與極。不同。又,Ml至M4之閘 且汲極與基體成為同電\立°、·汲極間電壓Vgd成為相同 壓效應。此點與第一至笛=一的方式連接,以抑制背閘偏 •又,對Mi之源極供給;同。
Vin。又,輸出來自以之&極的包土 ^為輸入電屋 電流負載L上。 开土私[Vout,並供給至 M4之^接5抽2係二端,接在電荷傳輸用刪電曰曰曰體隠 C3之另ί ‘,ί方 )的耦合電容器。在耦合電容器口至 脈衝而父時鐘脈衝αΚ以及與之反相的時鐘 了 =UB。时,脈衝CLK、CLKB係從未圖示之時脈驅動器 則出。在該k脈驅動器上供給有電源電壓Vdd。 對電荷傳輸用M0S電晶體Ml與M2之各閘極供給有反轉 if移位電路^與S2之輸出。又’對電荷傳輸用\〇S電晶 —M3與M4之各閘極供給有非反轉位準移位電路33與^之 ° ”,
. 第8圖係顯示反轉位準移位電路s 1、S 2之電路構成及 1 =波形圖。如第8 ( a )圖所示,該反轉位準移位電路係具 備有輸入反相器INV、差動輸入M0S電晶體M11與M12、交I __画 liii
314259.ptd 第20頁 200301557
200301557 五、發明說明(18) S 4與電荷泵電路的連接關係係如以下所述。對反轉位準移 位電路S 1輸入時鐘脈衝C L K ’,對反轉位準移位電路S 2輸入 時鐘脈衝CLKB’。時鐘脈衝CLK’與CLKB’雖分別可由時鐘脈 衝CLK與CLKB作成,但是為了要防止電流逆流至電荷傳輸 用M0S電晶體Ml至M4,而使低(Low)的期間變短。 猶 亦即,在電荷傳輸用M0S電晶體Ml至M4完全關斷之 '後,依時鐘脈衝CLK與CLKB之變化而進行各抽取節點的升 壓。第1 0圖係顯示上述時鐘脈衝之相位關係。 . 又,如第7圖所示,作為反轉位準移位電路S 1之高電 _側的電源(電位A ),係回授被升壓之1段後之抽取節點的 電壓V 2來使用。 同樣地,作為反轉位準移位電路S 2之高電位側的電源 (電位A ),係回授被升壓之1段後之抽取節點的電壓V 3來使 用。又,作為反轉位準移位電路S 1、S 2之低電位側的電源 (電位B ),係分別施加作為各段之電壓的Vdd、V卜 另一方面,作為非反轉位準移位電路S 3之低電位側的 電源(電位B)’係採用1段前之抽取卽點的電Μ V1 ’同樣 地,作為非反轉位準移位電路S4之低電位側的電源(電位 Β ),係採用1段前之抽取節點的電壓V 2。又,作為非反轉 β準移位電路S3、S4之低電位側的電源(電位Α),係分別 施加作為各段之電壓的V 3、V 〇 u t。 • 利用該等構成,可導出電荷傳輸用M0S電晶體Ml至M4 之閘極·汲極間電壓Vgd (當電晶體呈導通狀態時)如以下 與2 V d d—致。首先,成立如下式子之關係。
314259.ptd 第22頁 200301557 五、發明說明(19)
Vgd(Ml)=V2(High)-Vdd Vgd(M2)=V3(High)-Vl(High)^
Vgd(M3)=Vl(Low)-V3(Low) Vgd(M4):::::V2(Low)-Vout 其次,從穩定狀態之電荷泵的升壓動作中,進一步成 立以下的關係。
Vl(High)=2Vdd、 Vl(Low)=Vdd V2(High)=3Vdd、 V2(Low)=2Vdd V3(High)=4Vdd、 V3(Low)=3Vdd、 Vout=4Vdd 從該等的關係式中,可導出所有的電荷傳輸用MOS電 晶體導通時之Vgd的絕對值如表1所示成為相同值2Vdd。因 而,藉由較高的Vgd會使電荷傳輸用M0S電晶體Ml至M4之導 通電阻降低’可實現高效率且大輸出電流的電荷泵電路。 又,由於電荷傳輸用M0S電晶體Ml至M4之閘極氧化膜厚 (thickness of gate oxide)只要一律設計成可承受2Vdd 的厚度即可,所以比起電荷傳輸用M0S電晶體之Vgd不均等 的情況,可設計較低的導通電阻(〇N_state resistance) 且效率佳。 【表1】電荷傳輸用M0S電晶體之閘極/汲極間電壓Vgd MOSFET Ml M2 M3 M4 Vgd 2 Vdd —XXdd -2 Vdd_ -2 Vdd 第1 0圖係說明電荷泵電路之動作的時序圖。電荷傳輸 用M0S電晶體Ml至M4係按照時鐘脈衝而交互重複進行導通
314259.ptd 第23頁 200301557 五、發明說明(20) 及關斷。在此,施加至反轉位準移位電路s丨與S 2、非反轉 位準移位電路S3與S4的時鐘脈衝CLK,、CLKB,之工作週期 (duty)並非為50%。亦即,如圖所示,設定為較短的低 (Low)期間。因此,電荷傳輸用M〇s電晶體们至“之導通的 期間會變短。該理由係如以下所述。 電荷傳輸用M0S電晶體Ml至M4由於沒有作二極體連 接,所以有逆向電流流動之虞,此將使功率效率惡化。因 二ί I防止。玄逆向电'瓜’將電荷傳輸用M0S電晶體Ml至 η的期間縮短’且在關斷期間,使施加至耦 鲁C1至C3之時鐘脈衝CLK、CLKB產生變化以進行抽取。谷 ^,弟n圖係顯不各抽取節點之電壓波形n、v 的示意圖。圖中,V,係時鐘脈衝 V3
Vds係MOS電晶體Ml至Μ4的汲極.、择 、田’ △ ^ 源極間電壓。 其次參照第12圖及第13圖說明上述 構造。第1 2圖係顯示第7圖所示 /了泵衣置之衣置 用M0S電晶體Μ卜M2之構成的刊闽何泵名置之電荷傳輸 第8圖所示之反轉位準移位電路^圖。又,第13圖係顯示 反轉位準移位電路S3、S4之Nil…、、及第9圖所示之非 Μ 1卜Μ 1 2之裝置構造的剖視圖。遏型向耐壓M0S電晶體 籲在如前面所述之第一實施 疊在P型埋設層5 5上(參照第1、。中 N㈤埋δ又層5 6係重 ,M0S電晶體之源極·汲極耐壓高個)。因此,當Ν通道型 '拿晶體之耐壓就由汲極層至某程度時,Ν通道型M0S 之間的耐壓所決定。此係因决原極層$ )與Ν型埋設層5 6 自沒極層D (或是源極層幻之
200301557 五、發明說明(21) 空乏層到達N型埋設層5 6為止之故。 尤其是,有關用於位準移位電路中之高耐壓M0S電晶 體,雖需要例如2 0 V左右的源極·汲極耐壓,但是由於其 係由沒極層D (或是源極層S )與N型埋設層5 6之間的对壓所 決定,所以很難實現該目標耐壓。 因此,可考慮加厚形成N型外延矽層5 1,並加大汲極 層D (或是源極層S )與N型埋設層5 6之間的距離Xd (參照第1 圖)。然而,如此,P型井區5 2 B與P型埋設層5 5之間將遠 離,而無法獲得設置P型埋設層5 5之效果,亦即無法獲得 井電阻之減低及閉鎖耐性之提1¾的效果。 因此,在本實施形態中係將N型外延矽層5 1形成層疊. 二段的構造(以下,稱為二段外延矽層構造)。亦即,利用 離子植入法等將N型雜質(銻或砷)導入於P型單晶矽基板5 0 上之N型埋設層5 6的預定形成區域後,氣相成長第一 N型外 延矽層5 1 A。之後,利用離子植入法等將P型雜質(硼等)導 入於P雙埋設層5 5、下隔離層5 8之預定形成區域後,氣相 成長第二N型外延矽層5 1 B。 上述N型雜質及P型雜質雖係在氣相成長中進行熱擴 散,但是為了取得充足的擴散距離,亦可實施預定的擴散 步驟。之後,從第二N型外延矽層5 1 B之上面利用離子植入 或熱擴散法導入雜質,以形成P型井區52A、52B、52C。 又,同樣地,形成與下隔離層5 8從上下方向一體化的上隔 離層5 9。 藉此,如第1 2圖所示,有關電荷傳輸用M0S電晶體
314259.ptd 第25頁 200301557 五、發明說明(22) Μ卜Μ 2之形成區域,P型井區5 2 A、5 2 B係形成於第二N型外 延矽層51B内,而在P型井區52A、52B之下方連接P塑埋設 層5 5。P型埋設層5 5係橫跨於第一 N型外延矽層5 1 A與第二N 型外延矽層5 1 B之邊界上所形成,且於P型埋設層5 5之下方 連接形成有N型埋設層5 6。 廉 因而,藉由採用二段外延構造,P型埋設層5 5與N型 -埋設層5 6之重疊區域會變窄,其結果,P型埋設層5 5會在 上下方向幅度寬廣地形成。因此,可加大電荷傳輸用M0S 電晶體Μ卜Μ 2之汲極層D (或是源極層S )與N型埋設層5 6之 φ離X d 1,且可確保源極·汲極耐壓。 如第1 3圖所示,有關高耐壓M0S電晶體亦同。亦即,P 型井區5 2 C係形成於第二N型外延矽層5 1 B内,在P型井區5 2 C之下方連接形成有P型埋設層5 5。P型埋設層5 5係橫跨於 第一 N型外延矽層5 1 A與第二N型外延矽層5 1 B之邊界上所形 成,且於P型埋設層5 5之下方連接形成有N型埋設層5 6。 然後,於P型井區52C内形成有高耐壓M0S電晶體。高 耐壓M0S電晶體係具有高濃度之源極層N +S與高濃度之汲極 層N +D、低濃度且較深的源極層N —S與低濃度且較深的汲極 層N 、以及形成於閘極絕緣膜上的閘極G。 Φ 因而,藉由採用二段外延構造,P型埋設層5 5與N型 >里設層5 6之重疊區域會變窄,其結果,P塑埋設層5 5會在 -上下方向幅度寬廣地形成。因此,可加大高耐壓M0S電晶 μ體之汲極層(或是源極層)與N型埋設層56之距離Xd2,且可 確保源極·汲極耐壓。
314259.ptd 第26頁 200301557 五、發明說明(23) 第14圖至第16圖係顯示 的示意圖。該製造方法雖1 電晶體、第1 2圖之電共彳自^ i何傳輸 在此係就適用第1 3圖夕古1 < 1¾耐 明。 二段外延矽層構造之製造方法 同適用於第1 3圖之高耐壓M0S 用M0S電晶體1〇、M2中,但是 壓M0S電晶體的情形加以說 首先’ t第1 4 ( Α )圖所示,在ρ型單晶石夕基板5 〇之表 面’以,化Μ 9 0當作遮罩而選擇性地擴散如銻或砷的ν型 雜質。藉此’可形成Ν +型層5 6。其片電阻為3 〇Ω /□左 右。 然後’如第1 4 ( Β)圖所示,氣相成長第一 ν型外延矽層 5 1 Α。其厚度最好為1至3// m左右,電阻係數最好為1至2 Ω · cm左右。N型層5 6亦擴散至第一 N型外延矽層5 1 A,而 成為N螌埋設層5 6。 其次,如第1 4 ( C )圖所示,在第一 N型外延矽層5 1 A上 形成光阻層9 1 ’而在P型埋設層5 5及P型下隔離層5 8之預定 形成區域上離子植入例如硼之P型雜質。其加速電壓為 16 0KeV,劑量為lx 1014/cm2左右。之後,在1 0 0 0°C下進行1 小時左右的熱擴散處理。 其次,如第1 5 ( A )圖所示,在第一 N型外延矽層5 1 A上 氣相成長第二N型外延矽層5 1 B。其厚度最好為2至4// m左 右,電阻係數最好為1至2Ω · cm左右。藉此,橫跨於第一 N型外延石夕層5 1 A與第二N型外延石夕層5 1 B之邊界上,可形成 P变埋設層5 5。同時形成P型下隔離層5 8。 其次,如第1 5 ( B )圖所示,在第二N型外延矽層5 1 B上
IIP1
«I
«I
3]4259.pid 第27頁 200301557 五、發明說明(24) 形成光阻層92,並將光阻層92當作遮罩而在P型井區52 C之 預定形成區域上離子植入例如硼之P型雜質。其條件係加 速電壓40KeV、劑量3x 1 0 14/cm2。之後,當去除光阻層92, 並在1 0 0 0°C下進行1小時左右的熱擴散處理時,就可在第 二N型外延矽層5 1 B内形成有P型井區5 2 C。 其次,如第16(A)圖所示,在第二N型外延石夕層5 1 B上 形成光阻層9 3,並將光阻層9 3當作遮罩而在P型上隔離層 έ 9之預定形成區域上離子植入例如硼之P型雜質。其條件 係加速電壓40KeV、劑量lx 10 14/cm2。之後,當去除光阻層 馨B,並在1 0 0 0°C下進行1小時左右的熱擴散處理時,就如 第1 6 ( B )圖所示,可形成P型上隔離層5 9。P型上隔離層5 9 係與下隔離層5 8—體化。 如以上所述,藉由採用二段外延構造,P型埋設層5 5 與N型埋設層5 6之重疊區域會變窄,其結果,P型埋設層 5 5會在上下方向幅度寬廣地形成。換言之,可形成更深的 P型井區5 2。較深的井係有利於高耐壓化。亦即,由於可 加大高耐壓M0S電晶體之汲極層(或是源極層)與N型埋設層 5 6之距離,所以可提升源極·汲極对壓。 然而,為了要提升高耐壓Μ 0 S電晶體源極·汲極耐 ,如第1 3圖所示,只要低濃度之汲極層N —D形成地比高濃 度之汲極層N +D更深,且低濃度之源極層N —S形成地比高濃 度之汲極層N +S更深即可。此是因擴展來自汲極(或是源極) f空乏層以緩和電場集中之故。 在該情況下,藉由採用二段外延構造,由於低濃度之
314259.ptd 第28頁 200301557 五、發明說明(25) 汲極層N —D (或是低濃度源極層N —S )與N型埋設層5 6之距離 X d 2會變大,所以可防止源極·汲極耐壓由低濃度之汲極 層N D (或是低濃度源極層N —S )與N型埋設層5 6之間的耐壓所 決定的情形。亦即,不會導致閉鎖耐性之降低等而可追求 更佳的高耐壓化。 在此,就作為目標之源極·汲極耐壓與外延條件之關 係加以補充說明,在以耐壓2 0 V為目標的情況,第一 N型外 延矽層5 1 A之厚度為2// m,而在以耐壓3 0 V為目標的情況, 第一 N型外延矽層5 1 A之厚度為3// m。此時,第二N型外延 石夕層51 B之厚度為3.5// m。 又,上述二段外延構造係具有能夠以較少的熱擴散量 形成較深之P型井區的效果。亦即,由於P型井區5 2 A、 5 2 B、5 2 C係與其下方之P哩埋設層5 5—體化,所以實質上 P型埋設層5 5之深度可看作為P型井區的深度。 例如,CMOS之P型井區雖係使硼等之雜質從基板之表 面擴散至基板内部而形成,但是為了要形成較深的井,有 必要在高溫下進行長時間的熱擴散處理。 相對於此,在二段外延構造中,由於係使P犁埋設層 5 5從第一 N型外延矽層5 1 A擴散至第二N型外延矽層5 1 B,並 使P型井區5 2 A從第二N型外延矽層5 1 B擴散至下方,所以格 外地可抑制熱處理量。 例如,為了要形成相同深度的井,而有必要在習知之 CMOS製程中將熱處理溫度設定在1 2 0 0°C,相對於此,在二 段外延構造中就如上面所述只要用1 1 0 〇°C即已足夠。藉
314259.ptd 第29頁 200301557
因此 五、發明說明(26) 此,由於可抑制P型井區52A、52B、试人 可縮小電荷泵裝置之圖案面積。 #政’ 第1 7圖係顯示第7圖所示之電荷泵裝置之 M0S電晶體Μ卜M2、M3、M4之裝置椹、生从w、日兔何傳輸斥 a复攝造的剖視圖。 声關與第1 2圖相同的構成部分係桿今知n认- 另外’ 號並省 ^略其詳細說明 丨不°匕相Η的7L件符 在二段外延構造中,係 別鄰接形成有P型井區5 2 A、 等四個井區係藉由設於鄰接 隔離層59而互相隔離。 =二N型外延石夕層5ΐβ内 H及N型井區80Α、8〇β。該 域内的P型下隔離層58及P型 然後,在P型井區52A内形成有N通道之電荷傳輸用㈣s 電晶體Ml,而在P型井區52B内形成有n通道之電荷傳幹 M0S電晶體M2。對N通道之電荷傳輸用M0S電晶體^的=極 施加反轉位準移位電路s 1之輸出電壓vs丨,而對N通道f之電 荷傳輸用M0S電晶體M2的閘極施加反轉位準移位電^路^2之% 輸出電壓VS2。又,分別將N通道之電荷傳輸用M〇s電晶體 Μ 1的汲極層連接在p型井區5 2 A上,將N通道之電荷傳輸$ M0S電晶體M2的汲極層連接在P型井區52B上。 又’在N型井區80A内形成有P通道之電荷傳輸用mqs電 曰P體M3,而在N型井區80B内形成有P通道之電荷傳輸用M〇s 電晶體M4。對P通道之電荷傳輸用M0S電晶體M3的閘極施加 p反轉位準移位電路S 3之輸出電壓V S 3,而對p通道之電荷 #輸用M0S電晶體M4的閘極施加非反轉位準移位電路以之 輸出電壓V S 4。
314259.ptd 第30頁 200301557 五、發明說明(27) MOS電晶體M3的汲極層 荷傳輸用MOS電晶體M4 又’分別將P通道之電荷傳輸用 連接在N型井區8 Ο A上,將P通道之電 的汲極層連接在N型井區8 Ο B上。 又,P型單晶矽基板50係偏壓成接地電位或負電位, 同時N型外延矽層51B係被偏屢成電荷泵裝置之輸出電麼 V〇u t 〇 依據上述構.成之電荷系裝置,由於可抑制電荷傳輸用 MOS^晶體Ml至Μ4的背閘偏壓效應,所以可減低導通電 阻,並實現大電流的電荷泵裝置。 又’由於將電荷傳輪用M0S電晶體Ml至Μ4形成於Ν型外 夕層5 1 Β内’並藉由ρ型下隔離層5 8及ρ型上隔離層5 9而 隔離’不會形成由寄生雙極電晶體所構成的閘流體,以 可提高閉鎖耐性。
314259.ptd 第31頁 200301557 圖式簡單說明 【圖式簡單說明】 第1圖係顯示以本發明第一實施形態之以本發明 BICMOS技術所形成之裝置構造的示意圖。 第2圖係顯示以本發明第一實施形態之以B I CMOS技術 所形成之裝置構造的示意圖。 第3圖係顯示本發明第一實施形態之縱型PNP雙極電晶 體的剖視圖。 ' 第4圖係顯示本發明第一實施形態之電荷泵裝置之剖 面構造的示意圖。 • 第5圖係顯示本發明第二實施形態之電荷泵裝置之剖 面構造的剖視圖。 第6圖係顯示本發明第三實施形態之電荷泵裝置之剖 面構造的剖視圖。 第7圖係顯示本發明第四實施形態之電荷泵裝置之剖 面構造的電路圖。 第8 ( a )至(c )圖係顯示本發明第四實施形態之反轉移 位電路S 1、S 2之電路構成及動作波形的示意圖。 第9 ( a )至(c )圖係顯示本發明第四實施形態之非反轉 移位電路S 3、S 4之電路構成及動作波形的示意圖。 • 第1 0圖係顯示本發明第四實施形態之電荷泵裝置中之 踌鐘脈衝及電荷傳輸電晶體之閘極信號之相位關係的示意 ‘圖。 \ 第1 1圖係顯示本發明第四實施形態之電荷泵裝置之各 抽取節點(p u m p i n g η 〇 d e )之電壓波形V 1、V 2、V 3的示意
314259.ptd 第32頁 200301557 圖式簡單說明 圖。 第 12圖 係 顯示本發明 第 四 實施 形 態之 電 4务 何 泵 裝 置 之 電 Λ务 何 傳 用電 晶 體Μ 1、Μ 2之 構 成 的剖 視 圖。 第 1 3圖 係 顯示用於本 發 明 第四 實 施形 態 之 電 啊 泵 裝 置 中 之 N通道型高耐壓M0S電 晶 體 MIL· 、M12i 裝 置 構 造 的 剖 視 圖 〇 第 1 4(A)至(C)圖係顯 示 二 段外 延 矽層 構 造 之 製 造 方 法 的 示 意 圖。 第 15(A)及(B)圖係顯 示 二 段外 延 矽層 構 造 之 製 造 方 法 的 示 意 圖。 第 1 6(A)及(B)圖係顯 示 二 段外 延 矽層 構 造 之 製 造 方 法 的 示 意 圖。 第 1 7圖 係 顯示本發明 第 四 實施 形 態之 電 何 泵 裝 置 之 電 荷 傳 輸 電晶 體 Μ卜 M2、 M3、 M4之裝 置 構造 的 剖 視 圖 0 第 1 8圖 係 習知例之四 段 迪 克生 電 荷泵 裝 置 的 電 路 圖 〇 第 1 9圖 係 習知例之電 a务 何 泵 裝置 的 電路 圖 〇 第 20圖 係 以CMOS構造 來 實 現習 知 例之 電 荷 泵 裝 置 時 的 剖 視 圖 0 第 21圖 係 根據習知例 之 電 荷泵 裝 置之 動 作 開 始 時 的 V] V2之電 路 模擬所得的 波 形 圖。 50 P型單d 高矽基板 51 N型外延矽J I 3] 卜 32 :、52 P型井區 53 基 體偏 壓 用 Ρ型, 蜃 20' 卜80A 、8 0 B N型井區 55 P型埋 e-n. ό又‘ 層
314259.ptd 第33頁 200301557 圖式簡單說明 56 Ν型埋設層 57 重疊區 58 Ρ型下隔離層 59 Ρ型上隔離層 60 Ρ型基極區 61 Ν型埋設層 62 場氧化膜 65 Ν型基極區 66 專 Ρ型層 67 Ρ型層 1} 6 8 Ρ型埋設層 69 Ν型埋設層 ,70 重疊區 71 Ν型層 9·2、 93 光阻層 Π、 C 2、C 3 耦合 C.LK 、CLK’ 、 CLKB、 CLKB’ 時鐘脈衝 _至M5、Mil至M16 M0S電晶體 S 1、S 2 反轉位準移位電路 S 3、S 4 非反轉位準移位電路
Tr卜Tr3 寄生NPN電晶體 Tr 2、Tr 4 寄生PNP電晶體
314259.ptd 第34頁

Claims (1)

  1. 200301557 六、申請專利範圍 1. 一種電荷泵裝置,係具有串聯連接的複數個電荷傳輸 用電晶體,用以輸出從最後段之電荷傳輸用電晶體所 升壓的輸出電壓者,其特徵為包含有: 第一導電型單晶半導體基板; 成長於該單晶半導體基板上的第二導電型外延半 導體層; 在該外延半導體層内分離形成的複數個第一導電 型井區;以及 形成於該等第一導電型井區間的第一導電型隔離 層;其中, 將上述電荷傳輸用電晶體分別形成於上述複數個 第一導電型井區内。 2. 如申請專利範圍第1項之電荷泵裝置,其中,上述第一 導電型隔離層係具有從上述外延半導體層開始往下方 擴散的上隔離層、及從上述單晶半導體基板開始往上 方擴散的下隔離層,而上述上隔離層之下部與下隔離 層之上部係在上述外延半導體層内重疊而成。 3. 如申請專利範圍第1項之電荷泵裝置,更包含有: 第一導電型埋設層,以接觸上述第一導電型井區 之底部的方式所形成;以及 第二導電型埋設層,在該第一導電型埋設層上局 部重疊而形成,且用以使上述第一導電型井區從上述 單晶半導體基板作電性隔離。 4. 如申請專利範圍第3項之電荷泵裝置,其中,上述第二
    314259.ptd 第35頁 200301557 六、申請專利範圍 導電型埋設層之濃度係高於上述第一導電型埋設層。 5.如申請專利範圍第3項之電荷泵裝置,其中,上述第一 導電型井區與上述電荷傳輸用電晶體之〉及極層係作電 性連接。 ,6.如申請專利範圍第3項之電荷泵裝置,其中,在上述第 > 一導電型井區内形成有雜質濃度高於第一導電型井區 " 的擴散層,並將該擴散層與上述電荷傳輸用電晶體之 ^ 汲極層予以電性連接。 7. 如申請專利範圍第1項之電荷泵裝置,其中,將由上述 籲單晶半導體基板與上述外延半導體層所構成的PN接面 作逆向偏壓。 8. 如申請專利範圍第7項之電荷泵裝置,其中,對上述外 延半導體層施加由上述最後段之電荷傳輸用電晶體所 輸出的升壓電壓。 #
    314259.ptd 第36頁
TW091135791A 2001-12-28 2002-12-11 Charge pump device TW569444B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001401193 2001-12-28

Publications (2)

Publication Number Publication Date
TW200301557A true TW200301557A (en) 2003-07-01
TW569444B TW569444B (en) 2004-01-01

Family

ID=19189743

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091135791A TW569444B (en) 2001-12-28 2002-12-11 Charge pump device

Country Status (4)

Country Link
US (1) US6881997B2 (zh)
KR (1) KR100491915B1 (zh)
CN (1) CN1320649C (zh)
TW (1) TW569444B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI484631B (zh) * 2012-08-13 2015-05-11 Richtek Technology Corp 雙擴散金屬氧化物半導體元件及其製造方法

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003197791A (ja) * 2001-12-28 2003-07-11 Sanyo Electric Co Ltd 半導体装置及びその製造方法
JP4387119B2 (ja) * 2003-03-27 2009-12-16 三菱電機株式会社 半導体装置
JP2005142321A (ja) * 2003-11-06 2005-06-02 Nec Electronics Corp 半導体集積回路装置およびその製造方法
TWI474305B (zh) * 2008-07-31 2015-02-21 Sitronix Technology Corp The polarity switching structure of point conversion system
JP2012038818A (ja) * 2010-08-04 2012-02-23 Toshiba Corp 半導体装置
US8581625B2 (en) 2011-05-19 2013-11-12 Semiconductor Energy Laboratory Co., Ltd. Programmable logic device
US8503203B1 (en) * 2012-10-16 2013-08-06 Arctic Sand Technologies, Inc. Pre-charge of switched capacitor circuits with cascoded drivers
US9917168B2 (en) * 2013-06-27 2018-03-13 Taiwan Semiconductor Manufacturing Company, Ltd. Metal oxide semiconductor field effect transistor having variable thickness gate dielectric
US9509213B1 (en) * 2015-10-22 2016-11-29 Giantec Semiconductor, Ltd. Inc. Charge pump circuit suitable for low voltage operation
US9634562B1 (en) * 2016-06-09 2017-04-25 Stmicroelectronics International N.V. Voltage doubling circuit and charge pump applications for the voltage doubling circuit
US10333397B2 (en) 2017-07-18 2019-06-25 Stmicroelectronics International N.V. Multi-stage charge pump circuit operating to simultaneously generate both a positive voltage and a negative voltage
US10050524B1 (en) 2017-11-01 2018-08-14 Stmicroelectronics International N.V. Circuit for level shifting a clock signal using a voltage multiplier

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2325194A1 (fr) * 1975-09-16 1977-04-15 Ibm Dispositif de pompage de charge pour semi-conducteur et son procede de fabrication
KR910006672A (ko) 1989-09-28 1991-04-29 김한중 Lpg, lng 가스를 연료로 한 공기 보일러 및 온돌 공기 장판
US5648281A (en) * 1992-09-21 1997-07-15 Siliconix Incorporated Method for forming an isolation structure and a bipolar transistor on a semiconductor substrate
US5475335A (en) * 1994-04-01 1995-12-12 National Semiconductor Corporation High voltage cascaded charge pump
KR100188600B1 (ko) 1995-07-25 1999-06-01 류정열 세척기의 세척/건조에 이용되는 지그와 세척/건조방법
JP3308505B2 (ja) * 1999-04-19 2002-07-29 セイコーインスツルメンツ株式会社 半導体装置
JP2003197793A (ja) * 2001-12-28 2003-07-11 Sanyo Electric Co Ltd チャージポンプ装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI484631B (zh) * 2012-08-13 2015-05-11 Richtek Technology Corp 雙擴散金屬氧化物半導體元件及其製造方法

Also Published As

Publication number Publication date
US6881997B2 (en) 2005-04-19
KR20030057445A (ko) 2003-07-04
TW569444B (en) 2004-01-01
CN1428862A (zh) 2003-07-09
KR100491915B1 (ko) 2005-05-27
US20030164511A1 (en) 2003-09-04
CN1320649C (zh) 2007-06-06

Similar Documents

Publication Publication Date Title
TW569458B (en) Semiconductor device
TW571440B (en) Semiconductor device and method for manufacturing the same
KR100504650B1 (ko) 반도체 장치 및 그 제조 방법
KR100764298B1 (ko) 반도체 장치
TW569456B (en) Charge pump device
TW200301557A (en) Charge pump device
US6734475B2 (en) Charge pump device
JP3761518B2 (ja) チャージポンプ装置
JP4079644B2 (ja) チャージポンプ装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees