TH52613A - ส่วนเชื่อมต่อระหว่างกัน - Google Patents
ส่วนเชื่อมต่อระหว่างกันInfo
- Publication number
- TH52613A TH52613A TH101005059A TH0101005059A TH52613A TH 52613 A TH52613 A TH 52613A TH 101005059 A TH101005059 A TH 101005059A TH 0101005059 A TH0101005059 A TH 0101005059A TH 52613 A TH52613 A TH 52613A
- Authority
- TH
- Thailand
- Prior art keywords
- paths
- pad
- path
- substrate
- mat
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims abstract 10
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims 2
- 229910052802 copper Inorganic materials 0.000 claims 2
- 239000010949 copper Substances 0.000 claims 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims 1
- 229910052782 aluminium Inorganic materials 0.000 claims 1
- 239000004020 conductor Substances 0.000 claims 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims 1
- 229910052737 gold Inorganic materials 0.000 claims 1
- 239000010931 gold Substances 0.000 claims 1
- 229910052709 silver Inorganic materials 0.000 claims 1
- 239000004332 silver Substances 0.000 claims 1
- 239000013598 vector Substances 0.000 claims 1
- 230000015572 biosynthetic process Effects 0.000 abstract 6
- 238000005755 formation reaction Methods 0.000 abstract 6
- 238000000034 method Methods 0.000 abstract 2
Abstract
DC60 (25/02/53) ส่วนเชื่อมต่อระหว่างกันจะรวมถึงแผ่นรองและเส้นทางที่ต่อเชื่อมกับแผ่นรองอย่างน้อยที่สุด สองเส้นทาง ในรูปลักษณะหนึ่ง แผ่นรองมีขอบที่เป็นแนวตรงอย่างมีนัยสำคัญห้าขอบ ทำให้เส้นทาง หนึ่งเส้นทางต่อเชื่อมอย่างโดยตรงกับแผ่นรองโดยทำการก่อรูปไว้ใต้แผ่นรองอย่างมีนัยสำคัญ และ ทำให้เส้นทางหนึ่งเส้นทางต่อเชื่อมกับขอบหนึ่งขอบของขอบที่เป็นแนวตรงอย่างมีนัยสำคัญห้าขวบ ด้วยเซกเมนต์นำไฟฟ้าที่สอบเรียว ในรูปลักษณะอีกแบบหนึ่ง แผ่นรองมีเส้นทางสามเส้นทางที่ต่อ เชื่อมอย่างโดยตรงกับแผ่นรอง และได้ก่อรูปไว้ใต้แผ่นรองอย่างมีนัยสำคัญ วิธีการของการก่อรูปส่วน เชื่อมต่อระหว่างกันจะรวมถึงการก่อรูปเส้นทางอย่างน้อยที่สุดสองเส้นทางในซับสเตรท และการต่อ เชื่อมแผ่นรองกับเส้นทางแต่ละเส้นทางของเส้นทางอย่างน้อยที่สุดสองเส้นทาง ส่วนเชื่อมต่อระหว่างกันจะรวมถึงแผ่นรองแผ่นหนึ่งและเส้นทางที่ต่อเชื่อมกับแผ่นรองอย่างน้อยที่สุด สองเส้นทาง ในรูปลักษณะหนึ่ง แผ่นรองมีขอบที่เป็นแนวตรงเป็นส่วนใหญ่ห้าขอบ ทำให้เส้นทางหนึ่งเส้นทาง ต่อเชื่อมอย่าง โดยตรงกับแผ่นรองโดยทำการก่อรูปไว้ใต้แผ่นรองอย่างแท้จริง และ ทำให้เส้นทางหนึ่งเส้นทางต่อเชื่อมกับขอบหนึ่งขอบของขอบที่เป็นแนวตรงเป็นส่วนใหญ่ห้าขอบ ด้วยเซกเมนต์นำไฟฟ้าที่สอบเรียว ในรูปลักษณะอีกแบบหนึ่ง แผ่นรองมีเส้นทางสามเส้นทางที่ต่อ เชื่อมอย่างโดยตรงกับแผ่นรองและโดยพื้นฐานแล้วได้ก่อรูปไว้ใต้แผ่นรอง วิธีการของการก่อรูปส่วน เชื่อมต่อระหว่างกันจะรวมถึงการก่อรูปเส้นทางอย่างน้อยที่สุดสองเส้นทางในซับสเตรทและการต่อ เชื่อมแผ่นรองกับเส้นทางแต่ละเส้นทางของเส้นทางอย่างน้อยที่สุดสองเส้นทาง
Claims (2)
1. ส่วนเชื่อมต่อระหว่างกันส่วนหนึ่ง ซึ่งประกอบรวมด้วย ซับสเตรท แผ่นรองที่ก่อรูปไว้บนซับสเตรท และ เส้นทางอย่างน้อยที่สุดห้าเส้นทางที่ต่อเชื่อมกับแผ่นรอง โดยที่เส้นทางหนึ่งเส้นทางเท่านั้น ของเส้นทางอย่างน้อยที่สุดห้าเส้นทางได้รับการก่อรูปไว้ใต้แผ่นรองอย่างมีนัยสำคัญ โดยที่ทำให้เส้นทางอย่างน้อยที่สุดหนึ่งเส้นทางของเส้นทางอย่างน้อยที่สุดห้า เส้นทางต่อเชื่อมกับแผ่นรองด้วยเซกเมนต์นำไฟฟ้า ซึ่งมีปลายที่หนี่งมีความกว้างที่หนึ่งละปลายที่สองซึ่งมีความกว้างที่สอง ทำให้ปลายที่หนึ่งเชื่อมต่อกับเส้นทาง อย่างน้อยที่สุดหนึ่งเส้นทางของเส้นทางอย่างน้อยที่สุดห้าเส้นทาง และทำให้ปลายที่สองเชื่อมต่อกับแผ่นรอง และทำให้ความกว้างที่หนึ่งน้อยกว่าความกว้างที่สอง 1
2. เชื่อมต่อระหว่างกันของข้อถือสิทธิข้อที่ 11 โดยที่แผ่นรองประกอบรวมด้วยโลหะเงิน
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TH52613A true TH52613A (th) | 2002-08-21 |
| TH30516B TH30516B (th) | 2011-08-19 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6903390B2 (en) | Single metal programmability in a customizable integrated circuit device | |
| US6331733B1 (en) | Semiconductor device | |
| US20050161254A1 (en) | Multilayered circuit board for high-speed, differential signals | |
| US7005746B2 (en) | Method for designing wiring connecting section and semiconductor device | |
| US20020089831A1 (en) | Module with one side stacked memory | |
| WO1999025023B1 (en) | Asic routing architecture | |
| EP0022859A1 (en) | A multi-layered back plane for a computer system | |
| EP1549118A3 (en) | Printed circuit board with low cross-talk noise | |
| EP1727199A3 (en) | Integrated circuits and interconnect structure for integrated circuits | |
| US4860088A (en) | Electrical interconnect tape | |
| US6940108B2 (en) | Slot design for metal interconnects | |
| EP1217695A3 (en) | Flat flexible circuit interconnection | |
| JPS6115395A (ja) | 半導体チツプ用モジユ−ル | |
| TH52613A (th) | ส่วนเชื่อมต่อระหว่างกัน | |
| JP2000323872A (ja) | 相互接続システム | |
| EP1580808B1 (en) | Method and apparatus for routing differential signals across a semiconductor chip | |
| US6725443B1 (en) | Integrated circuit template cell system and method | |
| TH30516B (th) | ส่วนเชื่อมต่อระหว่างกัน | |
| US7525817B2 (en) | Wiring layout of auxiliary wiring package and printed circuit wiring board | |
| TWI298990B (en) | Method and apparatus for routing a differential pair on a printed circuit board | |
| WO2006012012B1 (en) | Chip-to-chip trench circuit structure | |
| EP3715810A1 (en) | Three dimensional strain gage | |
| US7281326B1 (en) | Technique for routing conductive traces between a plurality of electronic components of a multilayer signal routing device | |
| ATE513354T1 (de) | Leiterplatte für eine dreiphasen- leistungseinrichtung mit eingebetteten richtungs- impedanzsteuerkanälen | |
| US20050110167A1 (en) | Routing scheme for differential pairs in flip chip substrates |