TH21634A - บัฟเฟอร์แบบสองทางที่มีประสิทธิภาพในการจับสัญญาณ (Latch) และการตรวจสอบสภาวะเสมอมูล (Parity) - Google Patents
บัฟเฟอร์แบบสองทางที่มีประสิทธิภาพในการจับสัญญาณ (Latch) และการตรวจสอบสภาวะเสมอมูล (Parity)Info
- Publication number
- TH21634A TH21634A TH9501001826A TH9501001826A TH21634A TH 21634 A TH21634 A TH 21634A TH 9501001826 A TH9501001826 A TH 9501001826A TH 9501001826 A TH9501001826 A TH 9501001826A TH 21634 A TH21634 A TH 21634A
- Authority
- TH
- Thailand
- Prior art keywords
- circuit
- signal
- capture
- terminal
- factor
- Prior art date
Links
- 239000000872 buffer Substances 0.000 title 1
- 238000012544 monitoring process Methods 0.000 title 1
- 230000005540 biological transmission Effects 0.000 claims 1
- 230000005611 electricity Effects 0.000 claims 1
- 230000010354 integration Effects 0.000 claims 1
- 230000032696 parturition Effects 0.000 claims 1
- 230000001052 transient effect Effects 0.000 abstract 3
Abstract
วงจรรองรับชั่วคราวมีประสิทธิภาพจับและตรวจสภาวะเสมอข้อมูล วงจรรองรับชั่วคราวเพื่อจับและตรวจสภาวะเสมอภาคของสัญญาณข้อมูลระหว่างบัส ข้อมูลที่หนึ่งกับที่สองอีกทั้งยังมีวงจรรองรับบิทชั่วคราวแบบพยุหสัญญาณสองทาง วงจรรองรับบิทชั่วคราวแบบพยุหสัญญาณสองทางแต่ละวงจรยังมี ทางเดินของข้อมูลแรกที่มี หน่วยรับสัญญาณข้อมูล หน่วยจับสัญญาณและหน่วยขับสัญญาณต่อกัน เป็นอนุกรมระหว่างบัสข้อมูลที่หนึ่งกับที่สอง ทางเดินข้อมูลที่สองมีหน่วยรับสัญญาณข้อมูล หน่วยจับสัญญาณและหน่วยขับสัญญาณต่อกันเป็นอนุกรมระหว่างบัสข้อมูลที่หนึ่งกับที่สอง กลไกควบคุมหน่วยขับสัญญาณที่จะเลือกทำให้สัญญาณอยู่ในสภาวะอิมพีแดนซ์มากหรือ active และกลไกการควบคุมให้สัญญาณข้อมูลเลือกจับหรือส่งสัญญาณผ่านเลย วงจรกำเนิด สัญญาณเสมอมูลต่อกับด้านออกของหน่วยจับสัญญาณที่ทางเดินที่หนึ่งของข้อมูล ของวงจรรอง รับบิทชั่วคราวเพื่อกำเนิดสัญญาณเสมอมูลสนองข้อมูลที่ทางออกของหน่วยจับสัญญาณ วงจร ผ่านสัญญาณแบบหน่วยจับสัญญาณและขับสัญญาณพร้อมตัวแบ่งวัฏภาคทำให้วงจรผ่าน สัญญาณเร็วขึ้นและในขณะเดียวกันก็ไม่ต้องเพิ่มการใช้พลังไฟมาก:
Claims (5)
1. วงจรจับสัญญาณชนิดผ่านตลอดในวงจรชนิดที่มีปัจจัยซึ่งต่อกับศูนย์ รวมของวงจรศูนย์หนึ่งเพื่อส่งสัญญาณข้อมูลไปยังศูนย์รวมของวงจรดังกล่าว ปัจจัยซึ่ง ต่อกับศูนย์รวมของวงจรดังกล่าวเพื่อตรวจจับสัญญาณข้อมูลดังกล่าว และวงจรจับสัญญาณ ชนิดผ่านตลอดดังกล่าวซึ่งจะตอบสนองต่อสัญญาณควบคุมทางตรรกสัญญาณหนึ่งด้วยการยึด จับสัญญาณข้อมูลดังกล่าวไว้ที่ศูนย์รวมของวงจรดังกล่าว วงจรรับสัญญาณชนิดผ่านตลอด ดังกล่าวประกอบด้วย ปัจจัยจับสัญญาณซึ่งต่อกับศูนย์รวมของวงจรดังกล่าวร่วมกับปัจจัยส่ง ข้อมูลดังกล่าวและปัจจัยตรวจจับดังกล่าวเป็นรูปตัวที (T) เพื่อเลือกยึดจับสัญญาณข้อมูล ดังกล่าวไว้ที่ศูนย์รวมของวงจรดังกล่าว และ ปัจจัยบังคับควบคุมซึ่งต่อกับปัจจัยจับสัญญาณดังกล่าวเพื่อส่งสัญญาณควบคุม ทางตรรกดังกล่าวไปยังปัจจัยจับสัญญาณดังกล่าวและบังคับปัจจัยจับสัญญาณดังกล่าวให้ส่ง สัญญาณข้อมูลดังกล่าวผ่านไปหรือยึดจับสัญญาณข้อมูลดังกล่าวไว้ที่ศูนย์รวมของวงจรดังกล่าว ไม่ว่าปัจจัยส่งข้อมูลดังกล่าวจะมีสถานะใดก็ตาม
2. วงจรจับสัญญาณชนิดผ่านตลอดซึ่งจะตอบสนองต่อสัญญาณควบคุมทางตรรก สัญญาณหนึ่งด้วยการยึดจับสัญญาณข้อมูลที่วงจรรับสัญญาณวงจรหนึ่งส่งมาเอาไว้ที่ศูนย์รวม ของวงจรศูนย์หนึ่ง วงจรจับสัญญาณชนิดผ่านตลอดดังกล่าวประกอบด้วย ทรานซิสเตอร์ตัวที่หนึ่งซึ่งมีหน้าที่จ่ายกระแสไฟฟ้าจากขั้วต่อขั้วที่หนึ่งไปยัง ขั้วต่อขั้วที่สองตามสัญญาณที่ส่งมายังขั้วสัญญาณควบคุมของตน ทรานซิสเตอร์ตัวที่หนึ่งดังกล่าว มีขั้วต่อขั้วที่หนึ่งต่อกับศูนย์รวมของวงจรดังกล่าวและขั้วต่อขั้วที่สองต่อกับค่าศักย์มาตรฐาน ปัจจัยสำหรับส่งสัญญาณควบคุมดังกล่าวไปยังขั้วสัญญาณควบคุมของทรานซิส- เตอร์ตัวที่หนึ่งดังกล่าว ทรานซิสเตอร์ตัวที่สองซึ่งมีขั้วต่อขั้วที่หนึ่งต่อกับขั้วสัญญาณควบคุมของ ทรานซิสเตอร์ตัวที่หนึ่งดังกล่าวและขั้วต่อขั้วที่สองต่อกับค่าศักย์มาตรฐานดังกล่าว ตัวความต้านทานซึ่งต่ออยู่ระหว่างศูนย์รวมของวงจรดังกล่าวและขั้วสัญญาณ ควบคุมของทรานซิสเตอร์ตัวที่สองดังกล่าว และ ปัจจัยซึ่งจะตอบสนองต่อสัญญาณควบคุมทางตรรกดังกล่าวด้วยการให้ กำเนิดสัญญาณควบคุมสัญญาณที่สองซึ่งจะปฏิบัติงานแยกศูนย์รวมของวงจรดังกล่าวออก จากวงจรรับสัญญาณดังกล่าวเมื่อวงจรจับสัญญาณดังกล่าวถูกบังคับให้ยึดจับสัญญาณข้อมูล ดังกล่าวเอาไว้ที่ศูนย์รวมของวงจรดังกล่าว
3. วงจรจับสัญญาณชนิดผ่านตลอดตามข้อถือสิทธิข้อที่ 2 ในกรณีที่ปัจจัย ให้กำเนิดดังกล่าวประกอบด้วย ทรานซิสเตอร์ตัวที่สาม ปัจจัยสำหรับส่งสัญญาณควบคุมดังกล่าวไปยังขั้วสัญญาณควบคุมของทราน- ซิสเตอร์ตัวที่สามดังกล่าว และ ค่าศักย์มาตรฐานค่าที่สองซึ่งต่อกับขั้วต่อขั้วที่สองของทรานซิสเตอร์ตัวที่ สามดังกล่าว สัญญาณควบคุมสัญญาณที่สองดังกล่าวจะกำเนิดที่ขั้วต่อขั้วที่หนึ่งของทราน- ซิสเตอร์ตัวที่สามดังกล่าว
4. วงจรจับสัญญาณชนิดผ่านตลอดตามข้อถือสิทธิข้อที่ 3 ในกรณีที่วงจร รับสัญญาณดังกล่าวสร้างขึ้นจากทรานซิสเตอร์สองขั้วชนิดลบ-บวก-ลบ และมีอุปกรณ์รวบ รวมชนิดเปิดต่อกับศูนย์รวมของวงจรดังกล่าวร่วมกับตัวความต้านทานสำหรับดึงขึ้น และ สัญญาณควบคุมสัญญาณที่สองดังกล่าวมีหน้าที่ควบคุมอุปกรณ์รวบรวมชนิดเปิดดังกล่าว
5. วงจรจับสัญญาณชนิดผ่านตลอดตามข้อถือสิทธิข้อที่ 3 ซึ่งยังประกอบ ด้วยไดโอดชนิดชอตต์กี้ซึ่งมีขั้วบวกต่อกับฐานของทรานซิสเตอร์ตัวที่สามดังกล่าว และขั้วลบ ต่อกับตัวรวบรวมของทรานซิสเตอร์ตัวที่สามดังกล่าว
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TH21634A true TH21634A (th) | 1996-11-05 |
| TH7180B TH7180B (th) | 1997-09-30 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4703198A (en) | Bi-directional data transfer circuit that is directionally responsive to the impedance condition of an associated input/output port of a microcomputer | |
| US5084637A (en) | Bidirectional level shifting interface circuit | |
| US3967059A (en) | Bi-directional logic system | |
| US5469082A (en) | Peripheral component interfacing system with bus voltage/logic supply comparison means | |
| US6747498B1 (en) | CAN receiver wake-up circuit | |
| MXPA02002773A (es) | Circuito aislador optico 12c. | |
| US20020067530A1 (en) | Optical communication interface module for universal serial bus | |
| US7359433B1 (en) | Data transmission system | |
| SE8001055L (sv) | Anordning for asynkron transport av data mellan aktiva funktionella enheter | |
| US6376851B1 (en) | Opto-coupler applications suitable for low efficiency silicon based LEDs | |
| GB2075314A (en) | Signal transmission system | |
| MY104736A (en) | Bidirectional buffer with latch and parity capability. | |
| JPH0339425B2 (th) | ||
| US6407402B1 (en) | I2C opto-isolator circuit | |
| TH21634A (th) | บัฟเฟอร์แบบสองทางที่มีประสิทธิภาพในการจับสัญญาณ (Latch) และการตรวจสอบสภาวะเสมอมูล (Parity) | |
| TH7180B (th) | บัฟเฟอร์แบบสองทางที่มีประสิทธิภาพในการจับสัญญาณ (Latch) และการตรวจสอบสภาวะเสมอมูล (Parity) | |
| US3495217A (en) | Digital data transmission apparatus | |
| US5239214A (en) | Output circuit and data transfer device employing the same | |
| US5994931A (en) | Method and circuit configuration for controlling operating states of a second device by means of a first device | |
| KR970049539A (ko) | 버스 드라이버 고장 검출 시스템 | |
| US4196360A (en) | Interface driver circuit | |
| US3673570A (en) | Combination emitter follower digital line driver/sensor | |
| JP2845000B2 (ja) | 双方向性信号線の信号送受信回路 | |
| SU1413707A1 (ru) | Оптоэлектронный преобразователь | |
| KR100305645B1 (ko) | 반도체메모리소자의데이타패스장치 |