TH21634A - Powerful two-way buffers for latching and parity monitoring. - Google Patents

Powerful two-way buffers for latching and parity monitoring.

Info

Publication number
TH21634A
TH21634A TH9501001826A TH9501001826A TH21634A TH 21634 A TH21634 A TH 21634A TH 9501001826 A TH9501001826 A TH 9501001826A TH 9501001826 A TH9501001826 A TH 9501001826A TH 21634 A TH21634 A TH 21634A
Authority
TH
Thailand
Prior art keywords
circuit
signal
capture
terminal
factor
Prior art date
Application number
TH9501001826A
Other languages
Thai (th)
Other versions
TH7180B (en
TH21634EX (en
Inventor
มาร์กเอ็ดเวิร์ด มีโอ ดีน นาย
แพทริคมอรีซ แบลนด์ นาย
ซูซานลีนน์ เทมเปสต์ นาย
เควินเยอร์ราร์ด แครเมอร์ นาย
ยีนโจเซฟ กอเดนซี นาย
Original Assignee
นายดำเนิน การเด่น
นายจักรพรรดิ์ มงคลสิทธิ์
นาย ต่อพงศ์โทณะวณิก
นาย ดำเนินการเด่น
นาย วิรัชศรีเอนกราธา
Filing date
Publication date
Application filed by นายดำเนิน การเด่น, นายจักรพรรดิ์ มงคลสิทธิ์, นาย ต่อพงศ์โทณะวณิก, นาย ดำเนินการเด่น, นาย วิรัชศรีเอนกราธา filed Critical นายดำเนิน การเด่น
Publication of TH21634EX publication Critical patent/TH21634EX/en
Publication of TH21634A publication Critical patent/TH21634A/en
Publication of TH7180B publication Critical patent/TH7180B/en

Links

Abstract

วงจรรองรับชั่วคราวมีประสิทธิภาพจับและตรวจสภาวะเสมอข้อมูล วงจรรองรับชั่วคราวเพื่อจับและตรวจสภาวะเสมอภาคของสัญญาณข้อมูลระหว่างบัส ข้อมูลที่หนึ่งกับที่สองอีกทั้งยังมีวงจรรองรับบิทชั่วคราวแบบพยุหสัญญาณสองทาง วงจรรองรับบิทชั่วคราวแบบพยุหสัญญาณสองทางแต่ละวงจรยังมี ทางเดินของข้อมูลแรกที่มี หน่วยรับสัญญาณข้อมูล หน่วยจับสัญญาณและหน่วยขับสัญญาณต่อกัน เป็นอนุกรมระหว่างบัสข้อมูลที่หนึ่งกับที่สอง ทางเดินข้อมูลที่สองมีหน่วยรับสัญญาณข้อมูล หน่วยจับสัญญาณและหน่วยขับสัญญาณต่อกันเป็นอนุกรมระหว่างบัสข้อมูลที่หนึ่งกับที่สอง กลไกควบคุมหน่วยขับสัญญาณที่จะเลือกทำให้สัญญาณอยู่ในสภาวะอิมพีแดนซ์มากหรือ active และกลไกการควบคุมให้สัญญาณข้อมูลเลือกจับหรือส่งสัญญาณผ่านเลย วงจรกำเนิด สัญญาณเสมอมูลต่อกับด้านออกของหน่วยจับสัญญาณที่ทางเดินที่หนึ่งของข้อมูล ของวงจรรอง รับบิทชั่วคราวเพื่อกำเนิดสัญญาณเสมอมูลสนองข้อมูลที่ทางออกของหน่วยจับสัญญาณ วงจร ผ่านสัญญาณแบบหน่วยจับสัญญาณและขับสัญญาณพร้อมตัวแบ่งวัฏภาคทำให้วงจรผ่าน สัญญาณเร็วขึ้นและในขณะเดียวกันก็ไม่ต้องเพิ่มการใช้พลังไฟมาก: The transient support circuit is effective for detecting and always detecting data conditions Transient support circuit to detect and detect the equality of the data signal between the buses. The first and second data, and there is also a two-way temporary bit support circuit. The circuit supports temporary bits, two-way signal hordes, each circuit also has The first available information corridor Data receiver unit The capture unit and the driving unit are connected together. It is serial between the first and second data bus. The second information corridor contains an information receiver unit. The capture and drive units are connected in series between the first and second data buses. The control mechanism of the drive unit to selectively puts the signal in a high impedance or active state, and the control mechanism allows the data signal to pick or transmit over the signal source circuit, connected to the output of the capture unit at the path. Walks one of the data of the transient bit receiver circuit to generate the signal always, the data response at the exit of the capture unit, through the signal capture unit, and drive the signal with a phase divider to make the circuit pass. The signal is faster and at the same time does not require a large increase in power consumption:

Claims (5)

1. วงจรจับสัญญาณชนิดผ่านตลอดในวงจรชนิดที่มีปัจจัยซึ่งต่อกับศูนย์ รวมของวงจรศูนย์หนึ่งเพื่อส่งสัญญาณข้อมูลไปยังศูนย์รวมของวงจรดังกล่าว ปัจจัยซึ่ง ต่อกับศูนย์รวมของวงจรดังกล่าวเพื่อตรวจจับสัญญาณข้อมูลดังกล่าว และวงจรจับสัญญาณ ชนิดผ่านตลอดดังกล่าวซึ่งจะตอบสนองต่อสัญญาณควบคุมทางตรรกสัญญาณหนึ่งด้วยการยึด จับสัญญาณข้อมูลดังกล่าวไว้ที่ศูนย์รวมของวงจรดังกล่าว วงจรรับสัญญาณชนิดผ่านตลอด ดังกล่าวประกอบด้วย ปัจจัยจับสัญญาณซึ่งต่อกับศูนย์รวมของวงจรดังกล่าวร่วมกับปัจจัยส่ง ข้อมูลดังกล่าวและปัจจัยตรวจจับดังกล่าวเป็นรูปตัวที (T) เพื่อเลือกยึดจับสัญญาณข้อมูล ดังกล่าวไว้ที่ศูนย์รวมของวงจรดังกล่าว และ ปัจจัยบังคับควบคุมซึ่งต่อกับปัจจัยจับสัญญาณดังกล่าวเพื่อส่งสัญญาณควบคุม ทางตรรกดังกล่าวไปยังปัจจัยจับสัญญาณดังกล่าวและบังคับปัจจัยจับสัญญาณดังกล่าวให้ส่ง สัญญาณข้อมูลดังกล่าวผ่านไปหรือยึดจับสัญญาณข้อมูลดังกล่าวไว้ที่ศูนย์รวมของวงจรดังกล่าว ไม่ว่าปัจจัยส่งข้อมูลดังกล่าวจะมีสถานะใดก็ตาม1.Pass-through type in circuit with zero factor Integration of a zero circuit to send a data signal to the center of the circuit, the factor connected to the center of the circuit to detect such information signal. And signal capture circuit Such pass-through type, which responds to a logical control signal with a clamp. Capture that information signal at the center of the said circuit. Pass-through receiver circuit Such includes The capture factor, which is connected to the center of the said circuit together with the transmit factor The information and the aforementioned detecting factor are T-shaped (T) to selectively capture the data signal. It is located at the center of the said circuit and the control factor which is connected to the capture factor to transmit the control signal. Logical means to the capture factor and force the capture factor to be transmitted. The said information signal passes or holds it at the center of the said circuit. Regardless of the state of such transmission factor 2. วงจรจับสัญญาณชนิดผ่านตลอดซึ่งจะตอบสนองต่อสัญญาณควบคุมทางตรรก สัญญาณหนึ่งด้วยการยึดจับสัญญาณข้อมูลที่วงจรรับสัญญาณวงจรหนึ่งส่งมาเอาไว้ที่ศูนย์รวม ของวงจรศูนย์หนึ่ง วงจรจับสัญญาณชนิดผ่านตลอดดังกล่าวประกอบด้วย ทรานซิสเตอร์ตัวที่หนึ่งซึ่งมีหน้าที่จ่ายกระแสไฟฟ้าจากขั้วต่อขั้วที่หนึ่งไปยัง ขั้วต่อขั้วที่สองตามสัญญาณที่ส่งมายังขั้วสัญญาณควบคุมของตน ทรานซิสเตอร์ตัวที่หนึ่งดังกล่าว มีขั้วต่อขั้วที่หนึ่งต่อกับศูนย์รวมของวงจรดังกล่าวและขั้วต่อขั้วที่สองต่อกับค่าศักย์มาตรฐาน ปัจจัยสำหรับส่งสัญญาณควบคุมดังกล่าวไปยังขั้วสัญญาณควบคุมของทรานซิส- เตอร์ตัวที่หนึ่งดังกล่าว ทรานซิสเตอร์ตัวที่สองซึ่งมีขั้วต่อขั้วที่หนึ่งต่อกับขั้วสัญญาณควบคุมของ ทรานซิสเตอร์ตัวที่หนึ่งดังกล่าวและขั้วต่อขั้วที่สองต่อกับค่าศักย์มาตรฐานดังกล่าว ตัวความต้านทานซึ่งต่ออยู่ระหว่างศูนย์รวมของวงจรดังกล่าวและขั้วสัญญาณ ควบคุมของทรานซิสเตอร์ตัวที่สองดังกล่าว และ ปัจจัยซึ่งจะตอบสนองต่อสัญญาณควบคุมทางตรรกดังกล่าวด้วยการให้ กำเนิดสัญญาณควบคุมสัญญาณที่สองซึ่งจะปฏิบัติงานแยกศูนย์รวมของวงจรดังกล่าวออก จากวงจรรับสัญญาณดังกล่าวเมื่อวงจรจับสัญญาณดังกล่าวถูกบังคับให้ยึดจับสัญญาณข้อมูล ดังกล่าวเอาไว้ที่ศูนย์รวมของวงจรดังกล่าว2. Through-pass signal capture circuit that responds to logic control signals. One signal by holding the data signal that the receiver circuit sends to the center. Of one zero circuit The pass-through signal capture circuit consists of The first transistor, which is responsible for supplying electricity from the first terminal to the The second terminal according to the signal transmitted to its control terminal. The first transistor There is one terminal connected to the center of the said circuit and the second terminal to the standard voltage. The factor for sending the control signal to the control terminal of the said first transistors. A second transistor, which has one terminal connected to the control signal terminal of The first transistor and the second terminal connected to the aforementioned standard potential. A resistor connected between the center of the said circuit and the signal terminal. Control of the aforementioned second transistor and the factor which will respond to the said logic control signal by providing Generates a second control signal, which operates independently of the center of the said circuit. From the receiving circuit, when the capture circuit is forced to capture the data signal It is located at the center of the said circuit. 3. วงจรจับสัญญาณชนิดผ่านตลอดตามข้อถือสิทธิข้อที่ 2 ในกรณีที่ปัจจัย ให้กำเนิดดังกล่าวประกอบด้วย ทรานซิสเตอร์ตัวที่สาม ปัจจัยสำหรับส่งสัญญาณควบคุมดังกล่าวไปยังขั้วสัญญาณควบคุมของทราน- ซิสเตอร์ตัวที่สามดังกล่าว และ ค่าศักย์มาตรฐานค่าที่สองซึ่งต่อกับขั้วต่อขั้วที่สองของทรานซิสเตอร์ตัวที่ สามดังกล่าว สัญญาณควบคุมสัญญาณที่สองดังกล่าวจะกำเนิดที่ขั้วต่อขั้วที่หนึ่งของทราน- ซิสเตอร์ตัวที่สามดังกล่าว3. The circuit captures the pass-through type according to claim No. 2, in the event that the Giving birth to it consisted of Third transistor The factor for transmitting the control signal to the control terminal of the aforementioned third transistor and the second standard potential value connected to the second terminal of the said third transistor. The two are born on the first terminal of the third trans-sister. 4. วงจรจับสัญญาณชนิดผ่านตลอดตามข้อถือสิทธิข้อที่ 3 ในกรณีที่วงจร รับสัญญาณดังกล่าวสร้างขึ้นจากทรานซิสเตอร์สองขั้วชนิดลบ-บวก-ลบ และมีอุปกรณ์รวบ รวมชนิดเปิดต่อกับศูนย์รวมของวงจรดังกล่าวร่วมกับตัวความต้านทานสำหรับดึงขึ้น และ สัญญาณควบคุมสัญญาณที่สองดังกล่าวมีหน้าที่ควบคุมอุปกรณ์รวบรวมชนิดเปิดดังกล่าว4. The circuit captures the pass-through type according to claim 3, in the event that the circuit Received such a signal is made up of negative-positive-negative bipolar transistors. And has a collector device The open type is connected to the center of the circuit in conjunction with a pull-up resistor and a control signal.The second signal is responsible for the control of the open collector device. 5. วงจรจับสัญญาณชนิดผ่านตลอดตามข้อถือสิทธิข้อที่ 3 ซึ่งยังประกอบ ด้วยไดโอดชนิดชอตต์กี้ซึ่งมีขั้วบวกต่อกับฐานของทรานซิสเตอร์ตัวที่สามดังกล่าว และขั้วลบ ต่อกับตัวรวบรวมของทรานซิสเตอร์ตัวที่สามดังกล่าว5. Through-through signal capture circuit according to claim 3, which also includes With a Schottky diode with the positive terminal to the base of the third transistor and the negative terminal to the collector of the third transistor.
TH9501001826A 1995-07-27 Powerful two-way buffers for latching and parity monitoring. TH7180B (en)

Publications (3)

Publication Number Publication Date
TH21634EX TH21634EX (en) 1996-11-05
TH21634A true TH21634A (en) 1996-11-05
TH7180B TH7180B (en) 1997-09-30

Family

ID=

Similar Documents

Publication Publication Date Title
US4703198A (en) Bi-directional data transfer circuit that is directionally responsive to the impedance condition of an associated input/output port of a microcomputer
US5084637A (en) Bidirectional level shifting interface circuit
US3967059A (en) Bi-directional logic system
US6747498B1 (en) CAN receiver wake-up circuit
WO2001039515A2 (en) I2c opto-isolator circuit
US7359433B1 (en) Data transmission system
SE8001055L (en) DEVICE FOR ASYNCHRONIC TRANSPORTATION OF DATA BETWEEN ACTIVE FUNCTIONAL DEVICES
GB2075314A (en) Signal transmission system
US6376851B1 (en) Opto-coupler applications suitable for low efficiency silicon based LEDs
MY112563A (en) Bidirectional buffer with latch and parity capability.
JPH0339425B2 (en)
TH21634A (en) Powerful two-way buffers for latching and parity monitoring.
TH7180B (en) Powerful two-way buffers for latching and parity monitoring.
US6407402B1 (en) I2C opto-isolator circuit
US3495217A (en) Digital data transmission apparatus
US5239214A (en) Output circuit and data transfer device employing the same
US4196360A (en) Interface driver circuit
KR970049539A (en) Bus driver fault detection system
US5994931A (en) Method and circuit configuration for controlling operating states of a second device by means of a first device
US3673570A (en) Combination emitter follower digital line driver/sensor
TH21634EX (en) Powerful two-way buffers for latching and parity monitoring.
SU1413707A1 (en) Optronic transducer
US5251234A (en) Data transmission system
JP3203409B2 (en) Switch circuit for bidirectional bus line
KR100305645B1 (en) Data path circuit of semiconductor memory device