TH20261B - ระบบหน่วยความจำที่ใช้สถาปัตยกรรมฮาร์วาร์ดที่ได้รับการขยาย - Google Patents
ระบบหน่วยความจำที่ใช้สถาปัตยกรรมฮาร์วาร์ดที่ได้รับการขยายInfo
- Publication number
- TH20261B TH20261B TH9501002503A TH9501002503A TH20261B TH 20261 B TH20261 B TH 20261B TH 9501002503 A TH9501002503 A TH 9501002503A TH 9501002503 A TH9501002503 A TH 9501002503A TH 20261 B TH20261 B TH 20261B
- Authority
- TH
- Thailand
- Prior art keywords
- memory
- address
- store
- memory system
- data
- Prior art date
Links
Abstract
ระบบหน่วยความจำที่ใช้สถาปัตยกรรมฮาร์วาร์ดที่ได้รับการขยายซึ่งมุ่งเน้นไปที่ ที่เก็บที่อยู่สำหรับ บรรจุลำดับที่ได้รับการจัดเรียงของที่อยู่ต่างๆ ของหน่วยความจำของโปรแกรม และที่เก็บค่าสำหรับบรรจุ อนุกรมของชุดของค่าของข้อมูลที่สัมพันธ์กัน แต่ละที่อยู่ซึ่งได้รับการบรรจุอยู่ในที่เก็บที่อยู่ซึ่งรับการใช้ร่วม กับชุดที่จำเพาะเจาะจงของคำสั่งต่าง ๆ อย่างเช่นชุดคำสั่งย่อย ซึ่งได้รับการบรรจุไว้ในหน่วยความจำของ โปรแกรม ที่เก็บที่อยู่ยังอาจบรรจุที่อยู่ของอาร์กิวเมนต์ของคำสั่งตั้งแต่หนึ่งชุดขึ้นไปซึ่งต่อไปจะได้รับการ บรรจุไว้ในที่เก็บค่าหรือในหน่วยความจำของข้อมูลที่แยกออกไปต่างหาก ทั้งที่เก็บที่อยู่และที่เก็บค่าได้รับ การเชื่อมต่ออย่างเป็นที่ต้องการมากกว่า เข้ากับเส้นทางการติดต่อสื่อสารข้อมูลเดียวกัน ซึ่งได้รับการนำ ไปใช้โดยหน่วยความจำของข้อมูลของคอมพิวเตอร์ ที่เก็บค่ายังรวมถึงการอินเทอร์เฟชทางตรรกสำหรับทำ ให้ส่วนที่เพิ่มขึ้นของที่อยู่ต่างๆ กันที่มากกว่าหนึ่ง ได้รับการคัดเลือกอย่างสามารถโปรแกรมได้
Claims (1)
1. ระบบความจำที่ได้ขยายออกไปในเครื่องคอมพิวเตอร์ซึ่งมีหน่วยประมวลผลกลาง หน่วยความจำของข้อมูล หน่วยความจำของโปรแกรม เส้นทางสื่อสารที่หนึ่งระหว่างหน่วยประมวล ผลกลางดังกล่าวและหน่วยความจำของโปรแกรมดังกล่าว และเส้นทางสื่อสารที่สองที่แยกออกต่างหาก ระหว่างหน่วยประมวลผลกลางดังกล่าวและหน่วยความจำของข้อมูลดังกล่าว ระบบความจำที่ได้ขยาย ออกไปดังกล่าวประกอบด้วย ปัจจัยในการเก็บที่หนึ่ง สำหรับเก็บตำแหน่งของหน่วยความจำของโปรแกรมตามลำดับ ที่ได้จัดเรียงไว้ ตำแหน่งของหน่วยความจำของโปร:
Publications (3)
Publication Number | Publication Date |
---|---|
TH20261A TH20261A (th) | 1996-08-29 |
TH20261B true TH20261B (th) | 1996-08-29 |
TH10128B TH10128B (th) | 2001-01-31 |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU640828B2 (en) | Database search processor | |
US9262500B2 (en) | Memory system including key-value store | |
JPS5629769A (en) | Word storing system | |
DE3687307D1 (de) | Computeranordnungen mit cache-speichern. | |
WO2001052068A1 (en) | A memory device search system and method | |
EP0251056A3 (en) | Cache tag lookaside | |
GB2274182A (en) | Database co-processor. | |
ES8503868A1 (es) | Una instalacion de control de almacenamiento intermedio en un procesador de datos | |
CN105393210A (zh) | 用于模拟共享存储器结构的存储器单元 | |
EP0284364A3 (en) | High speed computer system | |
CA2107056A1 (en) | Method and System for Increased System Memory Concurrency in a Multiprocessor Computer System | |
MX9702495A (es) | Un sistema de memoria extendido de arquitectura de harvard. | |
EP0360553A3 (en) | Buffer storage system | |
TH20261B (th) | ระบบหน่วยความจำที่ใช้สถาปัตยกรรมฮาร์วาร์ดที่ได้รับการขยาย | |
GB2300500B (en) | Data check method and system | |
Stenstrom | VLSI support for a cactus stack oriented memory organization | |
JPS63163939A (ja) | キヤツシユメモリの制御方法 | |
JP3359931B2 (ja) | トリーセレクションソート・エンジン | |
JPS558628A (en) | Data processing system | |
Hurson et al. | Modular scheme for designing special purpose associative memories and beyond | |
JPS5523555A (en) | Micro cash system having resident bit | |
US6604173B1 (en) | System for controlling access to external cache memories of differing size | |
TH20261A (th) | ระบบหน่วยความจำที่ใช้สถาปัตยกรรมฮาร์วาร์ดที่ได้รับการขยาย | |
Guichard-Jary | PADMAVATI Parallel Associative Development Machine as a Vehicle for Artificial Intelligence | |
JPS6467653A (en) | Cache memory for set associative system |