SU995351A2 - Discrete-address communication system - Google Patents

Discrete-address communication system Download PDF

Info

Publication number
SU995351A2
SU995351A2 SU813290788A SU3290788A SU995351A2 SU 995351 A2 SU995351 A2 SU 995351A2 SU 813290788 A SU813290788 A SU 813290788A SU 3290788 A SU3290788 A SU 3290788A SU 995351 A2 SU995351 A2 SU 995351A2
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
amplifier
discrete
output
Prior art date
Application number
SU813290788A
Other languages
Russian (ru)
Inventor
Олег Борисович Голиков
Александр Иванович Яковлев
Original Assignee
Военная Ордена Ленина Краснознаменная Академия Связи Им.С.М.Буденного
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Ордена Ленина Краснознаменная Академия Связи Им.С.М.Буденного filed Critical Военная Ордена Ленина Краснознаменная Академия Связи Им.С.М.Буденного
Priority to SU813290788A priority Critical patent/SU995351A2/en
Application granted granted Critical
Publication of SU995351A2 publication Critical patent/SU995351A2/en

Links

Landscapes

  • Transmitters (AREA)

Description

Изобретение относитс  к радио-. технике и може.т использоватьс  дл  передачи дискретной и непрерывной информгщии. По основному авт.св. 652714 известна дискретно-адреснем система св зи, содержаща  на передающей сто роне усилитель низкой частоты, выход которого соединен с модулирукида блоком, выходом подключенньт к входу элемента задержки, выходы которого соединены соответственно с входами трёх стробирунхцих блоков, при этом выходы стробируюцих блоков подключе ны к соответствующим входам группевого усилител , выход которого соеди нен с входом усилител  мощности, и три блока формировани  сетки частот , выходы которых соёда1нены с допо нительными входами соответствующих стробирующих блоков, а на приемной стороне - усилитель высоко(| частота выход которого соединен с гетеродинн блоком, выходом соединенным с входом усилител  промежуточной частоты, выход которого соединен с входгили трех адаптивных согласованных фильтров, выходами соединенных с входами трех соответствующих детекторов, выходы двух и,з которых подключены к входам линий задержки, выходы которых соединены с первыми входами соответствуювдих первого и второго элементов И, к sroptM входам которых подключеш ;выходы третьего детектора,а выходд; первого и второго элементов И соединены соответственно с первым и вторым входсши третьего элемента И,: шкод которого соединен с последовательно включенными импульсно-широтным дискриминатором , декодером и усилителем низкой частота tH. Однако в данной системе при повышении сксчростй передачи инфop вaции и увеличении козадчества адресов может существенно возрасти уровень такого типа сосредоточенных помех как взаимных , так как при формировании ансамбл  используемах сигналов в нем не обеспечиваетс  их ортогонгшьность в усиленном схнсле. В этом случае может существенно увеличитьс  веро тность ошибки при гфиемё, а следовательно, снижаетс  помехоустойчивость всей систе1« 1. . Кроме того, в известной системе не предусмотрено управление фазовой структуры сигналов с целью ьданимиза|ции их пикфактора, что-не позвол етэффективно использовать пиковую мощность передающего устройства дл  повышени  помехоустойчивости Цель изобретени  -повышение помехоустойчивости при увеличении скорости передачи. Поставленна  цайь достигаетс  тем, что в дискретно-адресной системе св зи, содержащей на передагадей стороне усилитель низкой частоты,вы .ход которого соединен с модулирующим блоком, ЙЫХОДОМ подключенным к входу элемента задержки,выходы которого со динены соответственно с входами трех стробирующих блоков,.при этом выходы стробирующпх блоков подключены к соо ветствующим входам группового усилител , выход которого соединен с вход усилител  мощности, и три блока формировани  сетки частот, выходы которык соединены с дополнительными входами соответствукхцих стробирующих блоков, а на приемной стороне - усил тель высокой частоты, выход которого соединен с гетеродинным блоком, выходом соединенным с входом усилител  промежуточной частоты, выход которог соединен с входами трех адаптивных согласованных фильтров, выходами сое диненных с входами трех соответствую щих детекторов, выходы двух из которых подключены к входам линий задерж ки , выходы которых соединены с первыми входами соответствукщих первого и третьего элементов И, к вторым вхо дам которых подключены выходы третье го детектора, а выходы первого и- второго элементов И соединены соответственно с первым и вторым входами третьего элемента И, вьнсод которого соединен с последовательно в люченными импульсно-широтным дискриминатором декодером и усилителем низкой частоты на передающей стороне меткду . выходами блоков формировани  сетки частот и входами стробирующих блоков введены последовательно соединенные блок фазо вращателей, cy Ф1aтop, лини  задержки с отводами и блок коммутации, а на приемной стороне - три блока установки фаз, выходы которых подключены к упранл 1( цим входам соответствующих адаптивных согласованных филь: ров, На фиг. 1 дана структурна  электрическа  схема передающей стороны| на фиг. 2 - то же, приемной стороны предлагаемой системы св зи. Сист:ема св зи на передающей стороне содержит усилитель 1 низкой частоты, модулируккций блок 2, элемент 3 задержки, три блока 4 формировани  сетки частот, три блока 5 фазовращателей, три сумматора б, трь линии 7 задержки, с отводами, три блока 8 коммутации, три стробирующих блока 9, группйвой усилитель 10 и уси литель 11 мощности. На приемной стороне система св зи (фиг. 2) содержит усилитель 12 высокой частоты, гетеродинный блок 13, усилитель 14 промежуточной частоты, три адаптивных согласованных фильтра 15, три блока 16 установки , три детектора 17, две линии18 задержки элементы И 19-21, импульсно-широтный дискриминатор 22, декодер 23 и усилитель 24 низкой частоты. Дискретно-адресна  система работает следующим образом. При передаче информации.звуковой сигнал с помощью усилител  1 низкой частоты и модулирующего блока 2 преобразуетс  в импульсную последовательность , котора  поступает на элемент 3;задержки. Каждый информационный импульс кодируетс  набором подимпульсов с различными временными сдвигами, которые снимаютс  с соответствующих выводов элемента 3 задерж ки, подаютс  на соответствуквдие входы стробирующих блоков 9 и открывают их на заданное врем . Из N последовательных гармоник кратных частот, вырабатываемых соответствуквдими блоками 4 формировани  сетки частот, путем установки блоками 5 фазовращателей их начальных фаз по правилу, обеспечивающему заданный пикфатор сложени  в соответствующих, сумматорах 6 и групповой задержкой на заданное врем , кратное тТ/Н,где Т - период колебани  на выходе сумматора m О, N 1 соответствуквдими лини ми 7 задержки с отводами и блоКс1ми 8 коммутации, формируютс  сложные колебани  параллельной структуры с заданным пикфактором, которые с выходов блоков 8 коммутации поступают на дополнительные входы соответствующих стробирующих блоков 9 и подаютс  на групповой усилитель 10 через открытые стробирующие блоки. Сформированный таким образом дискретно частотно-манипулированный (ДЧМН)сигнал усиливаатс  усилителем 11 мощности и излучаетс  антенной передатчика. Такие ДЧМН сигналы, сформированные при разных значени х дл  каждого из сложных колебаний параллельной структуры,  вл ютс  ортогональными в усиленном смысле. На приемной стороне сигнал усиливаетс  усилителем 12 высокой частоты и преобразуетс  с помощью гетеродинного блока 13 в напр жение промежуточной частоты G выхода усилител  14 промежуточной частоты прин тый сигнал поступает на входы .ад.аптивных согласованных фильтров 15, фазы которых правл ютс  блоками 16 установки фаз в соответствии с фазовым кодом,установленным на передающей стороне,обесечива , таким образом, согласованное выделение каждой составл ющей сигнала. С выходов адаптивных согласованных фильтров сигналы детектируютс  детекторами 17 и подаютс  дл  первого и третьего подканалов через соответствующие линии 18 задержки, а дл ; второго подканала - непосредственно на элементы И 19 и 20 и далее на элемент И 21. С выхода элемента И 21 информационные импульсы поступают на импульсно-широтплй дискриминатор 22, декодер 23 и усилитель 24 низкой частоты.The invention relates to radio. technology and can be used to transmit discrete and continuous information. According to the main auth. 652714 is known discrete-address system of communication, which contains on the transmitting side a low-frequency amplifier, the output of which is connected to the modular module, the output is connected to the input of the delay element, the outputs of which are connected respectively to the inputs of three gated units, while the gates of the gates are connected to the corresponding inputs of the group amplifier, the output of which is connected to the input of the power amplifier, and three frequency grid generation units, the outputs of which are connected to the additional inputs of the corresponding robotizing blocks, and at the receiving side - an amplifier high (| frequency whose output is connected to a local oscillator unit, an output connected to the input of an intermediate frequency amplifier, the output of which is connected to the input of three adaptive matched filters, outputs connected to the inputs of three corresponding detectors, two outputs, From which they are connected to the inputs of the delay lines, the outputs of which are connected to the first inputs of the corresponding first and second I elements, to the sroptM inputs of which you connect the outputs of the third detector and the output; the first and second elements And are connected respectively to the first and second inputs of the third element And: whose skoda is connected to the series-connected pulse-width discriminator, decoder and low-frequency amplifier tH. However, in this system, with an increase in the speed of transmission of information and an increase in the cosdstation of addresses, the level of this type of concentrated interference as mutual can significantly increase, since the signals used in the formation of the ensemble do not provide their orthogonality in the enhanced mode. In this case, the probability of an error during gfeemia can significantly increase, and consequently, the noise immunity of the entire system decreases. In addition, the known system does not provide for controlling the phase structure of signals in order to dim their peak factor, which prevents the peak power of the transmitting device from being used to improve noise immunity. The purpose of the invention is to increase noise immunity with increasing transmission speed. The set tai is achieved by the fact that in the discrete-address communication system, on the transmission side, there is a low-frequency amplifier, the flow of which is connected to the modulating unit, the EYE connected to the input of the delay element, whose outputs are connected to the inputs of the three gates, respectively. The outputs of the gating units are connected to the corresponding inputs of the group amplifier, the output of which is connected to the input of the power amplifier, and three frequency grid generation units, the outputs of which are connected to the additional inputs corresponding gating blocks, and at the receiving side — a high-frequency amplifier whose output is connected to a heterodyne block, an output connected to the input of an intermediate-frequency amplifier, the output of which is connected to the inputs of three adaptive matched filters, outputs connected to the inputs of three corresponding detectors, the outputs of two of which are connected to the inputs of the delay lines, the outputs of which are connected to the first inputs of the corresponding first and third elements I, to the second inputs of which are connected the outputs of three and the outputs of the first and second elements I are connected respectively to the first and second inputs of the third element I, the sensor of which is connected to the decoder and low-frequency amplifier on the transmitting side of the transmitter in series with the pulse-width discriminator. sequentially connected phase rotation units, cy F1ator, delay lines with taps and switching unit, and on the receiving side - three phase setting units whose outputs are connected to upranl 1 (inputs of the corresponding adaptive matched filters : ditch, Fig. 1 shows the structured electrical circuit of the transmitting side | of Fig. 2 is the same, the receiving side of the proposed communication system. System: A fixed connection on the transmitting side contains a low-frequency amplifier 1 modulated Kktsy block 2, delay element 3, three frequency grid forming units 4, three blocks of 5 phase shifters, three adders b, three delay lines 7, with taps, three switching blocks 8, three strobe blocks 9, a group amplifier 10 and a power amplifier 11 On the receiving side, the communication system (Fig. 2) contains a high-frequency amplifier 12, a local oscillator unit 13, an intermediate-frequency amplifier 14, three adaptive matched filters 15, three sets of 16 units, three detectors 17, two delay lines18 And 19-21 elements , pulse-latitude discriminator 22, decoder 23 and amplify Spruce 24 low frequency. Discrete address system works as follows. When transmitting information, the sound signal with the help of amplifier 1 of low frequency and modulating unit 2 is converted into a pulse sequence, which is fed to element 3; delays. Each information pulse is encoded by a set of impulses with different time shifts, which are removed from the corresponding pins of the delay element 3, are fed to the corresponding inputs of the gating units 9 and open them for a specified time. From N consecutive harmonics of multiple frequencies, produced by the corresponding blocks 4 of the frequency grid formation, by setting the 5 phasers by blocks of their initial phases according to the rule providing the specified addition peak in the corresponding adders 6 and group delay for a given time multiple of tT / H, T the oscillation period at the output of the adder m O, N 1 by the corresponding wedge 7 delay lines with taps and blocks of commutation 8, complex oscillations of a parallel structure with a given peak factor are formed, which from the outputs of the block 8 switching fed to further inputs of the respective gate units 9 and supplied to the amplifier group 10 through the opened gating blocks. The discrete frequency-manipulated (DTMN) signal thus generated is amplified by the power amplifier 11 and radiated by the transmitter antenna. Such DPMN signals, generated at different values for each of the complex oscillations of the parallel structure, are orthogonal in an enhanced sense. On the receiving side, the signal is amplified by a high frequency amplifier 12 and converted by means of a heterodyne block 13 to an intermediate frequency voltage G output of the intermediate frequency amplifier 14, the received signal is fed to the inputs of the matching matched filters 15, the phases of which are guided by the phase setting units 16 according to the phase code set on the transmitting side, thus securing a consistent allocation of each component of the signal. From the outputs of the adaptive matched filters, the signals are detected by the detectors 17 and supplied for the first and third subchannels via the corresponding delay lines 18, and for; the second subchannel directly to the elements And 19 and 20 and further to the element And 21. From the output of the element And 21 information pulses arrive at the pulse-width-width discriminator 22, the decoder 23 and the amplifier 24 low frequency.

Таким образом, обеспечение ортогонёшьности и заданного пикфактора ансамбл  сигналов в каждом из подканалов на передающей .стороне позвол ет существенно уменьшить веройтность ошибки на приемной стороне и, следовательно, повысить помехоустойчивость предлагаемых дискретно-адресных систем св зиоThus, the provision of orthogonality and a predetermined pick factor of the signal ensemble in each of the subchannels on the transmitting side makes it possible to significantly reduce the error probability on the receiving side and, consequently, increase the noise immunity of the proposed discrete-address communication systems.

Claims (1)

1. Авторское свидетельство СССР № 652714, кл. Н 04 В 7/17, 1977.1. USSR author's certificate number 652714, cl. H 04 B 7/17, 1977.
SU813290788A 1981-05-18 1981-05-18 Discrete-address communication system SU995351A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813290788A SU995351A2 (en) 1981-05-18 1981-05-18 Discrete-address communication system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813290788A SU995351A2 (en) 1981-05-18 1981-05-18 Discrete-address communication system

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU652714 Addition

Publications (1)

Publication Number Publication Date
SU995351A2 true SU995351A2 (en) 1983-02-07

Family

ID=20959039

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813290788A SU995351A2 (en) 1981-05-18 1981-05-18 Discrete-address communication system

Country Status (1)

Country Link
SU (1) SU995351A2 (en)

Similar Documents

Publication Publication Date Title
GB1368068A (en) Digital communication systems
US2784257A (en) Receivers for pulse communication systems
US3697874A (en) Multilevel code conversion system
CA1093178A (en) Arrangement for distribution of clock signals
SU995351A2 (en) Discrete-address communication system
RU2262802C1 (en) Device for transmitting and receiving broadband signals, modulated by phase and frequency
SU1037429A1 (en) Discrete-address communication system
US4385377A (en) Pulse position time division surface wave device transmitter
SU652714A1 (en) Discrete-address communication system
SU1133678A1 (en) Digital-address communication system
RU2168864C2 (en) Radio communication system
SU1021007A2 (en) Discrete phasing device
US4184052A (en) AM/FM time division surface wave device transmitter
SU1457170A2 (en) Discrete phasing device
SU1007203A1 (en) Communication system with frequency separation of signals
RU2116700C1 (en) Device for communication
SU938417A1 (en) Device for transmitting data along two paralel channels
SU1596474A2 (en) Discrete phasing device
RU2230433C2 (en) Orthogonal-signal space communication system
SU1058084A1 (en) Deiodulator of phase-shift keyed signals
SU780214A1 (en) Combined communication system
SU907853A1 (en) Device for transmitting frequency-manipulated signals
RU2160506C2 (en) Radio transmission line using frequency recycling
SU1172030A1 (en) Multilevel regenerator of bipolar signals
SU1243145A2 (en) Multipath radio communication system