SU1133678A1 - Digital-address communication system - Google Patents

Digital-address communication system Download PDF

Info

Publication number
SU1133678A1
SU1133678A1 SU823554074A SU3554074A SU1133678A1 SU 1133678 A1 SU1133678 A1 SU 1133678A1 SU 823554074 A SU823554074 A SU 823554074A SU 3554074 A SU3554074 A SU 3554074A SU 1133678 A1 SU1133678 A1 SU 1133678A1
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
output
channels
inputs
channel
Prior art date
Application number
SU823554074A
Other languages
Russian (ru)
Inventor
Олег Борисович Голиков
Александр Иванович Яковлев
Original Assignee
Военная Ордена Ленина Краснознаменная Академия Связи Им.С.М.Буденного
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Ордена Ленина Краснознаменная Академия Связи Им.С.М.Буденного filed Critical Военная Ордена Ленина Краснознаменная Академия Связи Им.С.М.Буденного
Priority to SU823554074A priority Critical patent/SU1133678A1/en
Application granted granted Critical
Publication of SU1133678A1 publication Critical patent/SU1133678A1/en

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Transmitters (AREA)

Abstract

ДИСКРЕТНО-АДРЕСНАЯ СИСТЕМА СВЯЗИ, содержаща  на передающей стороне три канала, каждый из которых состоит из последовательно соединенных блока формировани  сетки частот, блока фазовращателей, блока элементов задержки, блока.коммутации и блока регулируемых усилителей мощности, причем выходы блока регулируемых усилителей мощности каждого канала подключены к соответствующим входам группового усилител , а также последовательно соединенные усилитель «низкой частоты, модулирующий блок и элемент задержки, первый, второй и третий выходы которого подключены соответственно к другим входам.блока регулируемых усилителей мощности первого , второго и третьего каналов, а на приемной стороне - последовательно соединенные дискриминатор, декодер и усилитель низкой частоты, а также последовательно соединенные усилитель высокой частоты, гетеродинный блок и усилитель промежуточной частоты, а также три канала, каждый из которых состоит из детектора и элемента И, причем выход детекторов первого и второго каналов подключен к. первому входу элемента И через элемент задержки, а первый выход детектора третьего канала подключен к первому входу элемента И непосредственно , второй и третий выходы детектора третьего канала подключены соответственно к вторым входам элементов И первого и второго каналов, выходы которых подключены к второму и третьему входам элемента И третьего канала, выход которого подключен к входу дискриминатора , отличающа с  тем, что, с целью повышени  помехо (Л устойчивости, на передающей стороне введен блок фиксации начала отсчета фаз, вход которого соединен с выходом модулирующего блока, а выход подключен к- входам запуска блоков формировани  сетки частот первого, второго и третьего каналов, а на приемной :о стороне в каждый канал введены последовательно соединенные миогополюсный фильтр, лини  задержки и блок коммута ции,причем входы многополюсных фильтров первого, второго и третьэо его каналов объединены и соединены с выходом усилител  промежуточной частоты, а выход блока коммутации в каждом канале подключен к входу детектора.A DISCRETE ADDRESS COMMUNICATION SYSTEM containing three channels on the transmitting side, each of which consists of series-connected frequency grid generation unit, phase shifter unit, delay unit unit, switching unit, and adjustable power amplifier unit, with outputs of the adjustable power amplifier unit of each channel connected to the corresponding inputs of a group amplifier, as well as a series-connected low-frequency amplifier, a modulating unit and a delay element, first, second and third the moves of which are connected respectively to other inputs. block adjustable power amplifiers of the first, second and third channels, and on the receiving side - serially connected discriminator, decoder and low frequency amplifier, as well as serially connected high frequency amplifier, heterodyne unit and intermediate frequency amplifier, and there are also three channels, each of which consists of a detector and an element I, and the output of the detectors of the first and second channels is connected to the first input of the element I through the delay element and, and the first output of the third channel detector is connected to the first input of the AND element, the second and third outputs of the third channel detector are connected respectively to the second inputs of the first and second channel elements AND whose outputs are connected to the second and third inputs of the third channel element, the output of which connected to the discriminator input, characterized in that, in order to increase the interference (L stability, on the transmitting side a phase origin fixing unit is inserted, the input of which is connected to the output of the modulating Lok, and the output is connected to the start inputs of the grid forming blocks of the first, second and third channels, and on the receiving side: on the side, a serially connected myogolar filter, delay lines and a switching unit are inserted on each channel, with the inputs of multipole filters of the first, second and second The third channels of its channels are combined and connected to the output of the intermediate frequency amplifier, and the output of the switching unit in each channel is connected to the input of the detector.

Description

Изобретение относитс  к радиотехнике и предназначено дл  передачи дискретной и непрерывной информации. Известна дискретно-адресна  систе ма содержаща  на передающей стороне усилитель низкой частоты, выход кото рого соединен с модулирующим блоком, выходом подключенным к входу элемента задержки, выходы которого соедине ны с входами трех стробирующих блоков , дополнительные входы которых соединены с выходами трех соответствующих блоков формировани  сетки частот, а выходы - с соответствующими входами группового усилител , выход которого соединен с входом усилител  мощности, а на приемной стороне - усилитель высокой частоты, выход которого соединен с гетеродинным блоком, выходом соединённым с входами трех адаптивных согласован ных фильтров, выходы которых,соедине ны с входами трех соответствующих детекторов, выходы которых, соединены с первыми входами соответствующих первого и второго элементов И, к вто рым входам которых подключены выходы третьего детектора, а выходы первого и второго элементов И соединены соответственно с первым и вторым вхо дами третьего элемента-И, выход кото рого соединен с последовательно вклю ченными импульсно-широтным дискриминатором , декодером и усилителем низ кой частоты }J , Наиболее близким техническим реше нием к изобретению  вл етс  дискретно-адресна  система св зи, содержаща  на передающей стороне три канала каждый из которых состоит из последовательно соединенных блока формиро вани  сетки частот, блока фазовращателей , блока элементов задержки, бло ка коммутации и блока регулируемых усилителей мощности, причем выходы блока регулируемых усилителей мощности каждого канала подключены к соответствующим входам группового усилител , а также последовательно соединенные усилитель низкой частоты , модулирующий блок и элемент задержки , первый, второй и третий выходы которого подключены соответственно к другим входам блока регулируемых усилителей мощности первого второго и третьего каналов, а на приемной стороне - последовательно соединенные дискриминатор, декодер и усилитель низкой частоты, а также последовательно соединенные усилитель высокой частоты, гетеродинный блок и усилитель промежуточной частоты , а также три канала, каждый из которых состоит из детектора и элемента И, причем выход детекторов первого и второго каналов подключен к первому входу элемента И через элемент задержки, а первый выход детектора третьего канала - к первому входу элемента И непосредственно, второй и третий выходы детектора третьего канала подключены соответственно к вторым входам элементов И первого и второго каналов, выходы которых подключены к второму и третьему входам элемента И третьего канала , вькод которого подключен к входу дискриминатора 2 . Однако известные системы обладают недостаточной помехоустойчивостью. Цель изобретени  - повьшение по-. мехоустойчивости. Дл  достижени  поставленной цели в дискретно-адресную систему св зи, содержащую на передающей стороне три канала, каждый из которых состоит иэ последовательно соединенных блока формировани  сетки частот, блока фазовращателей, блока элементов задержки , блока коммутации и блока регулируемых усилителей мощности, причем выходы блока регулируемых усилителей мощности каждого канала подключены к соответствующим входам группового усилител , а также последовательно соединенные усилитель низкой частоты, модулирующий блок и элемент , задержки, первый, второй и третий выходы которого подключены соответственно к другим входам блока регулируемьк усилителей мощности первого, второго и третьего каналов, а на приемной стороне - последовательно соединенные дискриминатор, декодер и усилитель низкой частоты, а также последовательно соединенные усилитель высокой частоты, гетеродинный блок и усилитель промежуточной частоты, а также три канала, каждый из которых состоит из детектора и элемента И, причем выход детекторов первого и второго каналов подключен к первому входу элемента И через элемент задержки, а первьй выход детектора третьего канала подключен к первому входу элемента И непосредственно , второй и третий выходы детектора третьего канала подключены .соответственно к вторым входам элементов И первого и второго каналов, выходы которых подключены к второму и третьему входам элемента И третьего канала, выход которого подключен к входу дискриминатора, на передающей стороне введен блок фиксации начала отсчета фаз, вход которого соединен с выходом модулирующего блока, а выход подключен к входам запуска блоков формировани  сетки частот первого, второго и третьего каналов, а на приемной стороне в каж дый канал введены последовательно соединенные многополюсный фильтр, лини  задержки и блок коммутации, причем входы многополюсных фильтров первого, второго и третьего каналов объединены и соединены с выходом усилител  промежуточной частоты, а выход блока кo мyтaции в каждом кана ле подключен к входу детектора. На чертеже представпена структурнал электрическа  схема дискретноадресной системы св зи. Система содержит на передающей стороне усилитель 1 низкой частоты, модулирующий блок 2, элемент 3 задержки , блок 4 фиксации начала отсче та фаз, блоки 5 формировани  сетки частот, блоки 6 фазовращателей, блоки 7 элементов задержки, блоки 8 ком мутации, блоки 9 регулируемых усилителей мощности, групповой усилитель 10, а на приемной стороне - уси литель 11.высокой частоты, гетеродин ный блок 12, усилитель 13 промежуточ ной частоты, многополюсные фильтры 14, линии 15 задержки, блоки 16 коммутации, детекторы 17, элементы 18 задержки, элементы И 19-21, дискриминатор 22, декодер 23 и усили тель 24 низкой частоты. Система работает следующим образом . При передаче информации звуковой сигнал с помощью усилител  1 низкой частоты и модулирующего блока 2 преобразуетс  в импульсную последовательность , котора  поступает на элемент 3 задержки. Каждый информационный импульс кодируетс  набором подимпульсов с различными временными сдвигами, которые снимаютс  с соответствующих выводов элемента 3 задер ки, подаютс  на соответствующие входы блоков 9 регулируемых усилителей мощности и открывают их на задан ное врем . С выхода генератора импульсов модулирующего блока 2 импульсы подаютс  на блок 4 фиксации начала отсчета фаз, который вырабатывает тактовые импульсы с периодом, кратным Т (Т .период колебани ), дл  одновременного запуска всех генераторов гармоник кратных частот блоков 5 формировани  сетки частот. Таким образом осуществл етс  стабилизаци  начала отсчета фаз N гармоник кратных частот, вырабатываемых блоками 5 формировани  сетки частот, начальные фазы которых затем устанавливаютс  блоками 6 фазовращателей по правилу, обеспечивающему заданный пикфактор. Сформированные таким образом гармоники кратных частот задерживаютс  кажда  на заданное врем , кратное mT/N (где , N-1), блоками 7 элементов задержки и блоками 8 коммутации , усиливаютс  кажда  по мощности блоками 9 регулируемых усилителей мощности и через групповой усилитель 10 подаютс  на единую нагрузку - антенну, где осуществл етс  их суммирование, т.е. окончательное формирование ансамбл  сигнала в виде частотно-временной матрицы. На приемной стороне сигнал усиливаетс  усилителем 11 высокой частоты, преобразуетс  с помощью гетеродинного блока 12 в напр жение промежуточной частоты. С выхода усилител  13 промежуточной частоты.прин тые сигналы поступают на входы многополюсных фильтров 14 периодического дискретно-кодированного Частотного колебани , с выходов которых они задерживаютс  лини ми 15 задержки и блоками 16 коммутации на соответствующее врем , детектируютс  детекторами 17 и подаютс  дл  первого и третьего подканалов через соответствую1цие элементы 18 задержки,а дл  второго подканала - непосредственно на элементы И 19 и 20 и далее на элемент И 21. С выхода элемента И 21 информационные импульсы поступают на импульсноширотный дискриминатор 22, затем на декодер 23 и усилитель 24 низкой частоты. Раздельное усиление по мощности отрезков гармоник, составл ющих сигнал ,, обеспечивает максимальную эффективиость использовани  Р передатчика , так как пикфактор гармоники минимален. В этом случае вьшолн етс  равенство РПИКК i р РПИК -IT 7 2- Р, К 1 к Пц к 1 Д РПЦК, пиковое значение мощности обеспечиваемое каждым уси лителем мощности; П)ЧТ- пикфактор гармоники. Таким образом, достигает экстремального дл  радиоимпульсов значени , не завис щего от П что позвол ет, не измен   Р передатчика , повысить энергетический -уровень сигнала, а следовательно. и помехоустойчивость системы в целом .The invention relates to radio engineering and is intended to transmit discrete and continuous information. A discrete-address system is known that contains a low-frequency amplifier on the transmitting side, the output of which is connected to a modulating unit, an output connected to the input of a delay element, the outputs of which are connected to the inputs of three gating units, the additional inputs of which are connected to the outputs of three corresponding grid generation units frequencies, and the outputs - with the corresponding inputs of the group amplifier, the output of which is connected to the input of the power amplifier, and on the receiving side - a high-frequency amplifier, the output of which о is connected to a heterodyne block, the output is connected to the inputs of three adaptive matched filters, the outputs of which are connected to the inputs of three corresponding detectors, the outputs of which are connected to the first inputs of the corresponding first and second elements And, to the second inputs of which are connected the outputs of the third detector , and the outputs of the first and second elements And are connected respectively to the first and second inputs of the third element-I, the output of which is connected to the successively included pulse-width discriminator, decoder ohm and low-frequency amplifier} J, The closest technical solution to the invention is a discrete-address communication system containing on the transmitting side three channels each of which consists of series-connected frequency grid forming unit, phase shifter unit, delay elements unit , a switching unit and a block of adjustable power amplifiers, the outputs of the block of adjustable power amplifiers of each channel are connected to the corresponding inputs of a group amplifier, as well as serially connected a low-frequency amplifier, a modulating unit and a delay element, the first, second and third outputs of which are connected respectively to other inputs of the block of adjustable power amplifiers of the first second and third channels, and at the receiving side - serially connected discriminator, decoder and low frequency amplifier, as well as sequentially a connected high-frequency amplifier, a heterodyne block and an intermediate-frequency amplifier, as well as three channels, each of which consists of a detector and an element, and the output of the detector the first and second channels are connected to the first input element And through the delay element, and the first output of the third channel detector to the first input of the element And directly, the second and third outputs of the third channel detector are connected respectively to the second inputs of the first and second channels And the outputs of which are connected to the second and third inputs of the element And the third channel, the code of which is connected to the input of the discriminator 2. However, the known systems have insufficient noise immunity. The purpose of the invention is to increase the. mechanical stability. To achieve this goal, there is a discrete-address communication system containing three channels on the transmitting side, each of which consists of serially connected frequency grid forming units, phase shifters unit, delay elements unit, switching unit and adjustable power amplifiers unit, with the outputs of adjustable unit the power amplifiers of each channel are connected to the corresponding inputs of a group amplifier, as well as a series-connected low-frequency amplifier, a modulating unit and an element, delay ki, the first, second and third outputs of which are connected respectively to other inputs of the block of adjustable power amplifiers of the first, second and third channels, and on the receiving side - serially connected discriminator, decoder and low frequency amplifier, as well as serially connected high frequency amplifier, heterodyne unit and an intermediate frequency amplifier, as well as three channels, each of which consists of a detector and an element, And, the output of the detectors of the first and second channels is connected to the first input of the element And through the delay element, and the first output of the third channel detector is connected to the first input of the And element, the second and third outputs of the third channel detector are connected. Respectively to the second inputs of the AND elements of the first and second channels, the outputs of which are connected to the second and third inputs of the third And element channel, the output of which is connected to the discriminator input, on the transmitting side a block for fixing the beginning of phase counting is input, the input of which is connected to the output of the modulating unit, and the output is connected to the start inputs of the block Formation of a grid of frequencies of the first, second and third channels, and at the receiving side, a series-connected multi-pole filter, a delay line and a switching unit are inserted into each channel, the inputs of the multi-pole filters of the first, second and third channels are combined and connected to the output of the intermediate frequency amplifier, and the output of the co-operation unit in each channel is connected to the detector input. The drawing shows the electrical magazine structure of the discrete-address communication system. The system contains on the transmitting side a low-frequency amplifier 1, a modulating unit 2, a delay element 3, a phase start fixing unit 4, a frequency grid forming unit 5, a phase shifter unit 6, a delay element unit 7, a switching unit unit 8, an adjustable amplifier unit 9 power amplifier, group amplifier 10, and on the receiving side - high-frequency amplifier 11., heterodyne block 12, intermediate frequency amplifier 13, multi-pole filters 14, delay lines 15, switching blocks 16, detectors 17, delay elements 18, AND elements 19-21, discrimination torus 22, decoder 23, and low frequency amplifier 24. The system works as follows. When transmitting information, the audio signal using the low-frequency amplifier 1 and the modulating unit 2 is converted into a pulse sequence, which is fed to the delay element 3. Each information pulse is encoded by a set of impulses with different time shifts, which are removed from the corresponding pins of the 3-delay element, fed to the corresponding inputs of blocks 9 of adjustable power amplifiers and open them for a specified time. From the output of the pulse generator of the modulating unit 2, pulses are applied to the phase start fixing unit 4, which produces clock pulses with a period multiple of T (T oscillation period) to simultaneously start all harmonic generators of multiple frequencies of the frequency grid forming units 5. In this way, the beginning of the counting of the phases of the N harmonics of multiple frequencies produced by the frequency grid generation units 5 is stabilized, the initial phases of which are then set by the units of 6 phase shifters according to the rule providing the specified peak factor. The multiple frequency harmonics thus generated are delayed each time for a predetermined time multiple of mT / N (where, N-1), blocks of 7 delay elements and switching blocks 8, are amplified each by power by blocks of 9 adjustable power amplifiers and fed through a group amplifier 10 to a single load - the antenna, where they are summed, i.e. the final formation of the ensemble signal in the form of a time-frequency matrix. At the receiving side, the signal is amplified by a high frequency amplifier 11, converted by means of a heterodyne block 12 to an intermediate frequency voltage. From the output of the intermediate frequency amplifier 13. The input signals are fed to the inputs of multipole filters 14 of a periodic discretely-encoded Frequency Oscillation, from whose outputs they are delayed by delay lines 15 and switching blocks 16 for an appropriate time, detected by detectors 17 and fed to the first and third subchannels through the corresponding delay elements 18, and for the second subchannel - directly to the And 19 and 20 elements and further to the And 21 element. From the output of the And 21 element, information pulses arrive at the pulse latitude discriminator 22, then to decoder 23 and low-frequency amplifier 24. Separate amplification of the power of the harmonic sections that make up the signal provides maximum efficiency in using the P transmitter, since the peak factor of the harmonic is minimal. In this case, the equality of RCPC i p RCPC -IT 7 2-Р, К 1 to Пц to 1 Д РЦЦ is achieved, the peak power value provided by each power amplifier; P) THU is a pico-factor of a harmonic. Thus, it reaches an extreme value for radio pulses that does not depend on P, which allows, without changing the P transmitter, to increase the energy-signal level, and therefore. and noise immunity of the system as a whole.

УHave

Claims (1)

ДИСКРЕТНО-АДРЕСНАЯ СИСТЕМА · СВЯЗИ, содержащая на передающей стороне три канала, каждый из которых состоит из последовательно соединенных блока формирования сетки частот, блока фазовращателей, блока элементов задержки, блока.коммутации и блока регулируемых усилителей мощности, причем выходы блока регулируемых усилителей мощности каждого канала подключены к соответствующим входам группового усилителя, а также последовательно соединенные усилитель низкой частоты, модулирующий блок и элемент задержки, первый, второй и третий выходы которого подключены соответственно к другим входам.блока регулируемых усилителей мощности первого, второго и третьего каналов, а на приемной стороне - последовательно соединенные дискриминатор, декодер и усилитель низкой частоты, а также последовательно соединенные усилитель высокой частоты, гетеродинный блок и усилитель промежуточной частоты, а также три канала, каждый из которых состоит из детектора и элемента И, причем выход детекторов первого и второго каналов подключенA DISCRETE-ADDRESSING COMMUNICATION SYSTEM, comprising three channels on the transmitting side, each of which consists of a series-connected frequency grid forming unit, a phase shifter unit, a delay element unit, a switching unit, and a unit of adjustable power amplifiers, and the outputs of the unit of adjustable power amplifiers of each channel connected to the corresponding inputs of the group amplifier, as well as series-connected low-frequency amplifier, a modulating unit and a delay element, the first, second and third outputs to They are connected respectively to other inputs of the unit of adjustable power amplifiers of the first, second and third channels, and on the receiving side there are serially connected discriminator, decoder and low-frequency amplifier, as well as serially connected high-frequency amplifier, heterodyne unit and intermediate frequency amplifier, as well as three channels, each of which consists of a detector and an element And, and the output of the detectors of the first and second channels is connected к. первому входу элемента И через элемент задержки, а первый выход детектора третьего канала подключен к первому входу элемента И непосредственно, второй и третий выходы детектора третьего канала подключены соответственно к вторым входам элементов И первого и второго каналов, выходы которых подключены к второму и третьему входам элемента И третьего канала, выход которого подключен к входу дискриминатора, отличающаяся тем, что, с целью повышения помехоустойчивости, на передающей стороне введен блок фиксации начала отсчета фаз, вход которого соединен с выходом модулирующего блока, а выход подклю- q чен к- входам запуска блоков формирования сетки частот первого, второго и третьего каналов, а на приемной стороне в каждый канал введены последовательно соединенные многополюсный фильтр, линия задержки и блок коммута ции,причем входы многополюсных фильтров первого, второго и третьего каналов объединены и соединены с выходом усилителя промежуточной частоты, а выход блока коммутации в каждом канале подключен к входу детектора.to the first input of the And element through the delay element, and the first output of the third channel detector is connected to the first input of the And element directly, the second and third outputs of the third channel detector are connected respectively to the second inputs of the And elements of the first and second channels, the outputs of which are connected to the second and third the inputs of the And element of the third channel, the output of which is connected to the input of the discriminator, characterized in that, in order to increase noise immunity, a block for fixing the phase reference origin, whose input ohm is connected to the output of the modulating unit, and the output is q connected to the inputs of the start of the blocks for forming the frequency grid of the first, second, and third channels, and on the receiving side, a multipolar filter, a delay line, and a switching unit are connected in series to each channel, and the inputs multipolar filters of the first, second and third channels are combined and connected to the output of the intermediate frequency amplifier, and the output of the switching unit in each channel is connected to the input of the detector. f 1133678f 1133678
SU823554074A 1982-12-13 1982-12-13 Digital-address communication system SU1133678A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823554074A SU1133678A1 (en) 1982-12-13 1982-12-13 Digital-address communication system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823554074A SU1133678A1 (en) 1982-12-13 1982-12-13 Digital-address communication system

Publications (1)

Publication Number Publication Date
SU1133678A1 true SU1133678A1 (en) 1985-01-07

Family

ID=21050204

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823554074A SU1133678A1 (en) 1982-12-13 1982-12-13 Digital-address communication system

Country Status (1)

Country Link
SU (1) SU1133678A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 652714, кл. Н 04 В 7/17, 1977. 2. Авторское свидетельство СССР № 995351, кл. Н 04 В 7/17, 198,1. *

Similar Documents

Publication Publication Date Title
US4293953A (en) Bi-orthogonal PCM communications system employing multiplexed noise codes
EP0132885B1 (en) Multiplying circuit comprising switched-capacitor circuits
US2784257A (en) Receivers for pulse communication systems
US2559644A (en) Pulse multiplex system
SU1133678A1 (en) Digital-address communication system
US3310742A (en) Frequency diversity transmitting system
SU1037429A1 (en) Discrete-address communication system
SU809609A1 (en) Multichannel communication system with time-multiplexing
SU1058084A1 (en) Deiodulator of phase-shift keyed signals
SU1054922A1 (en) Device for receiving phase-manipulated signals
SU1007203A1 (en) Communication system with frequency separation of signals
SU995351A2 (en) Discrete-address communication system
RU2110896C1 (en) Receiver and transmitter of multiple-channel signals
SU725252A1 (en) Method of transmitting multichannel signals of amplitude-pulse modulation
SU1453614A1 (en) Receiver of signals with relative phase manipulation
SU1501293A1 (en) Radio communication system with pseudorandom signals
SU995364A1 (en) Device for multi-position conversion of telegraphic signals
SU1243145A2 (en) Multipath radio communication system
SU860268A1 (en) Device for automatic fine adjustment of synchronous frequency
SU720748A1 (en) Multichannel retranslator
SU882008A1 (en) Signal receiving device
SU1215189A1 (en) Device for reception of pseudorandom phase-shift keyed signals
SU429546A1 (en) DISCRETE INFORMATION TRANSFER LINE ON TRACT WITH VARIABLE PARAMETERS
SU1069175A1 (en) Communication system with multi-base encoding
SU1131023A1 (en) Class d amplifier