SU993144A1 - Устройство дл сравнени частот - Google Patents

Устройство дл сравнени частот Download PDF

Info

Publication number
SU993144A1
SU993144A1 SU813322896A SU3322896A SU993144A1 SU 993144 A1 SU993144 A1 SU 993144A1 SU 813322896 A SU813322896 A SU 813322896A SU 3322896 A SU3322896 A SU 3322896A SU 993144 A1 SU993144 A1 SU 993144A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
outputs
output
inputs
elements
Prior art date
Application number
SU813322896A
Other languages
English (en)
Inventor
Сергей Леонидович Кабиков
Original Assignee
Предприятие П/Я В-8495
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8495 filed Critical Предприятие П/Я В-8495
Priority to SU813322896A priority Critical patent/SU993144A1/ru
Application granted granted Critical
Publication of SU993144A1 publication Critical patent/SU993144A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

Изобретение относитс  к электроиз мерени м и предназначено дл  использовани  в различных устройствах автоматического управлени .
Известно устройство - дискриминатор , содержащее счетчик,блок питани , дешифратор и формирователь 13.
Указанное устройство относительно сложное и обладает низкой надежностью.
Известно устройство - дискримийа- тор, содержащее счетчик, шифратор, соединенный с двум  элементами ИЛИ, формирователи С2-3.
Известное устройство, относительно сложное и обладает низкой надежностью.
Цель изобретени  - повышение надежности устройства.
Поставленна  цель достигаетс  тем, что в устройство дл  сравнени  частот , содержащее два формировател , четыре элемента И, два элемента ИЛИ, выходы первого и второго элементо в И подключены ко входам первого элемента ИЛИ, выход которого  вл етс  первым выходом устройства, а выходы третьего и четвертого элементов И . подключены ко входам второго элемента ИЛИ, выход которого  вл етс  вторым выходом устройства введен трёх-Т разр дный сдвиговый регистр,информацйЪнный и тактовый входы которого соединё , ны с выходами первого и второго формирователей соответственно, пр мые выходы всех разр дов трехразр дного сдви гового регистра подключены к входам первого элемента И, инверсные выходы всех разр дов - к входам второго элемента И, пр мой выход второго разр да и инверсные выходы первого и третье10 го разр дов трехразр дного сдвигового регистра подключены к входам третьего элемента И, инверсный выход второго разр да и пр мые выходи первого и третьего разр дов трехразр д15 ного сдвигового регистра подключены к входам четвертого элемента И.
На фиг.1 представлена блок-схема устройства; на фиг.2 и 3 - временные диаграммы напр жений на выходах соот20 ветствующих блоков.
Устройство содержит входную шину 1 опорной частоты и входную шину 2 входной частоты, формирователи 3 и 4, трехразр дный сдвиговый регистр 5,
25 элементы И 6-9, элементы ИЛИ 10 и 11 и выходные шины 12 и 13.
Устройство работает следующим образом .,

Claims (2)

  1. С входной шины 1 через формирова30jSfib 3 на тактовый вход трехразр дHoro сдвигового регистра 5 поступают имЛульсы опорной частоты, в 4 раза превышающей номинальную частоту fц. На информационный вход регистра 5 со входной шины через формирователь 4 подаетс  сигнал входной частоты fgy . Из временной диаграммы работы уст ройства (фиг. 2) , приведенной дл  случа  fgjjS „ , -видно, что импульсы на обоих выходах устройства в этом плучае отсутствуют, так как возникают только следующие комбинации на выходах регистра 5;001,100,110,011. Однако, если частота. , превысит частому f# (фиг. 3)с частотой,пропор-1 циональной разности .частот, начнут по  вл тьс  комбинации 010, 101, которые опознаютс  элементами И 8 и 9 соответственно/ объедин ютс  элементом ИЛИ 11 и поступают на выходную шину . 13. В свою очередь, если частота превысит fgx (фиг.4), с частотой прО порциональной разности частот, начну по вл тьс  комбинации 111, 000, которые аналогичным образом приведут к по влению ИМПУЛЬСОВ; на выходной шине 12. Из временных диаграмм работы устройства (фиг.З и 4) видно, что фазовому набегу ЗбО разностной частоты соответствует по вление четырех выход ных импульсов. По по влению к аналогам устройство значительно проще, та как не требуетс  счетчик и элементы пам ти. Формула изобретени  Устройство дл  сравнени  частот, содержащее два формировател , четыре элемента И, два элемента ИЛИ, выходы первого и второго элементов И подключены к входам первого элемента ИЛИ, выход которого  вл етс  первым выходом устройства, а выходы третьего и четвертого элементов И подключены к входам второго элемента ИЛИ, выход которого  вл етс  вторым выходом уст ройства, отличающеес  тем, что, с целью повышени  надежности , в него введен трехразр дный сдвиговый регистр, информационный и тактовый входы которого соединены с выходами первого и второго формирователей соответственно, пр мые выходы всех разр дов .трехразр дного сдвигового регистра подключены к входам первого элемента И, инверсные выходы всех разр дов - к входам второго элемента И, пр мой выход второго разр да и инверсные выходы первого и третьего разр дов трехразр дного сдвигового регистра подключены к входам третьего элемента .И, инверсный выход Второго разр да и пр мые выходы первого и третьего разр дов трехразр дного сдвигового регистра подключены к входам четвертого элемента И. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 408499, кл. Н 03 К 9/06, 1971.
    2.Авторское свидетельство СССР №540345, кл. Н 03 В 3/04, 1975. J JUULJUULJULJ .
  2. 8 9
    w 11.
    JJUUULJIJIIJUL
    JT
    б ..
    7.--П
    фаг.г
    n
    JT
SU813322896A 1981-07-20 1981-07-20 Устройство дл сравнени частот SU993144A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813322896A SU993144A1 (ru) 1981-07-20 1981-07-20 Устройство дл сравнени частот

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813322896A SU993144A1 (ru) 1981-07-20 1981-07-20 Устройство дл сравнени частот

Publications (1)

Publication Number Publication Date
SU993144A1 true SU993144A1 (ru) 1983-01-30

Family

ID=20971118

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813322896A SU993144A1 (ru) 1981-07-20 1981-07-20 Устройство дл сравнени частот

Country Status (1)

Country Link
SU (1) SU993144A1 (ru)

Similar Documents

Publication Publication Date Title
SU993144A1 (ru) Устройство дл сравнени частот
GB1362132A (en) Turn rate indicators
US4398353A (en) Compass data converter
US4408289A (en) Simplified monitoring apparatus for sensors in motor vehicles
SU902303A1 (ru) Цифровой демодул тор фазоманипулированных сигналов
SU1177920A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
SU1737731A1 (ru) Преобразователь синусно-косинусных сигналов в последовательность импульсов
SU1363432A1 (ru) Частотно-фазовый дискриминатор
SU999158A1 (ru) Дешифрирующее устройство
SU943599A1 (ru) Преобразователь сдвига фаз в код
SU628481A2 (ru) Цифровой функциональный преобразователь
SU864177A1 (ru) След щий преобразователь фаза-код
SU1176445A1 (ru) Устройство дл умножени частоты
SU520704A1 (ru) Двухканальное стохастическое переключающее устройство
SU842623A1 (ru) Многоканальный фазометр
SU756320A1 (ru) Устройство для одностороннего определения расстояния до места однополюсного короткого замыкания на линиях электропередачи
SU1282254A1 (ru) Устройство дл сравнени фаз
SU991329A2 (ru) Устройство дл сравнени фаз
SU744362A1 (ru) Цифровой измеритель разности фаз
SU855964A2 (ru) Формирователь импульсов
SU443325A1 (ru) Устройство дл измерени частоты электрических колебаний
SU1187142A1 (ru) Цифровой усредн ющий измеритель временных интервалов
SU1167555A1 (ru) Устройство индикации пеленга
SU1026296A1 (ru) Цифро-частотный умножитель
SU851389A2 (ru) Устройство сопр жени