SU978051A2 - Цифровое устройство формировани напр жени развертки дл осциллографа - Google Patents

Цифровое устройство формировани напр жени развертки дл осциллографа Download PDF

Info

Publication number
SU978051A2
SU978051A2 SU813307016A SU3307016A SU978051A2 SU 978051 A2 SU978051 A2 SU 978051A2 SU 813307016 A SU813307016 A SU 813307016A SU 3307016 A SU3307016 A SU 3307016A SU 978051 A2 SU978051 A2 SU 978051A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
oscillosope
forming
digital device
Prior art date
Application number
SU813307016A
Other languages
English (en)
Inventor
Александр Николаевич Гончар-Быш
Евгений Иванович Михайлов
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU813307016A priority Critical patent/SU978051A2/ru
Application granted granted Critical
Publication of SU978051A2 publication Critical patent/SU978051A2/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

Изобретение относитс  к электроизмерительной технике и может быть использовано в электроннолучевых осциллографах.. , По основному авт. св. № 783693 известно устройство формировани  напр жени  развертки дл  осциллографа содержащее адресный счетчик импульсо первый вход которого соединен с ши°ной тактовых импульсов, а разр дные выходы - с входами цифро-аналогового преобразовател , выход которого подключен к входу буферного блока, выходом св занного с шиной выходного .напр жени  til. Цель изобретени  - повышение дост верности информации о монотонности развертки. Поставленна  цель достигаетс  тем что цифровое устройство формировани  напр жени  развертки дл  осциллографа , содержащее адресный счетчик импульсов, первый вход которого соединен с шиной тактовых импульсов, а разр дные, выходы - с входами цифроаналогового преобразовател , выход которого подключен к входу буферного блока, выходом св заннбго с шиной вы ходного напр жени , снабжено двум  ; блоками допускового контрол , двум  источниками опорного напр жени , триггером индикации Ъбо  и дифференцирующей цепью, вход которой соединен с выходом буферного блока, а выход - с первым входом первого и вторым входом второго блоков допускового контрол , третьи входы которых подключены к шине тактовых импульсов , а выходы - к входу триггера индикации сбо , выход которого св зан с вторым входом адресного счетчика импульсов, причем второй вход первого блока допускового контрол  соединен с выходом первого источника опорного напр жени , а первый вход второго блока допускового контрол  - с выходом второго источника опорного напр жени . На чертеже представлена структурна  электрическа  схема устройства. Устройство состоит из цифро-анало гового преобразовател  (ЦАП) 1, буферного блока 2, адресного счетчика 3 импульсов, дифференцирующей цепи 4, первого и второго блоков S и 6 допускового контрол , первого и второго источников 7 и 8 опорного напр жени  и триггера 9 индикации Сбо .
Устройство работает следующим образом.
Тактовые импульсы поступают на вход адресного счетчика 3, монотонно увеличива  его содержимое. Монотонное изменение состо ний счетчика 3 вызывает монотонное изменение выходного напр жени  ЦАП 1, которое через буферный блок 2 поступает на шину выходного напр жени . Одновременно 1зыходное напр жение подаетс  на вход дифференцирующей цепи-4. Выходное напр жение дифференцйрую щей цепи 4 поступает на первый вход 5 и второй вход блока б. На второй вход блока 5 и первый вход блока 6 подаютс  опорные напр жени  и,, и выходом источников 7 и 8.; Дл  нормального функционировани  развертки необходимо, чтобы амплитуда каждой ступеньки выходного напр жени  находилась в допустимых пределах и ли 1)2 Блоки 5 и б допускового контрол  производ т сравнение выходного напр жени  дифференцирующей цепи 4 с опорными напр жени ми Uj, и U2.
Опрос блоков 5 и б допускового контрол  производитс  тактовыми им пульсами с некоторой задержкой д1 относительно моментов переключени  адресного счетчика 3. Задержка необходима дл  исключени  возможных погрешностей из-за переходных процессов при переключении ЦАП 1 и в буферном блоке 2. В случае, если амплитуда ступеньки Д и принимает любое значение вне . пол  допуска U2 блок допускового контрол  выдает сигнал о наличии сбо , .поступающий на триггер 9, который формирует сигнал индикации сбо . Одновременно сигНал сбо  поступает на второй вход адресного счетчика 3 дл  его остановки .
Дл  нормального функционировани  устройства необходимо, чтобы посто  вна  времени дифференцирую.щей цепи ,была в 5-10 разменьше периода тактовых импульсов, учет вли ни  времени задержки д-Ь на результаты ра-, боТы блоков допускового контрол  облегчен тем, что величина времени задержки выбираетс  много меньше посто нной времени дифференцирующей цепи.
I В исследуемом образце устройства 11ИСЛО уровней развертки , погрешность - не более единицы дискретности . Номинальна  дискретность развертки 6 мВ. Уровни допускового контрол  нижний - ЗмВ, верхний - 9 мВ.
Период следовани  тактовых импульсов
от 1 НС и более.
Предлагаемое устройство позвол ет повысить достоверность информации о монотонности развертки,-за счет того, что при нарушении монотонности формируетс  сигнал, свидетельствующий о сбое,.а по состо нию адресного счетчика можно определить координаты сбо . Тем самым устройство регистрирует факт нарушени  монотонности развертки , что обеспечивает снижение . погрешностей при воспроизведении исследуемых сигналов и измерении их параметров в осциллографах, использующих устройство. Применение устройства особенно эффективно при регистрации однократных сигналов средствами фотографии с экрана индикатора.

Claims (1)

1. Авторское свидетельство СССР 55№ 783693, кл. G 01 R 13/20, 1979 ij прототип).
О
SU813307016A 1981-06-25 1981-06-25 Цифровое устройство формировани напр жени развертки дл осциллографа SU978051A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813307016A SU978051A2 (ru) 1981-06-25 1981-06-25 Цифровое устройство формировани напр жени развертки дл осциллографа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813307016A SU978051A2 (ru) 1981-06-25 1981-06-25 Цифровое устройство формировани напр жени развертки дл осциллографа

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU783693 Addition

Publications (1)

Publication Number Publication Date
SU978051A2 true SU978051A2 (ru) 1982-11-30

Family

ID=20965266

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813307016A SU978051A2 (ru) 1981-06-25 1981-06-25 Цифровое устройство формировани напр жени развертки дл осциллографа

Country Status (1)

Country Link
SU (1) SU978051A2 (ru)

Similar Documents

Publication Publication Date Title
SU678434A1 (ru) Устройство дл измерени одиночных и многократных ударных импульсов
SU978051A2 (ru) Цифровое устройство формировани напр жени развертки дл осциллографа
US3675127A (en) Gated-clock time measurement apparatus including granularity error elimination
US5483237A (en) Method and apparatus for testing a CODEC
SU1275308A1 (ru) Преобразователь активной мощности в цифровой код
SU773629A1 (ru) Устройство дл прогнозировани надежности восстанавливаемых систем
SU1211676A1 (ru) Устройство контрол характеристик электрических сигналов
SU633151A1 (ru) Устройство межканального фазировани
SU869008A2 (ru) Умножитель частоты
SU1211883A1 (ru) Преобразователь амплитуды импульсов в код
SU1105913A1 (ru) Устройство дл вычислени частной производной
SU625209A1 (ru) Устройство дл проверки электрических цепей
SU1211879A1 (ru) Устройство измерени характеристики преобразовани высокоточных и быстродействующих аналого-цифровых преобразователей
SU930656A1 (ru) Многоканальный аналого-цифровой преобразователь
SU1088111A1 (ru) Информационно-измерительное устройство
SU624364A1 (ru) Аналого-цифровой преобразователь
SU687570A1 (ru) Устройство дл преобразовани серии импульсов
US3395348A (en) System for determining lowest voltage in a plurality of channels operable even when more than one channel has the same minimum voltage
JPH03102266A (ja) パルス幅測定器
SU974575A1 (ru) Аналого-цифровой преобразователь
SU868594A1 (ru) Устройство дл измерени и регистрации однопол рных однократных сигналов
SU737899A1 (ru) Устройство дл автоматического измерени статистических характеристик случайных погрешностей цифровых приборов
SU1365003A1 (ru) Измерительное устройство
SU1487155A1 (ru) Генератор случайного потока импульсов
SU1425458A1 (ru) Цифровое весоизмерительное устройство