SU976493A2 - Binary train generator - Google Patents

Binary train generator Download PDF

Info

Publication number
SU976493A2
SU976493A2 SU813279739A SU3279739A SU976493A2 SU 976493 A2 SU976493 A2 SU 976493A2 SU 813279739 A SU813279739 A SU 813279739A SU 3279739 A SU3279739 A SU 3279739A SU 976493 A2 SU976493 A2 SU 976493A2
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
counter
input
generator
output
Prior art date
Application number
SU813279739A
Other languages
Russian (ru)
Inventor
Владимир Анатольевич Корнев
Анатолий Дмитриевич Корчинов
Алексей Имантович Осис
Original Assignee
Предприятие П/Я Г-4620
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4620 filed Critical Предприятие П/Я Г-4620
Priority to SU813279739A priority Critical patent/SU976493A2/en
Application granted granted Critical
Publication of SU976493A2 publication Critical patent/SU976493A2/en

Links

Landscapes

  • Programmable Controllers (AREA)
  • Pulse Circuits (AREA)

Description

(S) ГЕНЕРАТОР ДВОИЧНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ.(S) BINARY SEQUENCE GENERATOR.

1one

Изобретение относитс  к импульсной технике и может быть использовано в системах контрол  цифровых интегральных схем.The invention relates to a pulse technique and can be used in control systems for digital integrated circuits.

По основному авт.св. Р 88200 известен генератор двоичных последовательной , содержащий элементы И, ИЛИ, ключи, де1 ифраторы, триггер, линию задержки , тактовый генератор, формирователь коротких Импульсов, счетчик импульсов 11 .According to the main auth. P 88200 is a known binary serial generator, containing the elements AND, OR, keys, switches, trigger, delay line, clock generator, driver of short Pulses, pulse counter 11.

Однако п данном генераторе невозможно регулировать длину периода генерируемой последовательности.However, in this generator it is impossible to adjust the length of the period of the generated sequence.

Цель изобретени  - расширение функциональных возможностей за счет регулировани  длины периода генерируемой последовательности.The purpose of the invention is to enhance the functionality by adjusting the period length of the generated sequence.

Поставленна  цель достигаетс  тем, что п генератор двоичных последовательностей , содержащий генератор так товых импульсов, вход которого соедип нен со входом формировател  короткихThe goal is achieved by the fact that a binary sequence generator containing a generator of so-called pulses, the input of which is connected to the input of the generator of short

Claims (1)

импульсов, выход генератора тактовых импульсов подключен к счетному входу п-разр дного счетчика импульсов и через элемент задержки к счетному входу триггера, установочные входы которого через переключатель подключены к установочному входу п-разр дного счетчика- импульсов, разр дные выходы которого подключены ко входам первого и второго дешифраторов, выходы перво10 го из которых соединены с первыми входами элементов И, вторые входы которых подключены к выходам элементов ИЛИ, входы которых через соответствуюJ5 щие ключи подключены к выходам второго дешифратора, выходы элементов И соединены через элемент ИЛИ с информационным входом триггера, дополнительно введены последовательно соеди .неннне блок переключателей, блок сравнени  кодов и элемент ИЛИ, второй вход которого соединен с выходом Лориировател  коротких импульсов, выход допол3ЭУ нигельного элемента ИЛИ подключен к установочному входу п-разр дного счетчика импульсов, а вторые входы блока сравнени  кодов соединены с выходами п-разр дного счетчика импульсов . на чертеже приведена функциональна  схема генератора двоичных последовательностей . Генератор двоичных последовательностей содержит генератор 1 тактовых импульсов, Формирователь 2 коротких импульсов, элемент 3 задержки, пгразр дный счетчик импульсов, дешийраторы , ключи 7 элементы ИЛИ 8, элементы И 9, элемент ИЛИ 10, переключатель 11, триггер 12, выходна  шина 13, шина 14 Пуск, шина 1 Стоп, блок 1б ключей., блок 17 сравнени  кодов, дополнительный элемент ИЛИ 18, Генератор двоичных последовательностей - работает следующим образом. Вначале ключами 7 набирают код дво ичной последовательности, а блоком 1б ключей набирают длину периода последовательности , при этом замкнутое положение ключа соответствует положению 1, а разомкнутое - значению О двоичного кода. Переключатель 11 ставитс  в положение Установка 1 или Ус тановка О в соответствии с кодом в первом такте последовательности. Затем по команде Пуск по шине 1( запускают формирователь 2, служащий дл  формировани  пускового импулвса и генератор 1. Пусковрй импульс через элемент ИЛИ 18 устанавливает счетчик в нулевое состо ние, а триггер 12 в состо ние , определ емое переключателем 11, при этом на выходе триггера 12 будет значение , соответствующее первому такту двоичной последовательности . После окончани  действи  пускового импульса и с приходом первого импульса от генератору 1 счетчик 4 переходит в первое состо ние, в результате чего на выходних шинах дешифраторов 5 и 6 будут единичные выходные сигналы. При замкнутом ключе 7 эти единичные сигналы пройдут через элементы ИЛИ 1 на элементы И 9, затем через элементы ИЛИ 10 на инЛормационный вход триггера 12. Импульс генератора 1, задержанный в элементе 3 задержки, поступит ча счетный вход триггера 12 тогда, когда на его информационном входе будет уже установившеес  значение сигнала, после чего сигнал с инс юрмационного входа триггера 12 О пройдет на выходную шину 13. С приходом следующего импулвса , счетчик переходит во второе состо ние и процедура прохох дени  сигнала повтор етс ; так будет повтор тьс  15 дл  каждого состо ни  счетчика k до тех пор, когда код текущего состо ни  счетчика h совпадает с кодом в блоке 1 набранным ключами блока 16. В этот момент с выхода блока 17 снимаетс  импульси через элемент ИЛИ 18, устанавливает счетчик k в нулевое состо ние, счетчик начинает работать сначала. Таким образом, данный генератор 25 двоичных последсзвательностей, по сравнению с известным, позвол ет перестроитьс  не только на любой наперед заданный вид двоичной последовательности , но и на любую длину периода, ЗО что расшир ет функциональные возможности устройства, Формула изобретени  5 Генератор двоичных последовательностей по авт.св. И° f88200, о т л ич а ц и и с   тем, что, с целью расширени  функциональных возможное40 тей, в него дополнительно введены последовательно соединенные блок переключателей , блок сравнени  кодов и элемент ИЛИ, второй вход которого соединен с выходом формировател  корот45 импульсов, выход дополнительного элемента ИЛИ подключен к установочному входу п-разр дного счетчика импульсов , а вторЫе входы блока сравнени  кодов подключены к выходам п-разу р дного счетчика импульсов, Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 88200, кл. G Об F 1/02, 1973.pulses, the output of the clock pulse generator is connected to the counting input of the n-bit pulse counter and through a delay element to the counting trigger input, the setup inputs of which are connected via a switch to the setup input of the n-bit pulse counter, the bit outputs of which are connected to the inputs of the first and the second decoder, the outputs of the first of which are connected to the first inputs of the AND elements, the second inputs of which are connected to the outputs of the OR elements, the inputs of which through the corresponding J5 th keys are connected to The outputs of the AND elements are connected via the OR element to the trigger information input, additionally connected in series are the switch block, the code comparison unit and the OR element, the second input of which is connected to the output of the short pulse pulse terminal, the output of the nigel element OR is connected to the set-up the input of the n-bit pulse counter; and the second inputs of the code comparison unit are connected to the outputs of the n-bit pulse counter. the drawing shows a functional diagram of the generator of binary sequences. Binary sequence generator contains 1 clock pulse generator, 2 short pulse shaper, delay element 3, common pulse counter, decryptors, keys 7 OR elements 8, AND 9 elements, OR element 10, switch 11, trigger 12, output bus 13, bus 14 Start, bus 1 Stop, block 1b of keys., Block 17 of comparison of codes, additional element OR 18, Generator of binary sequences - works as follows. First, keys 7 dial the code of the binary sequence, and block 1b of keys dials the length of the period of the sequence, while the closed position of the key corresponds to position 1, and the open position corresponds to the value O of the binary code. Switch 11 is set to Set 1 or Set O according to the code in the first cycle of the sequence. Then, by the command Start-up via bus 1 (the driver 2 is started, which serves to form the starting impulse and generator 1. Starting the pulse through the element OR 18 sets the counter to the zero state, and the trigger 12 to the state determined by the switch 11, while the output the trigger 12 will be the value corresponding to the first clock cycle of the binary sequence. After the end of the start pulse and with the arrival of the first pulse from generator 1, the counter 4 changes to the first state, as a result of which, on the output buses of the decoders 5 and 6. There will be single output signals.When the key is closed, 7 these single signals will pass through the elements OR 1 to the elements AND 9, then through the elements OR 10 to the trigger input of the trigger 12. The generator 1 pulse delayed in the delay element 3 will receive a counting input trigger 12, when the signal value already set at its information input, after which the signal from the actuator input of the 12 O trigger will pass to the output bus 13. With the arrival of the next pulse, the counter goes to the second state and the procedure goes through and the signal repeats; this will be repeated 15 for each state of the counter k until the current state code of the counter h coincides with the code in block 1 by typing the keys of block 16. At this moment, the pulse is removed from the output of block 17 through the element OR 18, sets counter k in the zero state, the meter starts up again. Thus, this binary sequence generator 25, as compared to the known one, allows to rebuild not only any predefined kind of binary sequence, but also any length of period, the DZ, which expands the functionality of the device, Invention 5 .sv. And ° f88200, of which there is, in order to expand the functional potential 40, in addition to it are connected in series a switch block, a code comparison block and an OR element, the second input of which is connected to the output of the short-pulse generator, the output of the additional element OR is connected to the installation input of the n-bit pulse counter, and the second inputs of the code comparison unit are connected to the outputs of the n-series pulse number counter, Information sources taken into account during the examination 1. Copyright videtelstvo USSR number 88200, cl. G About F 1/02, 1973. 77 д d fifi Х-X- Дт1 1 I g/lDt1 1 I g / l 4g ТT //// |-о0| -0 УHave tvtv 1212 ЮYU VJVj 1717 I I I liI I I li ьгyr 1one
SU813279739A 1981-04-21 1981-04-21 Binary train generator SU976493A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813279739A SU976493A2 (en) 1981-04-21 1981-04-21 Binary train generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813279739A SU976493A2 (en) 1981-04-21 1981-04-21 Binary train generator

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU488200 Addition

Publications (1)

Publication Number Publication Date
SU976493A2 true SU976493A2 (en) 1982-11-23

Family

ID=20954848

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813279739A SU976493A2 (en) 1981-04-21 1981-04-21 Binary train generator

Country Status (1)

Country Link
SU (1) SU976493A2 (en)

Similar Documents

Publication Publication Date Title
SU976493A2 (en) Binary train generator
US5566138A (en) Counter circuit for controlling the operation of a quartz clock with "one touch" or "fast" electrical resetting of the time
SU1443151A1 (en) Combination device for delaying and shaping pulses
SU1437973A1 (en) Generator of pseudorandom sequences
SU1164626A2 (en) Device for comparing phases
SU771724A1 (en) Shift register
RU2199177C1 (en) Timer
SU1636993A1 (en) Pseudo random sequence generator
SU1213525A1 (en) Generator of pulse duration
SU803118A1 (en) Test text shaping device
SU771891A2 (en) Discrete matched filter
SU1495905A1 (en) Device for synchronization of ac generators
SU1039030A1 (en) Pulse ditributor
SU741463A1 (en) Switching device
SU1130812A1 (en) Seismic wave source control device
SU1265971A1 (en) Device for generating pulse bursts
SU839033A2 (en) Programme-controlled delay device
SU1751845A1 (en) Pulse-width modulator
SU1166089A1 (en) Number sequence generator
SU1757089A1 (en) Shaper of duration of pulses
SU690644A1 (en) Electronic code sensor
SU913608A1 (en) Morse code forming device
SU1265743A1 (en) Polyphase pulsed stabilizer
SU856004A1 (en) Pulse distributor
SU1075373A2 (en) Discrete matched filter