SU970705A1 - Автоматический след щий делитель периодов следовани импульсов - Google Patents

Автоматический след щий делитель периодов следовани импульсов Download PDF

Info

Publication number
SU970705A1
SU970705A1 SU813276281A SU3276281A SU970705A1 SU 970705 A1 SU970705 A1 SU 970705A1 SU 813276281 A SU813276281 A SU 813276281A SU 3276281 A SU3276281 A SU 3276281A SU 970705 A1 SU970705 A1 SU 970705A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
divider
counter
Prior art date
Application number
SU813276281A
Other languages
English (en)
Inventor
Николай Михайлович Громогласов
Игорь Романович Шайняк
Original Assignee
Горьковский Филиал Всесоюзного Научно-Исследовательского Института По Нормализации В Машиностроении
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Горьковский Филиал Всесоюзного Научно-Исследовательского Института По Нормализации В Машиностроении filed Critical Горьковский Филиал Всесоюзного Научно-Исследовательского Института По Нормализации В Машиностроении
Priority to SU813276281A priority Critical patent/SU970705A1/ru
Application granted granted Critical
Publication of SU970705A1 publication Critical patent/SU970705A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

Изобретение относитс  к импульсной технике и предназначено дл  использовани  в автоматических устройствах, в устройствах обработки информации, например , дл  делени  периода следовани  масштабных импульсов, угловых отметок и т. д. Известен делитель периода, построенный на базе триггера, генератора опорной частоты, делител  на заданный коэффициент делени , счетчика числа масштабных единиц опорного генератора , запоминающего регистра и сравнивающего устройства О. Однако известное устройство характеризуетс  недостаточно высокой точностью делени  периода. Наиболее близким по технической сущности к предлагаемому  вл етс  делитель периода следовани  импульсов, содержащий опорный генератор, триггер строба, сумматор, а также два канала делени , каждый из которых содержит последовательно соединенные первый элемент И, управл емый делитель, первый счетчик импульсов, первый регистр, след щий делитель, выход которого подключен к соответствующему входу сумматора , в каждом канале делени  первый вход первого элемента И соединен с выходом опорного генератора, а второй вход - с соответствующим выходом триггера строба и управл ющим входом первого регистра другого канала 2j. Недостатком известного устройства  вл етс  низка  точность делени  периода , св занна  с тем, что остаток, остающийс  в след щем делителе, в дальнейшем не учитываетс , вследствие чего импульсы на выходе устройства формируютс  с опережением своего точного положени . Это опережение возрастает с номером импульса. Цель изобретени  - повышение точности делени  периода следовани  импульсов . Поставленна  цель достигаетс  тем что в автоматический делитель периодов следовани  импульсов, содержащий опорный генератор, триггер строба, су матор, а также два канала делени , каждый из которых содержит последовательно соединенные первый элемент И, управл емый делитель, первый сметчик импульсов, первый регистр, след щий делитель, выход которого подключен к соответствующему входу сумматора, в каждом канале делени  первый вход пер вого элемента И соединен с выходом опорного генератора, а второй вход с соответствующим выходом триггера строба и управл ющим входом первого регистра другого канала, введены в каждый канал второй регистр, второй, третий и четвертый элементы И, второй и третий счетчики импульсов, триггер и элемент задержки, выход которого подключен к управл ющему входу первого счетчика импульсов, а вход - к управл ющим входам первого регистра и втррого регистра, информационные входы которого подключены к выходам управл емого делител , а выходы - к информационным входам второго счетчика, вычитающий вход которого соединен с выходом второго элемента И, а выход с первым входом триггера, второй вход которого соединен с выходом след ще-го делител , а выход - с первыми входами второго и третьего элементов И, вторые входы которых подключены к выходу опорного генератора и к первому входу четвертого элемента И, второй вход которого соединен с выходом третьего счетчика импульсов, а выход - с управл ющим входом след щего делител  при этом выход третьего элемента И подключен ко входу третьего счетчика, информационные выходы которого соединены с управл ющими входами управл емого делител . На чертеже представлена структурна  схема предлагаемого устройства, Устройство содержит два канала делени  1 и 2, каждый из которых COCTO-I ит из первого сметчика 3, первого ре- 50
гистра , след щего делител  5, второго регистра 6, второго счетчика 7, третьего сметмика 8, триггера 9, первого , второго, третьего и четвертого элементов И 10-13, элемента 1 задерж-55 ки и управл емого делител  15, опорный генератор 16, триггер 17 строба, сумматор 18.
периода.

Claims (2)

  1. Как только делитель 5 отсчитает в режиме обратного смета К импульсов генератора 16, он полностью очищаетс  и на его выходе по вл етс  импульс. Этот (и каждый последующий) импульс вновь переписывает кодовую комбинацию числа Устройство работает следующим образом . Импульсный сигнал, период следовани  которого должен быть поделен, поступает на триггер 17 строба. Сигналом с его выхода поочередно открываютс  элементы 10 в каждом канале. Пусть с первым импульсом открываетс  элемент 10 первого канала и импульсы опорного генератора 16 с частотой следовани  fg поступают на делитель 15 с заданным коэффициентом делени  п. С выхода делител  15 импульсы с частотой следовани  f /п заполн ют сметчик 3- Заполнение сметмика 3 продолжаетс  до прихода следующего входного импульса. Врем  между первым и вторым входными импульсами, равное делимому периоду,  вл етс  временем замера . При этом сметчик 3 отсчитывает К Т&х период сигнала импульсов генератора), а в управл емом делителе остаетс  остаток . TBX-K ,. - Т равно М -числу импульсов генератора 16 в делимом периоде. С приходом второго входного импульса триггер 17 строба переходит во второе устойчивое состо ние, элемент 10 закрываетс , импульс со второго выхода триггера 17 строба поступает на управл ющие входы регистра k, регистра 6 и .мерез элемент k на управл ющий вход сметмика 3При этом кодовые комбинации, соответствующие мислам К и I, первое из которых отсмитываетс  сметмиком 3, а второе остаетс  в делителе 15 фиксируетс  в регистре k и регистре 6 соответственно . Сметмик 3 с некоторой задержкой, определ емой элементом , сбрасываетс  в нуль. С приходом второго входного импульса заканчиваетс  врем  замера и начинаетс  врем  отработки, т. е. делени  замеренного периода. Импульсы с генератора 16 мерез открытый элемент 13 родолжают поступать на вымитающий вход делител  5 на информационных входах которого записано число К, равое числу импульсов генератора 16, приход щихс  на п-ую часть делимого К из регистра 4 на информационные вхо ды делител  5. Учет остатка происходит следующим образом. Первый импульс на выхода делител  5 вызывает срабатывание триггера 9 который открывает элементы 11 и 12, пропускающие импульсы генератора 16 на вход счетчика 7 и на вход счетчика 8, в который из управл емого делител  15 поступает код числа п. Как только счетчик 7 в режиме обратного счета отсчитает количество им пульсов генератора 1б, равное остатку t, он полностью очищаетс  и на, его выходе по вл етс  импульс, который вновь перепишет кодовую комбинацию ос татка 1 из регистра 6 и переключит триггер 9 в другое устойчивое состо ние . При этом сигнал с выхода триггера 9 закрывает элементы 11 и 12 и в счетчике 8 записываетс  перва  порци  остатка 1, . Очередной импульс на выходе делител  5 вновь переключает триггер 9Импульсы генератора 16 снова поступают на входы счетчика 7 и счетчика 8 через элементы 11 и 12. Процесс повто р етс , и в счетчике 8 записываетс  следующа  порци  остатка . Так будет повтор тьс  m циклов до тех пор, пока произведение т- не станет равным п. В Момент времени, когда произведение т-Е станет равным п, на выходе счетчи ка 8 по витс  импульс, который закроет элемент 13 на врем  прохождени  одного импульса генератора 16, равное 1/fp . Это равносильно тому, что импульс на выходе след щего делител  5 по витс  с задержкой на врем  1/f, равное времени прохождени  одного импульса при условии, что след щий дели тель 5 отсчитывает всегда одно и то же количество импульсов опорного генератора 16, равное К. Если произведение , то в момент когда счетчик 8 отсчитает число импульсов, равное п, на его выходе по витс  импульс, закрывающий элемент 13 на врем , равное 1/, а оставшийс  в этом цикле счета остаток (т- t)-n запишетс  в счетчике 8 и учтетс  в дальнейшем. В следующем цикле накопление в счетчике 8 начнетс  с этого нового остатка. К концу периода отработки (равного Тп) счетчик 8 освободитс  полностью. На выходе след щего делител  5 образуютс  выходные импульсы, расположенные не эквидистантно. Рассто ние между импульсами в выходной импульсной последовательности имеют значени  и n+--f о 1о Следующий, третий входной импульс вновь мен ет состо ние триггера строСа 17, элемент 10 открываетс  и вновь начинаетс  замер периода. В то же врем  элемент 10 другого канала закрываетс  и другой канал производит отработку (деление) периода входного сиг нала. Далее процесс повтор етс . В запоминающем устройстве регистра и регистра 6 остатка, а следовательно, и S след щем делителе 5 и счетчике 7 сохран етс  код чисел, записанных во врем  предыдущего периода замера. К концу каждого периода замера код чисел , записанных в предыдущем периоде, мен етс , если изменилась длительность периода Т входного импульсного сигнала . При этом в регистре k и регистре 6 записываетс  код новых чисел. Один канал замер ет и отрабатывает нечетные, а другой канал четные периоды входной импульсной последовательности . Выходна  импульсна  последователь- ность формируетс  на выходе сумматора 18. Введение новых блоков в каждый канал: второго регистра, второго счетчика , третьего счетчика, триггера, трех элементов И позвол ет распределить остаток импульсов между интервалами , на которые поде.лен период входного импульсного сигнала, и тем самым повысить точность делени . Задава  соответствующую частоту генератора , можно получить разбиение входной импульсной последовательности с наперед заданной точностью. Повышение точности делени  приводит к повышению качества аппаратуры, в которой будет использовано изобретение . Формула изобретени  Автоматический след щий делитель периодов следовани  импульсов, содер жащий опорный генератор, триггер строба , сумматор, а также два канала делени , каждый из которых содержит последовательно соединенные первый элемент И, управл емый делитель, первый счетчик импульсов, первый регистр. след щий делитель, выход которого подключен к соответствующему входу сумматора , а каждом канале делени  первый вход первого элемента И соединен с выходом опорного генератора, а второй вход - с соответствующим выходом триггера строба -и управл ющим входом первого регистра другого канала, о тличающийс  тем, что, с целью повышени  точности делени , в каждыйканал введены второй регистр, второй, третий и четвертый элементы И, второй и третий счетчики импульсов, триггер и элемент задержки, выход которого подключен к управл ющему входу первого счетчика импульсов, а вход - к управл ющим входам первого регистра и, второго регистра, информационные входы которого подключены к выходам управл емого делител , а выходы - к информационным входам второго счетчика, вычитающий вход которого соединен с выходом второго элемента И, а выходс первым входом триггера, вТорой вход которого соединен с выходом след щего делител , а выход - с первыми входами второго иТретьего элементов И, вторые входы которых подключены к выходу опорного генератора и к первому входу четвертого элемента И, второй вход которого соединен с выходом третьего счетчика импульсов, а выход - с управл ющим входом след щего делител , при этом выход третьего элемента И подключен ко входу третьего счетчика, информационные выходы которого соединены с управл ющими входами управл емого делител . Источники информации, прин тые во внимание при экспертизе 1. Авторс сое свидетельство СССР 1 , кл. Н 03 К 23/00, 25-05.79.
  2. 2. Авторское свидетельство СССР № 255988, кл. Н 03 К 23/00, Ot.11.69.
SU813276281A 1981-04-16 1981-04-16 Автоматический след щий делитель периодов следовани импульсов SU970705A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813276281A SU970705A1 (ru) 1981-04-16 1981-04-16 Автоматический след щий делитель периодов следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813276281A SU970705A1 (ru) 1981-04-16 1981-04-16 Автоматический след щий делитель периодов следовани импульсов

Publications (1)

Publication Number Publication Date
SU970705A1 true SU970705A1 (ru) 1982-10-30

Family

ID=20953635

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813276281A SU970705A1 (ru) 1981-04-16 1981-04-16 Автоматический след щий делитель периодов следовани импульсов

Country Status (1)

Country Link
SU (1) SU970705A1 (ru)

Similar Documents

Publication Publication Date Title
SU970705A1 (ru) Автоматический след щий делитель периодов следовани импульсов
SU1003321A1 (ru) Устройство задержки пр моугольных импульсов
US3125750A (en) Clock pulses
SU902234A1 (ru) Устройство дл расширени интервалов времени
SU892335A1 (ru) Цифровой след щий частотомер
SU1282016A1 (ru) Устройство дл измерени скорости изменени частоты
SU864182A1 (ru) Цифровой измеритель фазового сдвига
SU255988A1 (ru) Автоматический следящий делитель периодов следования импульсных сигналов
SU386402A1 (ru) Автоматический следящий делитель периодов следования импульсных сигналов
SU1136312A1 (ru) Преобразователь угловой скорости вала в код
SU1495779A1 (ru) Устройство дл ввода информации
SU1051432A1 (ru) Импульсное устройство дл измерени скорости
SU828382A1 (ru) Устройство дл формировани сериииМпульСОВ
SU991440A1 (ru) Устройство дл вычислени отношени временных интервалов
SU739517A1 (ru) Устройство дл ввода информации
SU901905A1 (ru) Измеритель соотношени скоростей
SU1322221A1 (ru) Устройство дл измерени среднего периода
SU738138A1 (ru) Устройство дл формировани селекторного строба
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU1411977A1 (ru) Преобразователь угла поворота вала в код
SU445161A1 (ru) Делитель количества импульсов
SU1663555A1 (ru) Устройство дл измерени угловой скорости
SU1005141A1 (ru) Устройство дл измерени времени про влени кинопленки
SU898467A1 (ru) Устройство дл считывани графической информации
SU583442A1 (ru) Анализатор выбросов случайных процессов