соединенные делитель часточы, второ триггер, первый элемент И и: элемент ИЛИ, два формировател импульсов , второй элемент И и формирователь эталонных кодов, вход которого соединен с выходом первого триггера, выходы - с входами дешифратора, пер вый выход распределител импульсов соединен с входом делител частоты тервым входом первого формировател второй вход которого соединен с последним выходом распределител , им 1чульсов, выход - с первым входом второго элемента И, второй вход которого соединен с выходом элемента И-НЕ, третий вход - с выходом элемента задержки, а четвертый вход в л етс входом устройства, вход второго формировател импульсов соединен с выходом генератора импульсов, выход - с вторым входом элемента ИЛИ и входом элемента задержки, выход второго элемента И соединен с первым входом первого триггера, второй вход которого соединен с выходом второго триггера, выход первого триггера соединен с вторым входом первого элемента И, выход элемента ИЛИ соединен с входом дешифратора. На чертеже представлена схема уст ройства. Устройстве содержит индикаторы 1 дешифратор 2, элемент И-НЕ 3, первый триггер 4, ключи 5, генератор 6 импульсов , распределитель 7 импульсов первый фОЕ 1ирователь 8 импульсов, второй формирователь 9 импульсов, элемент 10 задержки, второй элемент И И, делитель 12 частоты, второй триггер 13, первый элемент И 14, элемент ИЛИ 15, формирователь 16 эта лонных кодов, вход 17 устройства. Устройство работает следующим образом . Сигналы с первого и последнего выходов распределител 7 импульсов поступают на входы первого формировател 8 импульсов цикла индикации, который вырабатывает импульс длитель ностью, равной времени опроса всех индикаторов, вход щих в устройство индикации. Второй формирователь 9 коротких импульсов, вход которого .соединен с выходом генератора 6 импульсов, вырабатывает импульсы синхронно с подключением каждого индикатора к источ нику. питани . Длительность импульсов выбираетс небольшой, чтобы не нарушить нормальной работы индикаторов 1 Эти импульсы через элемент ИЛИ 15 поступают на вход гашени дешифратора 2. При наличии импул;ьсов на вхо де гашени все выходы дешифратора 2 станов тс открытыми схемами. Выходы дешифратора соедин ютс с катодами (анодами) индикаторов 1 и с входами элемента И-НЕ 3, который контролирует неразрывность цепей подключени сегментов индикаторов 1 к питающему напр жению. Если цепь сегмента оборвана, то этот обрыв воспринимаетс элементом И-НЕ 3 в момент действи импульса гашени как сигнал ло- гического нул и на выходе элемента И-НЕ 3 по вл етс сигнал логической единицы. Сигналы с выхода элемента И-НЕ 3 и формировател 8 импульсов цикла индикации поступают на входы элемента И 11. На третий вход элемента .И 11 поступают импульсы с формировател 9 коротких импульсов через элемент 10 задержки, обеспечивающий задержку переднего фронта импульсов, компенсирующую задержку элементов 15, 2 и 3. Эти импульсы разрешают прохождение сигнала с выхода элемента И-НЕ 3 (сигнала о неисправности сегментов) во врем цикла индикации на первый вход триггера 4, (в качестве которого используетс D-триггер)/ вызыва , при наличии неисправного сегмента, его переключение в-состо ние логической единицы. Обратное переключение триггера в несходное (нулевое) состо ние осуществл етс сигналом с выхода второго (счетного) триггера в каждом цикле контрол . Так как импульс гашени с формировател 9 коротких импульсов поступает синхронно с опросом индикаторов, то производитс проверка исправности сегментов всех индикаторов устройства. При неисправности сегмента, т.е. при переключении триггера 4 в логическую единицу, формирователь эаталонного кода подает на входы дешифратора 2 код, который соответствует свечению Есех сегментов индикаторов, и по несвет щемус сегменту определ етс неисправный индикатор. Дл идентификации режима подачи тестового кода предусматриваетс мигание всех индикаторов 1,на которых высвечивание всех сегментов чередуетс с гашением индикаторов. Частота мигани задаетс делителем 12 частоты, сигнал с выхода которого поступает на вход счетного триггера 13 и с выхода - на первый вход элемента И 14, на второй вход которого поступает сигнал с выхода триггера 4. Если все индикаторы исправны, D-триггер находитс в исходном состо нии и сигнал , соответствующий логическому нулю , запрещает прохождение сигнала со счетного триггера на вход гашени дешифратора. При обнаружении неисправности триггер 4 переключаетс в состо ние , разреша прохождение сигнала со счетного триггера 13 на вход гашени дешифратора и вызыва тем самым мигание индикаторов 1. При необходимости продолжить работу с неисправньам индикатором 1
нужно подать соответствующий сигнал на третий вход элемента И 11.
Таким образом, предлагаемое устройство обеспечивает контроль сегментных индикаторов в системах динамической индикации, отличающихс по- 5 вышенной надежностью и экономичностью , содержит простые контрольные цепи благодар кратковременному гашению индикаторов в момент определени исправности сегментов, а также 10 обеспечивает возможность идентификадии неисправного сегмента без про-, ведени дополнительных контрольных операций.