SU966914A1 - Двоичный счетчик с контролем ошибок - Google Patents

Двоичный счетчик с контролем ошибок Download PDF

Info

Publication number
SU966914A1
SU966914A1 SU813253239A SU3253239A SU966914A1 SU 966914 A1 SU966914 A1 SU 966914A1 SU 813253239 A SU813253239 A SU 813253239A SU 3253239 A SU3253239 A SU 3253239A SU 966914 A1 SU966914 A1 SU 966914A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
bits
inputs
output
Prior art date
Application number
SU813253239A
Other languages
English (en)
Inventor
Виктор Иванович Горло
Original Assignee
Предприятие П/Я Г-4228
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4228 filed Critical Предприятие П/Я Г-4228
Priority to SU813253239A priority Critical patent/SU966914A1/ru
Application granted granted Critical
Publication of SU966914A1 publication Critical patent/SU966914A1/ru

Links

Landscapes

  • Control By Computers (AREA)

Description

5) ДВОИЧНЫЙ СЧЕТЧИК с КОНТРОЛЕМ ОШИБОК

Claims (2)

  1. Изобретение относитс  к вычислительной технике, в частности к устройствам дл  аппаратного контрол  узлов цифровых вычислительных машин. Известен двоичный .счетчик с контролем ошибок, содержащий двоичный счетчик, контрольный триггео, D-триггеры по числу разр дов двоичного сметчика, элементы ИЛИ- по числу разр дов двоичного счетчика и элемент И. Известное устройство фиксирует одиноч ные и групповые сбои и одиночные сбои происход щие в период между входными импульсами 1 . Недостатком данного устройства  вл етс  его относительна  сложность, поскольку используетс  большое количество О-триггеров и элементов ИЛИ. Известен также двоичный счетчик с контролем ошибок, содержащий входную шину, первый и второй элементы И и контролируемый двоичный счетчик, пр мые и инверсные выходы разр дов которого соединены соответственно с входами первого и второго элементов И , входна  шина соединена с тактовым входом контролируемого двоичного счетчика и дополнительными входами первого и второго элемен-. тов И, выходы которых соединены соответственно с входами первого и второго .делителей на два, входы установки в ноль которых соединены соответственно с выходами второго и первого элементов И, выходы первого и второго делителей частоты соединеиы с входами элемента ИЛИ 2. Недостатком этого устройства  вл етс  то, что оно не фиксирует сбой, прошедшие в период между входными импульсами,что уменьшает глубину контрол .. Цель изобретени  - увеличение глубины контрол . Поставленна  цель достигаетс  тем, что в двоичный счетчик с контролем ошибок, содержащий входную шину, первый, второй элементы И и контролируемый двоичный счетчик, пр мые и инверсные выходы разр дов которого соединены соответственно с входами первого и второго элементов И, входна  шина соединена с тактовым входом контролируемого двоичного счетчика, введены малоразр дный {{двоичный счетчик, третий, четвертый элементы И, элемент неравнозначности и селектор импульсов по длительности , вход которого соединен с выходом элемента неравнозначности, входы которого соединены с выходами третьего и четевртого элементов И, и с пр мыми выходами разр дов малоразр дного двоичного счетчика, инверсные выходы разр дов которого и выход второго элемента И соединены с входами четвертого элемента И, входна  шина со единена с тактовым входом малоразр  ного двоичного счетчика. На чертеже представлена функциональна  схема двоичного счетчика с контролем ошибок. Схема включает контролируемый двоичный счетчик 1 с разр дами.-. , малоразр дный двоичный счетчик 2 с разр дами , эле менты 3-6 И элемент 7 неравнозначности , селектор и импульсов по длительности и входную шину 9. Входна  шина 9 соединена с такт выми входами счетчиков 1 и 2, пр мые и инверсные выходы разр дов 1 счетчика 1 соединены соответственно с входами элементов 3 и t, входы элемента 5И соединены с вы ходом элемента ЗИ ис пр мыми вь1ходами разр дов 2 1-2гЗ счетчика 2, и версные выходы разр дов которого и выход элемента iM соединены со входами элемента 6И, выход которого соединен с первым входом элеме та 7 неравнозначности, второй вход и выход которого соединены соответственно с выходом элемента 5И и со входом селектора 8 импульсов по длительнотси . Устройство работает следующим об разом. При подаче сигнала Сброс разр  ды , счетчика 1 и м лоразр дного счетчика 2 устанавлива ютс  в исходное состо ние - нулевое 966 4 8 случае правильной работы контролируемого счетчика 1 при подаче по шине 9 импульсов счета через определенный промежуток времени в разР дах счетчика устанавливаетс  код 1.. .1 и с пр мых выходов разр дов 1 высокие потенциалы поступают на вход элемента ЗИ, на выходе которого, в случае соападени  сигналов на входах, получаем положительный потенциал, поступающий на один вход элемента 5И, на другие входы которого поступают высокие потенциалы с пр мых выходов разр дов счетчика 2 и в случае совпадени  сигналов на входах- с выхода элемента 5 И получаем потенциал , поступающий на один из входов элемента 7 неравнозначности. Далее, в процессе счета при приходе следующего импульса счета на пр мых выходах разр дов счётчика 1 устанавливаетс  код 00...О, а на инверсных выходах разр дов счетчика 1 уста -. навливаетс  инверсный код по отношению к коду на пр мых выходах, т.е. код 11.... 1 и с инверсных выходов разр дов счетчика 1 высокие потенциалы поступают на входы элемента 4И, на выходе которого в случае совпадени  сигналов на входах получаем потенциал поступающий на один из входов элемента 6 И, на другие входы которого поступают высокие потенциалы с инверсных выходов малоразр дного счетчика 2 и в случае совпадени  сигналов с выхода элемента 6 И получаем импульс, поступающий на другой вход элемента 7 неравнозначности, с которого снимаем сигнал, превышающий длительность сигнала на входе, а именно с выхода элемента 7 неравнозначности получавши импульс , равный двойной длительности Т , где Т - период входных импульсов по шине 9), который далее поступает на вход селектора 8 импульсов по длительности, который реагирует тольео на импульсы заданной длительности, а именноимпульсы, равные длительности импульсов Т,и с выхода селектора 8 в этом случае снимаетс  сигнал исправной работы. В случае по влени  неисправности в работе хот  бы в одном из разр дов счетчика 1 на выходе устройства сигнал исправной работы отсутствует. Рассмотрим случай, когда на входах разр дов счетчика 1 нормальные сочетани  выходных уровней, но один из разр дов отрабатывает не все входные сигналы, например. первый разр д не отреагировал на один из входных импульсов, В этом случае с выходов элементов 3 . и И снимаютс  импульсы, но на выходах элементов 5 и 6И импульсы отсутствуют, так как на их входах сигналы, снимаемые с аыходов элементов 3 и и с выходов разр дов малоразр дного счетчика 2 не сов падают во времени, следовательно, d выхода элемента 7 неравнозначности импульс двойной длительности т отсутствует , т,е, с выхода Селектора 8 импульсов по длительности сигнал исправной работы отсутствует на все врем  счета, несмотр  на то, что произошел единичный сбой. Рассмотрим случай отказа,например второго разр да, когда на пр мом выходе на все врем  счета устанавливаетс  высокий потенициал. В этом случае высокие потенциалы, снимаемые с пр мых выходов разр дов 1 счетчика Ц, поступают на входч элемента ЗИ, с выхода которого снимаетс  импульсна  последовальност совпадающа  во времени с импульсами , снимаемыми с разр да счетчика 1. С выхода элемента 4И снимаем низ кий потенциал, так как на его входах присутствует низкие потенциалы,снимаемые с инверсных выходов разр дов счетчика 1, за исключением сигнала, снимаемого с разр да счетчика 1 - этот низкий потенциал поступает на один из входов элемента 6И, на другие входы второго поступают сигналы , снимаемые с инверсных выходов разр дов малоразр дного счет чика 2, а так как на входе элемента 6И присутствует низкий потенциал, то и с выхода элемента 6И также снимаетс  низкий потенциал, поступающий на один из входов элемента 7 нерав« нозначности, на другой вход которого поступает импульсна  последовател ность , полученна  с выхода элемента 5И. С выхода элемента 7 неравнозначн ти снимаем импульсную последовательность , причем длительность импульса, полученного с выхода элемента 7 неравнозначности , равна длительности импульса снимаемого с выхода разр да контролируемого счет.чика, котора  поступает на вход селектора 8 и который настроен таким образом, что реагирует на импульсы, равные двойной длительности t , таким образом на выходе селектора 8 сигнал исправной работы отсутствует. Контроль работы счетчики в промежутке между счетными импульсами, основан на том,-., что никаких ложных срабатываний одного из разр дов сч тчика 1 не должно быть. В случае сбо , например при ложном срабатывании одного из разр дов счетчика 1, при проникновении помех на выходе устройства сигнал испра- вной работы отсутствует.. Сигнал исправной работы с выхода селектора 8 импульсов по длительности по вл етс  лишь в том случае , когда на его вход поступает сигнал двойной длительн9сти f , т.е. в два раза превышающий длительность им пульса,полученного с выхода разр да, 1-1 счетчика 1. Предлагаемое устройство характеризуетс  высокой надежностью и достоверностью контрол  как при возникновении внезапных отказов од ного или нескольких разр дов C4etчика , так и в случае сбо  или Jnpir никновени  помех.. Формула изобретени  Двоичный счетчик с контролем ошибок , содержащий входную шину, первый и второй элементы И и контролируемый двоичный счетчик, пр мые и инверсные выходы разр дов -которого соединены соответственно с входами первого и второго элементов И, входна  шина соединена с тактовым входом контролируемого двоичного счетчика, о тличающийс  тем, что, с целью увеличени  глубины контроп , в него введены малоразр дный двоичный счетчик, третий, четвертый элементы И, элемент неравнозначности и селектор импульсов по длительности, вход которого соединен с выходом элемента неравнозначности, входы которого соединены с выходами третьего и четвертого элементов И и с пр мыми выходами разр дов малоразр дного двоичного счетчика, инверсные выходы разр дов которого и выход второго элемента И соединены с входами метвертого элемента И, входна  шина соедииена с тактовым входом малоразр лНОГ0 двоичного счетчика. Источники информации,
    прин тые во внимание при экспертизе $ (прототип).
    9669 И
    Г. Авторское свидетельство СССР ff 6666« 5, кл. Н 03 К 21/3, 1978.
  2. 2. Авторское свидетельство СССР №416883, кл. Н 03 К 21/3, 197
SU813253239A 1981-03-03 1981-03-03 Двоичный счетчик с контролем ошибок SU966914A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813253239A SU966914A1 (ru) 1981-03-03 1981-03-03 Двоичный счетчик с контролем ошибок

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813253239A SU966914A1 (ru) 1981-03-03 1981-03-03 Двоичный счетчик с контролем ошибок

Publications (1)

Publication Number Publication Date
SU966914A1 true SU966914A1 (ru) 1982-10-15

Family

ID=20944975

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813253239A SU966914A1 (ru) 1981-03-03 1981-03-03 Двоичный счетчик с контролем ошибок

Country Status (1)

Country Link
SU (1) SU966914A1 (ru)

Similar Documents

Publication Publication Date Title
US4956807A (en) Watchdog timer
SU966914A1 (ru) Двоичный счетчик с контролем ошибок
GB1443486A (en) Binary counters
GB993163A (en) Error detection system
US3613014A (en) Check circuit for ring counter
SU661809A1 (ru) Устройство дл контрол разр дного двоичного счетчика
SU797075A1 (ru) Резервированный счетчик импульсов
RU2122282C1 (ru) Резервированный счетчик импульсов
SU1649523A1 (ru) Счетчик с контролем
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU919090A1 (ru) Устройство дл контрол работы счетчика с потенциальными выходами
SU1149264A1 (ru) Адаптивное резервированное устройство
SU634282A1 (ru) Устройство дл контрол информации по модулю три
SU1192139A1 (ru) Счетное устройство с исправлением сбоев (его варианты)
SU921093A1 (ru) Пересчетное устройство
SU1092728A1 (ru) Счетное устройство с самоконтролем
SU1112593A2 (ru) Дублированный счетчик импульсов
SU1298750A1 (ru) Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках
SU711575A2 (ru) Устройство выдачи текущего кода временного интервала
SU564623A1 (ru) Электронные часы с коррекцией показаний по сигналам проверки времени
SU1550626A1 (ru) Устройство дл коррекции кодов
SU1437869A2 (ru) Устройство дл контрол устойчивости функционировани программ
SU760102A1 (ru) Устройство для контроля счетчиков импульсов
SU657614A1 (ru) Устройство дл контрол двоичного счетчика
SU1312497A1 (ru) Устройство дл обнаружени ошибок в кодах