SU964654A2 - Устройство дл определени параметрической надежности радиоэлектронных устройств - Google Patents

Устройство дл определени параметрической надежности радиоэлектронных устройств Download PDF

Info

Publication number
SU964654A2
SU964654A2 SU813251639A SU3251639A SU964654A2 SU 964654 A2 SU964654 A2 SU 964654A2 SU 813251639 A SU813251639 A SU 813251639A SU 3251639 A SU3251639 A SU 3251639A SU 964654 A2 SU964654 A2 SU 964654A2
Authority
SU
USSR - Soviet Union
Prior art keywords
block
inputs
outputs
output
input
Prior art date
Application number
SU813251639A
Other languages
English (en)
Inventor
Вячеслав Петрович Мальцев
Тамара Васильевна Кулева
Original Assignee
Войсковая Часть 25840
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25840 filed Critical Войсковая Часть 25840
Priority to SU813251639A priority Critical patent/SU964654A2/ru
Application granted granted Critical
Publication of SU964654A2 publication Critical patent/SU964654A2/ru

Links

Landscapes

  • Testing Electric Properties And Detecting Electric Faults (AREA)

Description

С5Ю УСТРОЙСТВО дл  ОПРЕДЕЛЕНИЯ ПАРАМЕТРИЧЕСКОЙ НАДЕЖНОСТИ РАДИОЭЛЕКТРОННЫХ УСТРОЙСТВ
1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при оценке и прогнозирований надежности радиоэлектронной аппаратуры,
По основному авт. св. № 389510 известно устройство дл  определени  параметрической надежности радиоэлектронных устройств, содержащее блок ,о управлени , соединенный непосредственно -и через блок перебора реализаций с наборным полем, непосредственно и через блок тест-сигналов - с блоком физических моделей и с генератором is тактовых импульсов, другой выход которого подсоединен к наборному.полю, анализатор реализации, схемы совпадени , накопители и блок контрол , соединенный с выходом блока физичес- 20 ких моделей, генератором тактовых импульсов, с входом анализатора реализацией и блоком управлени , выход ..
анализатора реализаций соединен с одним из входов схем совпадени , другие входы которых соединены с блоком управлени , а выходы подключены ; к соответствующим накопител м 11.
Недостатком устройства  вл етс  возможность его использовани  при анализе и прогнозировании только постепенных отказов, при этом не обеспечиваетс  получение в результате испытаний дифференциальной и интегральной функции распределени  выходных параметров или накопленного количества отказавших реализаций с учетом внезапных отказов исследуемого устройства.
Цель изобретени  - расширение функциональных возможностей устройства.
Поставленна  цель достигаетс  тем, что в устройство дл  определени  параметрической надежности радиоэлектронных устройств, содержащее блок управлени , соединенный непосредствен396 но и через блок перебора реализаций с илборным полем, непосредственно и через блок тест-сигналов - с блоком физических моделей и с генератором тактовых импульсов, другой выход которого подсоединен к наборному полю, анализатор реализации, схемы совпадени , накопители и блок контрол , соединенный с выходом блока физических моделей, генератором тактовых импульсов, с входом анализатора реали заций и блоком управлени , выход анализатора реализаций соединен с одним их входов схем управлени , другие входы которых соединены с блоком управлени , а выходы подключены к соответствующим накопител м, введены пороговые элементы, блок допусков, блок переключени ,схема сравнени , а также интегратор и генератор шума, iподключенные входами к одному из входов генератора тактовых импульсов, а входами - к входам схемы сравнени  св занной выходом с первым входом блока переключени , соединенного первым и вторым выходами с входами соответственно пороговых элементов и блока допусков, подключенных выходами к входам соответствующих накопителей, причем вход блока контрол  подключен к выходам генератора тактовых импульсов , блока физических моделей испытуемого устройства и соответствующему входу наборного пол  через блок пе оеключени . На чертеже представлена блок-схема устройства. Устройство содержит наборное поле 1, блок 2 перебора реализаций, блок 3 управлени , генератор 4 тактовых импульсов, блок 5 тест-сигналов, блок 6 физических моделей испытуемого устройства , блок 7 контрол , анализатор 8 реализаций, блок 9 датчика внезапных отказов, генератор 10 шума, интегратор 11, схему 12 сравнени , переключатель 13 рода работ, схемы 14 совпадени , накопители 15, пороговые элементы 16, блок 17 допусков. Наборное поле 1 представл ет собой группу реле, управл емых блоком 2 перебора реализаций, коммутирующих своими контактами физические модели изпытуемого устройства в блоке контро л . Блок 2 перебора реализации служит дд  управлени  коммутирующими реле. Блок 3 управлени , построенный по схе ме закольцованного регистра сдвига, управл ет блоком перебора реализаций и координирует работу отдельных блоков устройства. Генератор 4 вырабатывает тактовые импульсы дл  синхронизации работы отдельных блоков устройства с блоком 3 управлени  по заданному режиму. Блок 5 тест-сигналов вырабатывает задаваемый дл  каждого конкретного испытуемого устройства комплекс входных сигналов. Блок 6 физических моделей представл ет собой плату, на которую последовательно с контактами соответствую- .. щих реле наборного пол  1 напа ны элементы блока физических йоделей, заранее отобранные таким образом, чтобы допуск параметра каждого элемента испытуемого устройства был представлен определенным числом элементов в пределах возможного диапазона измерени  параметра. Блок 7 контрол  преобразует любой выходной сигнал испытуемого устройства в вид и величину, удобные дл  обработки и анализа в блоке 8. Анализатор 8 реалиэ-аций представл ет собой счётчик, фиксирующий по окончании очередной реализации число (например, количество импульсов), соответствующее сигналу получаемому в данной очередной реализации физической модели в блоке 6. Блок 9 датчика внезапных отказов представл ет собой устройство, формирующее и выдающее сигнал, соответствующий по величине случаю отклонени  выходного сигнала испытуемого устройства за пределы допуска, через случайные промежутки времени, распределение по показательному закону. Генератор 10 шума блока датчика внезапных отказов вырабатывает стационарные случайные напр жени , которые поступают на схему сравнени . Интегратор 11 вырабатывает мен ющеес  по показательному закону с заданным параметром Напр жение, которое также поступает в схему сравнени . Параметр показательного закона устанавливаетс  в зависимости от испытуемого устройства переключением соответствующих интегрирующих цепочек . Схема 12 сравнени  при поступлении сигналов от генератора шума, превышающих значение мен ющегос  по показатель ному закону напр жени , поступающего от интегратора, вырабатывает сигнал, .соответствующий по величине случаю )отклонени  выходного сигнала испытуе мого устройства за пределы допуска. Схемы 1 совпадени , представленные в количестве,оп|эедел емом заданным числом уровней отклонени  выходного .сигнала, охватывают весь возмож ный диапазон изменени  выходного сиг нала (в цифровом эквиваленте). Блоки 15 предназначены дл  накопл ни  количества реализаций, при которых величина выходного сигнала ( в цифровом эквиваленте) совпадает с установленной соответствующей схемы Н совпадени . Пороговые элементы 16 могут выпол н тьс , например, на элементах релей ного типа с различными уровн ми сраб тывани , но при этом, если через Fit обозначить уровень срабатывани  i-ro порогового элемента, то дл  получени интегральной формулы распределени  должно выполн тьс  соотношение ...п. ...п. Блок 17 допусков может выполн тьс  например, на двух элементах релейного типа с различными уровн ми ,срабатывани  (минимально допустимый и максимально допустимый). Устройство работает следующим образом . Дл  получени  .дифференциальной .функции распределени  выходного сигнала испытуемого устройства с учетом внезапных отказов переключатель 13 рода работ устанавливаетс  в положение при котором наборное поле 1, блок 6 физических моделей и генератор i тактовых импульсов соедин етс  с входом блока 7 контрол , выход схемы 12 сравнени  подключаетс  к входам схем 1 совпадени , а входы узла допусков 17 и пороговых элементов 16 отключены. . После запуска импульсы от генератору Ц тактовых импульсов поступают в блок 3 управлени  и в блок 9 датчика внезапных отказов, которые начинаю функционировать. Блок 3 управлени  выдает команду на замыкание контактов реле наборного пол  1 дл  начала функционировани  данной реали зации испытуемого устройства в блоке 6. Одновременно по команде блока 3 на вход испытуемого устройства подаетс  тест-сигнал от блока, 5. Выходной сигнал испытуемого устройства любого вида преобразуетс  в блоке 7 контрол  в пр мо пропорциональную ему счетную машину, фиксируемую анализатором и реализаций. Затем блок 3 управлени  дает разрешение на параллельное считывание результата с анализатора 8 реализаций на группу схем k совпадени . Схемы 1 совпадени  настроены кажда  на определенное число в цифровом выражении эквивалентное соответствующим квантам, на которые разбит весь возможный диапазон измерений выходного сигнала испытуемого устройства. На выходе схейы совпадени , у которой в данной очередной реализации число совпадает с поступившим из анализатора 8 реализаций, по вл етс  признак совпадени , разрешающий прибавление единицы в св занный с этой схемой накопитель 15- Далее с помощью наборного пол  1 коммутируетс  следующа  реализаци ; В процессе перебора всех возможных реализаций в случайные промежутки времен, соответствующие выбранному закону распределени  внезапных отказов , блок 9 датчика внезапных отказов вырабатывает сигнал, соответствующий по величине случаю отклонени  выходного сигнала испытуемого устройства за пределы допуска, который поступает на- соответствующий накопитель В результате всех циклов испытаний в накопител х собираютс  числа, представл ющие в целом гистограмму, т.е. дифференциальную функцию распределени  выходного сигнала испытуемого устройства с учетом внезапных отказов. Дл  получени  интегральной функции распределени  выходного сигнала испытуемого устройства с учетом внезапных отказов устройство функционирует следующим образом. Наборное поле 1, блоки 2 и 3, генератор 4, блоки 5, 6 и 9 и накопители 15 выполн ют те же функции, что и при получении дифференциальной функции распределени . Вместо схем I совпадени  подключены пороговые элементы 16, вход которых соединен через переключатель 13 рода работ свыходом блока 6 физических моделей, генератором тактовых импульсов и блоком 9 внезапных отказов, а выход - с накопител ми 15. Блок 7 и анализатор 8 и их св зи соответственно не нужны.
8 результате в накопител х 15 со- бираютс  числа, представл ющие в целом интегральную функцию распределени  выходного сигнала испытуемого устройства с учетом внезапных отказов
Дл  получени  накопленного количества отказавших реализаций с учетом внезапных отказов устройство работает следующим образом.
Наборное поле 1, блоки 2 и 3 э генератор k, блоки 5, 6 и 9, накопители 15 выполн ют прежние функции, Блок 7 анализатор 8, схемы Т совпадени  и их св зи соответственно исключаютс . , . / ;
Блок 17 допусков подключен через переключатель 13 РРда работ к выходу блока 6 физических моделей, выходу блока 9 датчика внезапных отказов и В:х6ду накопител  15, а также св зан с генератором А тактовых импульсов и блоком 3 управлени .
В результате всех циклов испытаний накопитель 15 заполн ет отказавшие реализации.
Таким образом, устройство обеспечивает расширение функциональных возможностей устройства за счет обеспечени  непосредственыого и автоматического получени  в результате испытаний дифференциальной и интегральной функции распределени  выходных параметров или накопленного количества отказавших реализаций с учетом внезапных отказов исследуемого устройства , что повышает качество оценки и прогнозировани  надежности радиоэлектронной аппаратуры.
формула изобретени 
I Устройство дл  определени  параметрической надежности радиоэлектронных устройств по авт. св. № 389510 отличающеес  тем, что, с целью расширени  функциональных возможностей устройства, в него введены пороговые элементы, блок допусков, блок переключени , схема сравнени , а также интегратор и генератор шума, подключенные входами к одному из входов генератора тактовых импульсов, а выходами - к входам схемы сравнени , св занной выходом с первым входом блока переключени , соединенного первым и вторым- выходами с входами соответственно пороговых элементов и блок допусков, подключенНь1Х выходами к входам соответствующих накопителей, причем вход блока-контрсгл  подключен к выходам генератора импульсов , блокач()изических моделей испытуемого устройства и соответствующему входу наборного пол  через блок переключени .
Источники информации, прин тые во внимание при экспертизе
1. Авторское свидетельство СССР № ЗВ9510, кл. G 66 F , 1971 (прототип).

Claims (1)

  1. Формула изобретения
    Устройство для определения параметрической надежности радиоэлектронных устройств по авт. св. N° 389510, to отличающееся тем, что, с целью расширения функциональных возможностей устройства, в него введены : пороговые элементы, блок допусков, блок переключения, схема сравнения, 15 а также интегратор и генератор шума, подключенные входами к одному из входов генератора тактовых импульсов, а выходами - к входам схемы сравнения, связанной выходом с первым входом 20 блока переключения, соединенного первым и вторым- выходами с входами соответственно пороговых элементов и блока допусков, подключенных выходами к входам соответствующих накопителей, причем вход блока ^контроля подключен к выходам генератора тактовых импульсов, блока физических моделей испытуемого устройства и соответствующему входу наборного поля через блок переключения.
SU813251639A 1981-02-27 1981-02-27 Устройство дл определени параметрической надежности радиоэлектронных устройств SU964654A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813251639A SU964654A2 (ru) 1981-02-27 1981-02-27 Устройство дл определени параметрической надежности радиоэлектронных устройств

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813251639A SU964654A2 (ru) 1981-02-27 1981-02-27 Устройство дл определени параметрической надежности радиоэлектронных устройств

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU389510A Addition SU84866A1 (ru) 1948-12-31 1948-12-31 Способ проходки шахт колонковым бурением

Publications (1)

Publication Number Publication Date
SU964654A2 true SU964654A2 (ru) 1982-10-07

Family

ID=20944349

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813251639A SU964654A2 (ru) 1981-02-27 1981-02-27 Устройство дл определени параметрической надежности радиоэлектронных устройств

Country Status (1)

Country Link
SU (1) SU964654A2 (ru)

Similar Documents

Publication Publication Date Title
US4147050A (en) Apparatus for testing a capacitance responsive gaging system
SU964654A2 (ru) Устройство дл определени параметрической надежности радиоэлектронных устройств
CN107430172A (zh) 使用放电脉冲测量的电池监测设备和方法
US3471779A (en) Method and apparatus for testing dynamic response using chain code input function
SU389510A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ ПАРАМЕТРИЧЕСКОЙ НАДЕЖНОСТИ РАДИОЭЛЕКТРОННЫХ УСТРОЙСТВ
SU657356A1 (ru) Способ градуировки виброизмерительных трактов
SU647695A1 (ru) Устройство дл контрол динамических параметров интегральных микросхем
SU907829A1 (ru) Устройство дл оценки эффективной избирательности приемника
SU1624369A1 (ru) Способ обнаружени неисправных элементов электрической схемы
SU767553A1 (ru) Стенд дл подготовки виброизмерительных трактов к натурным испытани м
SU392463A1 (ru) Устройство для диагностического контроля
SU879607A1 (ru) Устройство дл определени плотности распределени веро тностей случайных процессов
SU584266A1 (ru) Измеритель динамических параметров электронных блоков
SU920733A1 (ru) Устройство дл проверки полноты тестов
SU1471064A1 (ru) Устройство дл измерени сигналов параметрических преобразователей
SU789894A1 (ru) Устройство дл проверки делителей напр жени
SU1497594A1 (ru) Способ диагностировани электронных блоков
SU458833A1 (ru) Устройство дл определени надежности по постепенным отказам
SU1425812A1 (ru) Устройство дл определени средних значений сигналов
SU708507A1 (ru) Измеритель временных характеристик переходных процессов
SU691792A1 (ru) Цифровое автоматическое устройство дл измерени магнитных параметров посто нных магнитов
SU868778A2 (ru) Устройство дл проведени матричных испытаний микроэлектронных схем
SU819757A2 (ru) Устройство дл контрол техни-чЕСКиХ Об'ЕКТОВ
SU984046A1 (ru) Измерительный коммутатор
SU773567A1 (ru) Цифровой анализатор интервалов времени