SU963082A1 - Устройство дл отображени информации - Google Patents

Устройство дл отображени информации Download PDF

Info

Publication number
SU963082A1
SU963082A1 SU813271163A SU3271163A SU963082A1 SU 963082 A1 SU963082 A1 SU 963082A1 SU 813271163 A SU813271163 A SU 813271163A SU 3271163 A SU3271163 A SU 3271163A SU 963082 A1 SU963082 A1 SU 963082A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
input
output
inputs
trigger
Prior art date
Application number
SU813271163A
Other languages
English (en)
Inventor
Михаил Николаевич Дворецкий
Original Assignee
Предприятие П/Я Р-6856
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6856 filed Critical Предприятие П/Я Р-6856
Priority to SU813271163A priority Critical patent/SU963082A1/ru
Application granted granted Critical
Publication of SU963082A1 publication Critical patent/SU963082A1/ru

Links

Landscapes

  • Recording Measured Values (AREA)

Description

(5) УСТРОЙСТВО дл  ОТОБРАЖЕНИЯ ИНФОРМАЦИИ

Claims (2)

  1. Изобретение относитс  к информационно-измерительной технике и может быть использовано дл  регистрации однократных процессов. Известно устройство дл  отображени  информации, содержащее последовательно соединенные аналого-цифровой преобразователь, блок пам ти, распределитель и индикаторное устройство . Принцип работы такого устройства заключаетс  в следующем.. Аналого-цифровой преобразователь служит дл  преобразовани  аналогового сигнала в цифровой эквивалент. Через рав iHbie промежутки времени цифровой код амплитуды сигнала записываетс  в блок пам ти.Запись происходит до полного заполнени  ее, после чего устройство переходит в режим отображени  записанного сигнала Г 11. Недостатком данного устройства  вл етс  отсутствие обработки значений сигнала в темпе эксперимента, что ограничивает их функциональные возможности . Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  отображени  информации , содержащее газоразр дную панель, горизонтальные шины которой соединены с дешифратором, св занным с блоком пам ти, вертикальные шины - с :распределителем импульсов переключени  панели, аналого-цифровой преобразователь и компаратор, соединенные с входной шиной, коммутатор, два гера, элементы И и ИЛИ причем коммутатор соединён с аналого-цифровым преобразователем, блоком пам ти, выходами первого триггера, и одним из входов первого элемента И, второй вход которого соединён с компаратором, а третий вход - с одним из выходов второго триггера, выход первого элемента И соединен с первыми входами элемента ИЛИ и второго триггера, вто39 рой вход элемента ИЛИ подключен к выходу второго элемента И, второму входу второго триггера и входу первого триггера, выход элемента ИЛИ подключен к распределителю импульсов переключени  панели, соединенному с одним из входов второго элемента И, другой вход которой соединен с другим входом второго триггера ; 2 J. Однако таким устройством нельз  с большей частотой дискретизации регистрировать отдельные участки сигнала , что существенно снижает область его применени . Цель изобретени  - расширение области применени  устройства за счет возможности отображени  участков про цесса исследуемого сигнала. Поставленна  цель достигаетс  тем что устройство дл  отображени  информации , содержащее газоразр дную индикаторную панель, горизонтальные и вертикальные шины которой подключены к выходам дешифратора и распределител  импульсов соответственно, первый вход распределител  .ийпульсов . вл етс  первым входом устройства, а второй вход и соответствующий соединены с .выходом элемента ИЛИ и первым входом первого элемента И соответственно, второй вход первого элемента И подключен к нулевому выходу первого триггера, а выход - к установочным входам первого и второго триггеров и первому входу элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, первый, второй и третий входы которо го подключены к единичным выходам пе вого и второго триггеров и выходу сх мы сравнени  соответственно, первый вход схемы сравнени   вл етс  вторым входом устройства, а второй вход сое динен с входом аналого-цифрового пре образовател  и  вл етс  третьим входом устройства, выход аналого-цифрового преобразовател  подключен к пер вому информационному входу первого коммутатора, второй информационный вход и выход которого соединены с вы ходом и входом блока пам ти соответственно , а управл ющие входы - с еди ничным и нулевым выходами второго . триггера, содержит второй коммутатор . один из информационных входов которо го подключен к выходу блока пам ти, а выход - к входу дешифр1атора, группу блоков пам ти, информационные вхо ды которых соединены с выходом аналого-цифрового преобразовател , первые управл ющие входы - с единичным выходом второго триггера, а выходы с соответствующ ими информационными входами второго коммутатора, группу элементов И, выходы которых подключены к вторым управл ющим входам соответствующих блоков пам ти группы. группу элементов ИЛИ, выходы которых соединены с первыми входами соответствующих элементов И группы, а первые входы с единичным выходом второго триггера, группу счетчиков, счетные входы которых соединены с вторыми входами элементов И группы и  вл ютс  четвертым входом устройства , группу триггеров, единичные входы которых подключены к выходу переполнени  соответствующего счетчика группы, а выходы - к вторым входам соответствующих элементов ИЛИ . группы, третий коммутатор, выходы которого соединены с входами установки в нуль группы триггеров и группы счетчиков и с управл ющими входами второго/коммутатора, а первый вход  вл етс  п тым входом устройства и блок фиксации признака, вход которого подключен к выходу аналого-цифрового преобразовател , а выход - к второму входу третьего коммутатора, управл ющий вход которого соединен с единичными выходом второго триггера. Блок фиксации признака содержит группу регистров, первые входы которых соединены с первыми входами соотв етствующих схем сравнени  группы и  вл ютс  входом блока, выходы регистров группы подключены к вторым входам соответствующих схем сравнени  группы, а выходы схем сравнени  группы соединены с вторыми входами соответствующих регистров группы и  вл ютс  выходом блока. На фиг. 1 представлена функциональна  схема устройства; на фиг.2 временные диаграммы работы устройства , . - - . , Устройство содержит аналого-цифровой преобразователь 1, первый коммутатор 2, блок 3 пам ти, дешифрУатор , газоразр дную индикаторную панель 5, распределитель 6 импульсов, схему 7 сравнени  первый триггер 8, второй триггер 9 первый элемент И 10, второй элемент И 11, элемент ИЛИ 12, Второй коммутатор 13, rpyriny блоков Ц пам ти, группу элементов И 15, группу элементов ИЛИ 16, группу счет чиков 17 группу триггеров 18,блок 19 фиксации признака, третий коммутатор 20, группу регистров 21, и группу схем 22 сравнени . . Устройство работает следующим образом . Запись сигнала в блок 3 пам ти на чинаетс  при подаче сигнала.на нулевой вход зторого триггера 9- Триггер 9 переводитс  в нулевое состо ние и первый коммутатор 2 разрывает цепь св зи выхода блока 3 пам ти с его вх дом и замыкает цепь св зи аналогоцифрового преобразовател  1 через первый коммутатор 2 с блоком 3 пам т Коды с аналого-цифрового преобразовател  1 поступают в блок 3 пам ти, в котором продвигаютс  с частотой развертки fp.flo момента превышени  сигналом уровн  синхронизации информаци  в блоке 3 пам ти посто нно обновл етс , путем вытеснени  более, старых кодов новыми. При достижении входным сигналом уровн  Up схема 1 сравнени  формирует импульс, кото-рый через второй .элемент И 11 поступает на нулевой вход первого триггера 8 и устанавливает его в нулевое состо ние. I Этим же импульсом через элемент ИЛИ 12 сбрасываетс  распределитель 6 импульсов переключени  панели в ну левое состо ние. После момента синхронизации в блок 3 пам ти будут записаны , п-р значени  сигнала, где п длина регистров блока 3 пам ти; р заранее выбранное число ординат процесса до момента синхронизации. После этого распределитель 6 импульсов переключени  панели формирует импульс , который проход  через первый элемент И 10 устанавливает два триггера 8 и 9 в исходное состо ние. При этом первый коммутатор 2 замыкает блок. 3 пам ти в кольцо. Устройство переходит в режим воспроизведени . Запись сигнала сопровождаетс  параллельной записью отдельных участков исследуемого сигнала в группу бл ков 1 i пам ти. Каждый из блоков пам  ти группы переводитс  в режим записи сигналов с выхода второго триггера 9. Коды с аналого-цифрового преобразовател  1 поступают на информационные входы блоков пам ти группы и продвигаютс  в них с частотой k- fp. Назначение блоков пам ти группы состоит -в точной регистрации нала в области заданного признака. Основным элементом управлени  записью в блок пам ти группы  вл етс  блок 19 фиксации признака, который имеет л1 каналов дл  выделени  всевозможных признаков сигнала. Блок содержит группу регистров 21 и группу схем 22 сравнени . В регистре группы 21 хранитс  максимальное значение сигнала А1 (фиг. 2), которое .присутствует при данном измерении . Этот код сравниваетс  на схеме 22 сравнени  с текущим значением А2 (фиг. 2). Если в некоторый момент времени получим А27А1, то схема .22 сравнени  формирует импульс сброса, который через третий коммутатор 20 поступает на вход одного из триггеров группы, например, первого, и вход установки нул  первого счетчика группы {момент синхронизации). Триг|Гер устанавливаетс  в единичное срSсто ние и через соответствующий ИЛИ 16 группы открывает соот1ветствующий элемент И группы 15. Коды с аналого-цифрового преобразовател  1 записываютс  в один из блоков k пам ти группы. Одновременно с частотой k-fp заполн етс  первый счетчик 17 группы и при его переполнении триггер 18 группы переводитс  в нулевое состо ние. Импульсы развертки k-fp не проход т через элемент И группы 15 на один из блоков k пам ти. Запись в блок 1A группы пам ти прекращаетс . Если на схему 22 сравнени  группы поступит код с аналого-цифрового преобразовател  1 в режиме записи больший,чем запомнен в регистре 21 группы, то на выходе блока 19 фиксации признака сформируетс  импульс, который сбросит свой счетчик оп ть в нуль и запись повторитс  с этого момента, времени. Одновременно в регистр 21 группы перепишетс  данный код. Третий коммутатор 20 служит дл  подключени  одного из каналов блока фиксац.ии признака 19 к одним из свободных счетчиков группы 1 и триггеров группы 18. Выбор нужного признака осуществл етс  путем подачи управл ющего сигнала по п тому входу устройства (фиг, 1). При одном измерении MoiKHo задать всего п признаков. При переключении второго триггера 9 в нулевое состо ние, блоки 1 4 пам ти группы перевод тс  в режим воспроизведени , одновременно через элементы ИЛИ 16 открываютс  элементы И 15 и импульсы тактовой частоты f поступают на блоки 14 пам ти, обеспечива  непрерывную выдачу дчсодов на входы второго коммутатора 13. Дл  отображени  информации от одного и.з блоков 1 пам ти группы, необходимо подать управл ющий импульс по п тому входу устройства. При этом третий коммутатор 20 сформирует управл тций сигнал, которым подключаютс  выходы одного из блоков Т пам ти, группы через второй коммутатор 13 на вход дешифратора . На газоразр дной инди каторной панели 5 отобразитс  запи1санный участок сигнала. С введением дополнительно в устройство группы блоков пам ти, группы элементов И, третьего коммутатора, труппы элементов ИЛИ, блока фиксации признака, группы счетчиков, и группы триггеров с соответствующими св з ми между ними позволило повысить точность регистрации не только всего сигнала, но и отдельных его :частей. Причем запись отдельны х участков осуществл етс  с большей точностью,мто дает ве зможность более точно измер ть отдельные параметры сигнала и одновременно иметь форму сигнала в целом. В св зи с этим эффективно применение изобретени  в медицине, геодезии , радиолокации, где необходимо исследовать формы различных сигналов и сопоставить их с образцовыми. Формула изобретени  1. Устройство ДЛЯ отображени  информации , содержащее газоразр дную индикаторную панель, горизонтальные и вертикальные шины которой подключены к выходам дешифратора и распределител  импульсов соответственно, первый вход распределител  импульсов  вл етс  первым входом устройства, а второй вход и соответствующий выход соединены с выходом элемента ИЛИ и первым входом первого элемента И соответственно , второй вход первого элейента И подкгнрчен к нулевому выхо ду первого триггера, а выход - к уст новочным входам первого и второго триггеров и первому входу элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, первый, второй и третий входы которого подключены к единичным выходам первого и второго триггеров и выходу схемы сравнени  соответственно, первый вход схемы сравнени   вл етс  вторым входом устройства, а второй вход соединен с входом аналого-цифрювого преобразовател  и  вл етс  третьим входом устройства, выход аналого-цифрового преобразовател  подключен к перiBOMy информационному входу первого соммутатора, второй информационный вход и выход которого сйединены с выводом и входом блока пам ти соответственно , а управл ющие входы - с единичным и нулевым выходами второго триггера, о т л и ч а ю щ е е с   тем, что, с целью расширени  применени  устройства за счет возможности отображени  участков процесса исследуемого сигнала, оно содержит второй коммутатор, один из информационных входов которого подключен к выходу блока пам ти, а выход - к вхо ДУ дешифратора, группу блоков пам ти, информационные входы которых соединены с выходом аналого-цифрового преобразовател , первые управл ющие входы - с единичным выходом второго триггера V а выходы - с соответствующими информационными входами второго коммутатора, группу элементов И, выходы которых подключены к вторым управл ющим входам соответствующих блоков пам ти группы, группу элементов ИЛИ, выходы которых соединены с первыми входами соответствующих элементов И группы, а первые входы - с единичным выходом второго триггера, группу счетчиков, счетные входы которых соединены с вторыми входами элементов И группы и  вл ютс  четвертым входом устройства, группу триггеров, единичные входы которых подключены к выходу переполнени  соответствующего счетчика группы, а выходы - к вторым входам copTBeTctByKe(ix элементой ИЛИ группы, третий коммутатор, выходы которого соединены с установки в нуль группы триггеров и группы счетчиков и с управл ющими входами второго коммутатора, а первый вход  вл етс  п тым входом устройства, и блок фиксации признака, вход которого подключен к выходу аналого-цифрового преобразовател , а выход - к второму входу третьего коммутатора, управл ющий вход которого соединен с единичным выходом йторого триггера. 2. Устройство по п. 1, о т л и ч а ющ е ес  тем, что блок фиксации признака содержит группу регистров , первые входы которых соединены с первыми входами соответствующих схем сравнени  группы и  вл ютс  входом блока, выходы регистров группы подключены к вторым входам соответствующих схем сравнени  группы, а выходы схем сравнени  группы соединены 96308 S 10 210 с вторыми входами соответствующих регистров группы и  вл ютс  выходом блока. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР tf 516070, кл.б Об К 15/18, 1975.
  2. 2.Авторское свидетельство СССР tf 525977, кл. G Об К 15/18, 1976 ( прототип).
SU813271163A 1981-04-09 1981-04-09 Устройство дл отображени информации SU963082A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813271163A SU963082A1 (ru) 1981-04-09 1981-04-09 Устройство дл отображени информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813271163A SU963082A1 (ru) 1981-04-09 1981-04-09 Устройство дл отображени информации

Publications (1)

Publication Number Publication Date
SU963082A1 true SU963082A1 (ru) 1982-09-30

Family

ID=20951724

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813271163A SU963082A1 (ru) 1981-04-09 1981-04-09 Устройство дл отображени информации

Country Status (1)

Country Link
SU (1) SU963082A1 (ru)

Similar Documents

Publication Publication Date Title
US3675127A (en) Gated-clock time measurement apparatus including granularity error elimination
SU963082A1 (ru) Устройство дл отображени информации
US3566095A (en) Basic time interval integrator
SU900197A1 (ru) Устройство регистрации формы периодических коротких сигналов
SU1416979A1 (ru) Устройство дл определени объема выборки параметров контрол
SU746629A1 (ru) Устройство дл отображени информации
SU1381419A1 (ru) Цифровой измеритель длительности временных интервалов
SU588550A1 (ru) Генератор случайных импульсных потоков
SU767966A1 (ru) Устройство дл измерени длительности переходного процесса
SU1015266A1 (ru) Устройство дл измерени температуры
SU1051728A1 (ru) Устройство проверки счетчиков
SU605219A1 (ru) Устройство дл определени логарифма отношени двух сигналов
SU739583A1 (ru) Устройство дл отображени информации
SU970267A1 (ru) Цифровой регистратор формы периодических сигналов
SU1282105A1 (ru) Устройство дл ввода информации
SU959147A1 (ru) Устройство дл регистрации однократных процессов
SU1242839A1 (ru) Устройство дл измерени и анализа импульсных перенапр жений
SU1172055A1 (ru) Устройство дл автоматического определени коэффициента ошибок в каналах св зи
SU676937A1 (ru) Электроизмерительный прибор
SU1385105A1 (ru) Устройство сигнатурного контрол проводных соединений
SU413432A1 (ru)
SU1147997A1 (ru) Устройство дл измерени отношени частот
SU1612312A1 (ru) Устройство дл моделировани процесса контрол программного обеспечени
SU733100A1 (ru) Устройство дл определени длительности переходного процесса
SU1075270A1 (ru) Статистический анализатор