SU955017A1 - Устройство дл сопр жени канала ввода-вывода с внешними устройствами - Google Patents
Устройство дл сопр жени канала ввода-вывода с внешними устройствами Download PDFInfo
- Publication number
- SU955017A1 SU955017A1 SU803221970A SU3221970A SU955017A1 SU 955017 A1 SU955017 A1 SU 955017A1 SU 803221970 A SU803221970 A SU 803221970A SU 3221970 A SU3221970 A SU 3221970A SU 955017 A1 SU955017 A1 SU 955017A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signal
- input
- output
- node
- channel
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Description
1
Изобретение относитс к вычислительной технике, в частности к устройствам дл сопр жени внешних устройств с каналом ввода-вывода.
Известны устройства дл сопр жени канала ввода-вывода с внeшни и устройствами, содерх ащие блокуправлени , триггеры с логическими элементами И, ИЛИ, НЕ, регистр модификации обмена, дешифратор режимов обмена, ,„ логические элементы И, ИЛИ, НЕ приема и выдачи данных и команд Г1 и 2.
Недостаток этих устройств заключаетс в том, что их реализаци св зана с большими аппаратными затратами.
Наиболее близким к предлагаемому вл етс устройство сопр жени , содержащее группы шин управлени и идентификации интерфейса ввода-вывода, блок команд, блок состо ни , блок уточнен-го ного состо ни , блок управлени , блок адреса, блок контрол , генератор четности , генератор адреса, элементы И, ИЛИ, НЕ 3.
Однако известное устройство требует значительных затрат оборудовани .
Цель изобретени - сокращение оборудовани .
Поставленна цель достигаетс тем, что в устройство дл сопр жени канала ввода-вывода с внешними устройствами , содержащее блок формировани сигналов идентификации, выход которого соединен с информационным входом блока формировани команд и с выходной шиной внешнего интерфейса, блок формировани состо ни , выход которого соединен с признаковым входом блока формировани команд и с выходной шиной- внешнего интерфейса, блок задани режима, выход которого соединен с установочными входами блоков формировани сигналов идентификации и состо ни , блок формировани запроса , выход которого соединен с запросным входом блока формировани состо ни , причем первый кодовый вход устройства соединен с признаковыми вхо3955 дами блоков формировани сигналов идентификации, формировани состо ни формировани запроса и задани режима с задающим входов блока формировани команд и через входную шину внешнего интерфейса - с первым кодовым выходом устройства, выходна шина внешнего интерфейса соединена с входом выборки блока задани режима и с вторыми кодовыми входом и выходом устройства, введены блок управлени сеансом св зи, причем выход блока фор мировани команд соединен с задающими входами блока формировани сигналов Идентификации, блока формировани cor 1сто ниЯ блока управлени сеансом св зи, с выходной шиной внутреннего интерфейса , со сбросовыми входами блока формировани запроса и блока задани режима, выход которого соединен с установочным входом блока управлени |сеансом св зи, третий кодовый вход устройства соединен с входом сравнени адреса блока формировани состо ни , с входом записи-чтени блока фор мироиани сигналов идентификации, с запускающими входами блока задани ре жима и блока формировани запроса, с входом разрешени приема блока управлени сеансом св зи, вход разрешени передачи которого соединен с выходной шиной внешнего интерфейса, первый кодовый вход устройства соединен с признаковым входом блока управлени сеансом св зи, выход которого с единен с установочным входом блока за дани режима, с входом выборки блока формировани команд, с разрешающими входами блока формировани сигналов идентификации и блока формировани состо ни , с выходной шиной внутреннего интерфейса, третий кодовый вход устройства через входную шину внутрен него интерфейса соединен с третьим кодовым выходом устройства, а выходна шина внутреннего интерфейса соеди нена с четвертыми кодовыми входом и выходом устройства. Причем блок управ лени сеансом св зи содержит узел начальной выборки, узел выдачи байта состо ни , узел выдачи информации, узел установки адреса, регистр сдвига , группу ,(ентов Ни элемент ИЛИ, причем вход разрешени приема блока выдачи соединен со стробирующими входами узла выдачи байта состо ни , узла начальной выборки, узла выдачи информации, с первым входом элементов И группь), признаковый вход блока 4 соединен с идентификационными входами узла начальной выборки,узла выдачи ин формаций, узла установки адреса,узла выдачи байта состо ни ,с продвигающим входом регистра сдвига и с вторым входом элементов И группы, задающий вход блока соединен с гас щими входами узла начальной выборки, узла выдачи байта состо ни ,узла установки адреса и узла выдачи информации, вход разрешени передачи блока соединен с разрешающими входами регистра сдвига, узла выдачи информации, узла установки адреса и с третьими входами элементов И группы, установочный вход блока соединен с установочными входами узлов выдачи байта состо ни и выдачи информации, выходы узла начальной выборки и регистра сдвига соединены соответственно с четвертым и п тым входами элементов И группы, выходы узлов выдачи информации, выдачи байта состо ни и установки адреса соединены с входами элемента ИЛИ, выходы узлов выдачи информации, выдачи байта состо ни , начальной выборки , выход элемента ИЛИ и первый п тый выходы элементов И группы вл ютс выходом блока. Узел начальной выборки содержит элемент И и триггер, причем выход элемента И соединен с установочным входом триггера, гас щий вход узла - с гас щим входом триггера, а стробирующий вход блока и идентификационный вход блока, содержащий входы идентификаторов работы, разрешени выборки, выборки и адреса, соединены с соответствующими входами элемента И, а пр мой выход триггера вл етс выходом блока. Кроме того, узел выдачи информации содержит три элемента И, элемент ИЛИ и триггер, причем выходы элементов И через элемент ИЛИ соединены с установочным входом триггера, гас щий вход которого соединен с гас щим входом узла, пр мой выход триггера вл етс выходом узла, входы идентификатора управлени , идентифи катора информации, образующие идентификационный вход узла , соединены с первыми входами соответственно первого и второго элементов И, гас щий вход узла соединен с вторым входом первого элемента И, входы требовани передачи данных и чтени , образующ1;1е стробирующий вход узла, соединены соответственно с третьим и четвертым входами первого элемента И, установочный вход узла соединен с вторым входом второго элемента И, разрешающий вход узла соеди нен с первым входом третьего элемента И, второй вход которого соединен с первым входом второго элемента И, третий четвертый входы первого эле мента И соединены соответственно с третьими и с четвертыми входами второго , третьего элементов И. Узел выдачи байта состо ни содер жит два элемента И, элементы ИЛИ и триггер, причем выходы элементов И через элемент ИЛИ соединены с устано вочным входом триггера, гас щий вход которого соединен с гас щим входом у ла,пр мой выход триггера вл етс выхо дом узла,стро6ирующий вход узла соединен с первыми входами первого и второго элементов И, установочный вход узла соединен с вторым входом первого эле мента И, гас щий вход узла соединен с вторым входом второго элемента И, а идентификационный вход узла соединен с третьими входами первого и вто рого элементов И. Причем узел установки содержит дв Элемента И, элемент ИЛИ и триггер, причем выходы элементов И через элемент ИЛИ соединены с установочным вх дом триггера, гас щий вход которого соединен с гас щим входом узла, пр мой выход триггера вл етс выходом узла, входы выборки и идентификации адреса канала, образующие идентификационный вход узла, соединены с пер выми и вторыми входами соответственно первого и второго элементов И, входы идентификации работ и идентификации адреса абонента, образующие разрешающий вход узла, соединены с третьими входами соответственно первого и второго элементов И. На фиг. 1 представлена структурна схема предлагаемого устройства; на фиг. 2 - структурна схема блока управлени сеансом св зи; на фиг. 3 структурные схемы узлов начальной вы борки, выдачи информации, выдачи бай та состо ни и установки адреса; на фиг. it - структурна схема блока фор мировани состо ни ; на фиг. 5 стр турна схема блока формировани команд; на фиг. 6 - структурна схема блока формировани сигналов идентификации; на фиг. 7 структурные схемы блоков задани режима и формировани запроса. Устройство содержит (фиг. 1) блок формировани состо ни , блок 2 формирювани сигналс$в идентификации, блок 3 формировани команд, блок формировани запроса, блок 5 задани режима, блок 6 управлени сеансом св Зи , входную шину 7 внешнего интерфейса , входную шину 8 внутреннего интерфейса , выходную шину 9 внешнего интерфейса , выходную шину 10 внутреннего интерфейса, входы блока формировани команд: 11 признаковый вход, 12 - информационный вход, вход 13 выборки , задающий вход It и выход 15; входы блока управлени сеансом св зи; признаковый вход 16, задающий вход 17, установочный вход 18, вход разрешени передачи 19 вход разрешени приема 20 и выход 21; «ходы блока формировани сигналов идентификации: вход записи - чтени 22, признаковый вход 23 задающий вход 2k, разрешающий вход 25 установочный вход 26 и выход 27; входы блока формировани состо ни : вход 28 сравнени адреса, вход 29 признаковый, запросный вход 30, установочный вход 31, разрешающий вход 32, задающий вход 33 и выход входы блока задани режима: сбросовый вход 35 вход выборки 36, уста новочный вход 37, признаковый вход 38, запускающий вход 39 и выход 0; вхо ды блока формировани запроса: сбро-) совый вход ifl, признакорый вход , запускающий вход 3 и выход ЦЦ, Блок управлени сеансом св зи содержит (фиг. 2) узел начальной выборки, регистр сдвига, узел k7 выдачи байта состо ни , группу 8 эле-т ментов И, узел выдачи информации,, узел 50 установки адреса,элемент ИЛИ 5t стробирук дий 52, идентификационный 53 гас щий 5 входы и выход 55 узла начальной выборки, продвигающий 56, запускающий 57 входы и выход 58 регистра сдвига, стробирующий вход 59 идентификационный гход 60, установочный вход 61, гас щий вход 62 и выход 63 узла выдачи байта состо ни , разрешающий вход б , гас щий вход б5 и выход 66 узла установки адреса, идентификационный вход б7 узла выдачи информации , соединенный с идентификационным входом узла установки адреса , стробирующий вход 68, разрешающий вход б9 установочный вход 70, гас щий вход 71 и выход 72 узла выдачи информации, выходы блока. Уэлы начальной выборки, выдачи информации, выдачи байта состо ни и установки адреса содержат (фиг. 3) элемент И 82,
,795
триггер 83, элементы И Sl-eS, элемент ИЛИ 87, триггер 88, элементы И 89 и 90, элемент ИЛИ 9Ь триггер 92, элементы И 93 и 9, элемент ИЛИ 95, триггер 96.
Блок формировани состо ни содер .жит (фиг. ) дешифраторы 97-99, элементы И 100-105, элементы ИЛИ 106-108, триггеры 109-111, выходы 112-11.
F
Блок формировани команд содержит (фиг. 5) элементы И 115-117, элементы ИЛИ , триггеры 121-126, Элементы И 127-129, выходы 130-136.
Блок формировани сигналов идентификации содержит (фиг. 6) выходы 137139 , элементы И , элементы ИЛИ U9-155, триггеры 156-158.
Блок задани решени и блок формировани запроса содержит (фиг. 7), триггер 159, элемент И 1бО, элеменjw ИЛИ 161 и Гб2, триггер 1бЗ, элементы И 16.
Отметим, что при описании сигмалов использованы сокращенные их обоз-i начени , прин тые в ОСТ .ГО.ЗО.000 | EG ЭВМ интерфейс ввода-вывода. Тре бовани к функциональным характеристикам .
Блок 1 служит дл выработки управл ющих сигналов от абонента (РАБ-А, ББР-А, ТРБ-А ИЗМ-А), Блок 2 служит Ьл выработки сигналов идентификации абонента (АДР-А, ИНФ-А, УПР-А).Блок 3 служит дл выработки сигналов сброса и сигналов команд внутреннего управлени (ПРОДОЛЖИТЬ, ОСТАНОВ, ЗАПОМНИТЬ СОСТОЯНИЕ, ОТКЛОЧЕНИЕ ОТ ИНТЕРФЕЙСА, СЕЛЕКТИВНЫЙ СБРОС, СБРОС СИСТЕМЫ). Блок k формировани запроса служит дл формировани и хранени запроса на передачу данных или состо ни . Блок 5 задани служит дл указани режима работы (монопольный режим работы или мультиплексный режим работы). Блок 6 служит длр выработки сигналов внутреннего интерфейса , а именно: сигнала приема команды (ПРИЁМ КОМ.), сигнала проверки команды (ПРОВ. КОМ.), состо ние начальной, выборки прин то (СОСТ. НАЧ. ВБР. ПР.), состо ние текущее прин то (СОСТ. ТЕК.ПР.), байт данных прин т - передан (БД ПР.ПЕР.), сигнала выдачи байта состо ни (ВЫД. БС), сигнала выдачи информации(ВЫД. ИНФ), сигнала разрешени выдачи информации на шины абонента (РАЗР. ВЫД. на ШИН-А), сигнала начальной выборки (НАЧ. ВБР.).
7В
Входна шина 7 канала служит дл св зи устройства сопр жени с каналом (сигналы от канала к устройству),
Входна шина 8 внутреннего интерфейса служит дл св зи БУВУ устройства сопр жени с ВУ. В эту шину вход т следующие линии: сравнение адреса (ср. АДР.), суммарное чтение (2ЧТ), суммарна запись (S-ЗП), требование на передачу данных (ТПД), требование
, на передачу состо ни с указател ми БС ВУК, КК, ВН (ТПК), монопольный режим устройства управлени внешним устройством (МНП.Р.УВУ). Выходна шина 9 служит дл св зи.устройства сопр жени с каналом (сигналы от устройства к каналу). Выходна шина 10 внутреннего интерфейса служит дл передачи си(- налов от устройства сопр жени к БУВУ а именно: СБРОС СИСТЕМЫ, СЕЛЕКТИВНЫЙ СБРОС, ОТКЛОЧЕНИЕ ОТ ИНТЕРФЕЙСА, ОСТАНОВ , ПРИЕМ КОМ., ПРОВ. КОМ., СОСТ. НАЧ. ВБР, ПР., СОСТ.ТЕК.ПР., БД ПР/ /ПЕР, ВЫД.БС, ВЫД, ИНФ., НАЧ.ВБР, РАЗ.ВЫД. на ШИН-А,.
Узел 5 начальной выборки служит дл выработки сигнала НАЧ.ВБР. Регистр 6 сдвига служит дл выработки управл щих синхроимпульсов (СИ). Узел 7 выдачи байта состо ни служит дл выработки сигнала ВЫД. БС. Группа элементов И 8 служит дл выработки сигналов ПРИЕМ.КОМ., ПРОВ.КОМ,, СОСТ.НАЧ. ВБР nPi, СОСТ. ТЕК,ПР., БД ПР/ПЕР. Узел 9 выдачи информации служит дл выработки сигнала ВЫД.ИНФ. Узел 50 установки адреса служит дл выработки сигнала УСТ.АДР. Элемент ИЛИ 51 служит дл выработки сиг нала РАЗ.ВЫД. на ШИН-А.
Устройство работает следующим образом .
В зависимости от конкретного состо ни канала или абонента (ВУ) могут выполн тьс следующие последовательности ввода-вывода: последовательност сигналов начальной выборки; последовательность сигналов выборки, вводимой абонентом; последовательность сигнало передачи данных; последовательность сигналов окончани операции (передача состо ни ).
Claims (3)
- Канал начинает последовательность сигналов начальной выборки ВУ выдачей адреса ВУ на ШИН-К (информационные шины канала), сигнала идентификации АДР-К и сигнала управлени ВБР-К на шину 7. Адрес декодируетс в блоке управлени внешним устройством (БУВУ ( не показан) и, если он совпадает с адресом, выданным на ШИН-К, то выраб тываетс сигнал ср. АДР и по одной и линий шкалы 8 поступает на вход 28 блока 1. По наличию сигнала ср. АДР вырабатываетс на выходе 112 сигнал РАБ-А и выдаетс по одной из линий шины 9 в канал, тем самым логически подключа сь к нему. В ответ на сигнал РАБ-А канал сбрасывает с входа 2 блока 1 сигнал АДР-К. После сброса сигнала АДР-К в блоке 6 вырабатывает с сигнал РАЗ.ВЫД. на ШИН-А на выход элемента ИЛИ 51 под управлением си|- нала УСТ.АДР. с выхода 66 узла 50 ус тановки адреса и выдаетс по одной и линий шины 10 в БУВУ, где поступает на соответствующие схемы выдачи информации , и БУВУ выдает на ШИН-А адрес 8У. Одновременно с выдачей адреса ВУ в блоке 2 на выходе 137 выраба тываетс сигнал АДР-А и по одной из линий шины Э поступает в канал. Кана в ответ на адрес ВУ и сигнал АДР-А сбрасывает сигнал ВБР-К. Канал сравнивает выданный адрес ВУ с прин тым адресом ВУ и, если они совпали, выда ет команду на ШИН-К и сигнал УПР-К. Сигнал УПР-К по одной из линий шины 7 поступает в блок 6, запускает по входу 56 регистр k6 сдвига, который вырабатывает синхроимпульсы (си) При наличии СИ на одном из элементов И группы 8 на выходе 7 вырабатываетс сигнал ПРИЕМ КОМ,, который по одной из линий шины 10 поступает в БУВУ и разрешает запись команды в регистр команд ВУ. Далее в блоке 2 происходит сброс сигнала АДР-А. Как только сигнал АДР-А сброситс , канал сбрасывает сигнал УПР-К. После сброса сигнала , в блоке 2 на выходе 138 вырабатываетс сигнал УПР-А, который выдаетс по одной из линий шины 9 в канал чуть раньше выработки сигнала УПР-А. В блоке b на элементе ИЛИ 51 на выходе 80 вырабатывает с сигнал РАЗ.ВЫД. на ШИН-А под упра.в рением сигнала ВЫД.БС с выхода 63 узла 7 выдачи байта состо ни и по одной из линий шины 10 выдаетс 8 БУВУ где поступает на соответствующие схемы выдачи информации и разрешает выдачу на ШИН-А байта состо ни ВУ. Если ВУ может выполн ть команду, то байт состо ни равен нулю. В ответ на сигнал УПР-А канал отвечает сигналом ИНФ-К, что означает прин тие каналом байта состо ни . Сигнал ИНФ-К по одной из линий шины 7 поступает на 7 ВХОД 16 блока 6 и запускает по входу 56 регистр сдвига. При наличии СИ на одном из элементов И группы 8 на выходе 76 вырабатываетс сигнал СОСТ.НАЧ.ВЕР.ПР. По этому сигийлу сбрасываютс сигналы РАБ-А и УПР-А, а также сигнал по одной из линий щины 10 поступает в БУВУ. Сигнал СОСТ, НАЧ.ВЕР,ПР. используетс в БУВУ в аависимости от алгоритма работы ВУ. Как только сброс тс сигналы РАБ-А и УПР-А, канал сбрасывает сигнал ИНФ-.К, . заверша последовательность начальной выборки. Когда ВУ требуетс св зь с каналом ;С|л пердачи данных или состо ни в канал, а также дл того, чтобы прин ть данные из канала, 6УВУ по одной из линий шины 8 выдает сигнал требовани передачи данных (ТПД) или сигнал требовани передачи состо ни (ТПС). Эти сигналы устанавливают в единичное состо ние триггер 1бЗ в узле Ц формировани запроса. В результате этого в триггере 110, на выходе 113 блока 1 устанавливаетс сигнал ТРБ-А и по одной из линий шины 9 Поступает в канал. На сигнал ТРБ-А канал выдает сигнал ВЕР-К, который поступает на вход 29 блока 1. При по влении сигнала БВР-К в триггере 109, на выходе 12 блока 1 устанавливаетс сигнал РАБ-А, а ТРБ-А на выходе ПЗ сбрасываетс . Далее под управлением сигнала РАЗ.ВЫД. на ШИН-А с выхода 80 блока 6 (фиг. 2) на ШИН-А выдаетс адрес ВУ, а на одну из линий шины 9 с триггера 15б на выход 137 блока 2 выдаетс сигнал АДР-А. Канал принимает адрес ВУ и отвечает сигналом УПР-К, который поступает на вход 1 блока 3. Это означает указание ПРОДОЛЖИТЬ. Сигнал ПРОДОЛЖИТЬ вырабатываетс в триг гере 12 и поступает на выход 3 блока 3 (фиг. 5). При получении указани ПРОДОЛЖИТЬ, сигнал АДР-А в триггере 156 (фиг. 6) сбрасываетс , а ка нал D ответ сбрасывает сигнал УПР-К. На этом последовательность сигналов выборки, вводимой вУ, заканчиваетс и далее следует либо последовательность передачи данных, либо передачи состо ни . Рассмотрим последовательность передачи данных. После получени указани ПРОДОЛЖИТЬ в блоке 6, в узле (Фиг.З) по цепочке элемент И 8f, элемент ИЛИ 87 триггер 88 вырабатываетс сигнал ВЫД.ИНФ. и на выходе 80 (фиг. 2) РАЗ. 119 ВЫД. на ШИН-А. Эти сигналы по шине tO передаютс в БУ8У. По сигналу ВЫД.ИНФ на выходные схемы ШИН-А выдаетс информаци , которую необходимо передать в канал, а под управлением сигнала РАЗ.ВЫД/ на ШИН-А эта информаци выдаетс на ШИН-А. Далее в регистре сигналов блока 2 (фиг. 6) триггером 158 мерез цепочку элемент И , элемент ИЛИ 155 на выходе 139 {фиг. 6) вырабатываетс сигнал ИНФ-А, котр|1)ый по одной из линий шины 9 передаетс в канал., Канал в ответ на сигнал ИНФ-А выдает сигнал ИНФ-К. Сигнал ИНФ-К по одной из линий шины 7 по входу 16 посту пает в блок 6 (фиг. 2). В блоке 6 по сигналу ИНФ-К запускаетс регистр сдвига (фиг. 2 ), Под управлением СИ на одном из элементов И группы 8 на выходе 78 (фиг. 2) вырабатываетс сигнал БД ПР/ПЕР. Сигнал БД/ПЕР сбрасывает сигналы РАБ-А, ИН(-А и ВЫД.ИНФ а также по одной из линий шины 10 передаетс в БУВУ и сбрасывает сигнал ТПД. После сброса сигналов РАБгА и ИНФ-А канал сбрасывает сигнал ИНФ-К На этом последовательность передачи байта данных заканчиваетс . Данные мо гут передаватьс в виде одного или не скольких байт данных. Продолжительнос св зи ВУ с каналом может определ тьс как со стороны канала (селекторный сохран сигнал ВБР-К (сигнал РАБ-А нельз сбросить при наличии сигнала ВБР-К), так и со староны ВУ. Режим работы задаетс триггером 159 блока 5 (фиг. 7). При наличии запроса на передачу данных от канала, устанавливаетс сигнал ИНФ-А (информаци на ШИН-А не устанавливаетс ), канал отвечает выдачей байта данных на ШИН-К и сигналом ИНФ-К. Окончание операции приема данных от канала завершаетс такие, как и при передаме данных в канал. Последовательность окончани операции выполн етс следующим образом. Дл примера рассмотрим последовательность завершени операции Чтение. Операци Чтение может быть завершена как со стороны канала, так и со стороны абонента. Если последовательность завершаетс со стороны канала, то во врем выполнени последовательности передачи данных в ответ на сигнал ИНФ-А канал отвечает сигналом не ИНФ-К, а УПР-К, что означает указание ОСТАНОВ. Сигнал ОСТАНОВ вырабаты712 ваетс триггером 126 на выходе 136 лока 3 (фиг. 5). По сигналу ОСТАНОВ происходит сброс сигналов РАБ-А, ИНФ-А, ВЫД.ИНФ. После сброса сигналов РАБ-А, ИНФ-А, канал сбрасывает си(- нал УПР-К. По указанию ОСТАНОВ ВУ продолжает работу до нормальной точки окончани операции и остаетс зан тым до сформировани и выдачи байта состо ни с указател ми окончани операции . Байт состо ни с указател ми окончани операции канал может прин ть или при выполнении последовательности сигналов начальной выборки или при выполнении последовательности сигналов выборки, вводимой абонентом. Рассмотрим передачу байта состо ни с указател ми окончани операции во врем последовательности сигналов выборки, вводимой абонентом. По одной из линий шины 8 на вход k3 блока Ц (фиг. 1) поступает сигнал ТПС. Этот сигнал устанавливает в единичное состо ние триггер 1бЗ (фиг. 7). Под управлением триггера 1бЗ по цепочке вход 30-элемент И 101 и триггер 110 выход 113 (фиг. ) вырабатываетс сигнал ТРБ-А. С момента поступлени в канал сигнала ТРБ-А начинаетс последовательность сигналов выборки, вводимой абонентом. Эта последовательность описана выше. После получени указани ПРОДОЛЖИТЬ в блоке 6 триггером 92 (фиг. 3) и элементом ИЛИ 51 (фиг. 2) вырабатываютс сигналы ВЫД.БС и РАЗ.ВЫД. на ШИН-А. Эти сигналы по шине 10 передаютс в БУВУ. При наличии сигнала ВЫД.БС на выходные схемы ШИН-А выдаетс байт состо ни , который необходимо передать в канал, а под управлением сигнала РАЗ.ВЫД. на ШИН-А эта информаци вы- , даетс на ШИН-А. Далее на триггере 157 блока 2 (фиг. 6) вырабатываетс сигнал УПР-А, который по одной из линий шины 9 передаетс в канал. Канал на сигнал УПР-А выдает сигнал ИНФ-К. Это означает, что канал прин л байт состо ни . Сигнал ИНФ-К по одной из линий шины 7 поступает на вход 16 блока 6 (фиг. 1). В блоке 6 по сигналу ИНФ-К запускаетс регистр 6 сдвига (фиг. 2). Под управлением СИ на одном из элементов И группы 48 на выходе 77 вырабатываетс сигнал СОСТ.ТЕК.ПР. По сигналу СОСТ.ТЕК.ПР происходит сброс сигналов РАБ-А, УПР-А и ВЫД.БС, а также по одной из линий шины 10 этот сигнал передаетс в БУВУ и сбрасывает регистр байта состо ни ВУ, После сброса сигналов РАБ-А и УПР-А канал сбрасывает сигнал ИНФ-К. На этом последовательност сигналов передачи состо ни считаетс законченной. Кроме сигнала ИНФ-К в ответ на си нал УПР-А в последовательности сигна лов передачи состо ни , канал может выдать сигнал УПР-К. Выдача сигнала УПР-К означает, что канал не может прин ть байт состо ни в данный моме Байт состо ни должен быть заполнен и передан позже, когда может его при н ть. Канал может управл ть последую щей передачей байта состо ни путем выдачи сигнала БЛК-К, который блокир ет передачу состо ни . Если сигнал БЛК-К сброшен, то цикл передачи конечного байта состо ни повтор етс до тех пор, пока канал не примет бай состо ни . Таким образом, устройство сопр же ни позвол ет устанавливать св зь с каналом ввода-вывода соответствующие сигналы в канал, устанавливать св зь с БУВУ и осуществл ть взаимодействие с ним посредством внутренне го интерфейса, т.е. обеспечиваетс преобразование асинхронных сигналов интерфейса, ввода-вывода в синхронны сигналы внутреннего интерфейса. Это преобразование обеспечивает подключе ние через данное устройство сопр жени ВУ, интерфейс которых не соответ ствует интерфейсу ввода-вывода, прин тому в ЕС ЭВМ, к каналу ввода-вывода . Изобретение позвол ет сократить оборудование в известном устройстве за счет унификации блока сопр жени с каналом и исключени его из состава устройства сопр жени ВУ с каналом . Формула изобретени 1. Устройство дл сопр жени кана ла ввода-вывода с внешними устройствами , содержащее блок формировани сигналов идентификации, выход которо го соединен с информационным входом блока формировани команд и с выходной шиной внешнего интерфейса, блок формировани состо ни , выход которого соединен с признаковым входом блока формировани команд и с выходНОЙ шиной внешнего интерфейса, блок задани режима, выход которого соединен с установочными входами блоков формировани идентификации и состо ни , блок формировани запроса, выход которого соединен с запросным входом блока формировани состо ни , причем первый кодовый вход устройства соединен с признаковыми входами блоков формировани сигналов идентификации , формировани состо ни , формировани запроса и задани режима, с задающим входом блока формировани команд и через входную шину внешнего интерфейса - с первым кодовым выходом устройства, выходна шина внешнего интерфейса соединена с входом выборки блока задани режима и с вторыми кодовыми входом и выходом устройства , о тличающеес тем, что, с целью сокращени оборудовани , оно содержит блок управлени сеансом св зи, причем выход блока формировани команд соединен с задающими входами блока формировани сигналов идентификации , блока формировани состо ни , блока управлени сеансом св зи, с выходной шиной внутреннего интерфейса , со сбросовыми входами блока формировани запроса и блока задани режима, выход которого соединен с установочным входом блока упразлени сеансом св зи, третий кодовый вход устройства соединен с входом сравнени адреса блока формировани состо ни с входом записи-чтени блока формировани сигналов идентификации , с запускающими входами блока за- , Дани режима и блока формировани запроса , с входом разрешени приема блока управлени сеансом св зи, вход разрешени передачи которого соединен с выходной шиной внешнего интерфейса, первый кодовый вход устройства соединен с признаковым входом блока управлени сеансом св зи, выход которого соединен с установочным входом блока задани режима, с входом выборки блока формировани команд, с разрешающими входами блока формировани си|- налов идентификации и блока формировани состо ни , с выходной шиной внутреннего интерфейса, третий кодовый вход устройства через входную шину внутреннего интерфейса соединен с третьим кодовым выходом устройства , а выходна шина внутреннего интерфейса соединена с четвертыми кодовыми входом и выходом устройства. 159 причем блок управлени сеансом св зи содержит узел начальной выборки, узел выдачи байта состо ни , узел выдачи информации, узел установки адреса , регистр сдвига, группу элементов И, элемент ИЛИ, причем вход разрешени приема соединен со стробирующими входами узла выдачи байта состо ни , узла начальной выборки, узла выда.чи информации , с первым входом элементов И группы, признаковый вход блока соединен с идентификационными входами узла начальной выборки, узла выдачи информации, узла установки адреса, узла выдачи байта состо ни , с продвигающим входом регистра сдвига и с вторыми входами элементов группы, задающий вход блока соединен с гас щими входами узла начальной вы борки, узла выдачи байта состо ни , узла установки адреса и узла выдачи информации, вход разрешени передачи блока соединен с разрешающими входам регистра сдвига, узла выдачи информации , узла установки адреса и с третьими входами элементов И группы , установочный вход блока соединен с установочными входами узлов выдачи байта состо ни и выдачи инфо мации, выходы узла начальной выборки и регистра сдвига соединены соответственно с четвертым и п тым входами элементов И группы, выходы узлов выдачи информации, выдачи байта состо ни и установки адреса соединены с входами элемента ИЛИ, выходы узлов выдачи информации, выдачи байта состо ни , начальной выборки, выход эл мента ИЛИ и первый - п тый выходы эл ментов И группы вл ютс выходом бло ка. 2.Устройство по п. 1, о т л и чающеес тем, что узел начальной выборки содержит элемент И и триггер, причем выход элемента И соединен с установочным входом три1- гера, гас щий вход узла - с гас щим входом триггера, а стробирующий вход блока и идентификационный вход блока содержащий входы идентификаторов работы , разрешени выборки, выборки и адреса, соединены с соответствующими входами элемента И, а пр мой выход триггера вл етс выходом блока. 3.Устройство по п. 1,-о т л и чающеес тем, что уз.ел выдачи информации содержит три элемента элемент ИЛИ и триггер, причем выходы элементов И через элемент ИЛИ соеди16 иены с установочным входом триггера, гас щий вход которого соединен с гаc щиf входом узла, пр мой выход триггера вл етс выходом узла, входы идентификатора управлени , идентификатора информации, образующие идентификационный вход узла, соединены с первыми входами соответственно первого и второго элементов И, гас щий вход узла соединен с вторым входом первого элемента И, входы требовани передачи данных и чтени , образующие стробирующий вход узла, соединены соответственно с третьим и четвертым входами первого элемента И, установочный вход узла соединен с вторым входом второго элемента И, разрешающий вход узла соединен с первым входом третьего элемента И,второй вход которого соединен с первым входом второго элемента И,третий и четвертый входы первого элемента И соединены соответственно с третьими и четвертыми входами второго, третьего элементов И. . Устройство по п. 1, о т л и чающеес тем, что узел выдачи байта состо ни содержит два элемента И, элемент ИЛИ и триггер, причем выходы элементов И через элемент ИЛИ соединены с установочным входом триггера, гас щий вход которого соединен с гас щим входом узла, пр мой выход триггера вл етс выходом узла, стробирующий вход узла соединен с первыми входами первого и второго элементов И, установочный вход узла соединен с вторым входом первого элемента И, гас щий вход узла соединен с вторым входом второго элемента И, а идентификационный вход уз-ла соединен с третьими входами первого и второго элементов И. 5. Устройство по п. 1, о т л и чающеес тем, что узел установки адреса содержит два элемента И, элемент ИЛИ и триггер, причем выходы элементов И через элемент ИЛИ соединены с установочным входом триггера, гас щий вход которого соединен с гас щим входом узла, пр мой выход триггера вл етс выходом узла, входы выборки и идентификации адреса канала, образующие идентификационный вход узла , соединены с первыми и вторыми входами соответственно первого и второго элементов И, входы идентификации работ и идентификации адреса абонента , образующие разрешающий вход узла. соединены с третьими входами соответственно первого и вторЬго элементов И. Источники информации, прин тые во внимание при экспертизе 1, Авторское свидетельство СССР5 № 53685. кл. G Об F , 1975.
- 2. Авторское свидетельство СССР Vf 595722, кл. G Об F З/О, 1978.
- 3. ЕС-6022. Блок стандартного сопр жени . Техническое описание EU.Otl .011 .Т 03 (прототип).1 i7ff Ю181910 №Пфиг.З5Xft «c/Ч /v§a- M7 V7 C W V fvit/v§s/ ГJ/ /wж/ЖJFАЖУ Ж kЛ« рIdfpus.S
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803221970A SU955017A1 (ru) | 1980-12-23 | 1980-12-23 | Устройство дл сопр жени канала ввода-вывода с внешними устройствами |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803221970A SU955017A1 (ru) | 1980-12-23 | 1980-12-23 | Устройство дл сопр жени канала ввода-вывода с внешними устройствами |
Publications (1)
Publication Number | Publication Date |
---|---|
SU955017A1 true SU955017A1 (ru) | 1982-08-30 |
Family
ID=20933464
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU803221970A SU955017A1 (ru) | 1980-12-23 | 1980-12-23 | Устройство дл сопр жени канала ввода-вывода с внешними устройствами |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU955017A1 (ru) |
-
1980
- 1980-12-23 SU SU803221970A patent/SU955017A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920007480B1 (ko) | 데이터전송시스템 | |
WO1986003084A1 (en) | Distributed packet switching system | |
US4823305A (en) | Serial data direct memory access system | |
US4814761A (en) | Method and apparatus for communication control in loop communication network | |
SU955017A1 (ru) | Устройство дл сопр жени канала ввода-вывода с внешними устройствами | |
JPS59134943A (ja) | デ−タ通信システム | |
EP0416235B1 (en) | Data-communication method for loop-type network having portable slave stations connectable to addressable junction boxes permanently connected in the network | |
US5043989A (en) | Terminal adapter having a multiple HDLC communication channels receiver for processing control network management frames | |
JP3451628B2 (ja) | 4線式同期シリアル通信方式 | |
SU1275456A1 (ru) | Многоканальное устройство дл сопр жени абонентов с каналами ввода-вывода ЭВМ | |
SU1125617A1 (ru) | Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных | |
SU1100613A1 (ru) | Устройство дл сопр жени | |
SU1160425A1 (ru) | Устройство дл формировани сигнала идентификации работы абонента | |
SU955016A1 (ru) | Устройство дл сопр жени канала ввода-вывода с периферийными устройствами | |
SU728122A2 (ru) | Устройство дл сопр жени | |
CN118823911A (zh) | 一种门禁系统、接收设备、接收方法及传输系统 | |
SU1265787A1 (ru) | Устройство управлени дл мультиплексного канала | |
SU1136174A1 (ru) | Устройство дл сопр жени канала ввода-вывода с внешними устройствами | |
SU1608677A2 (ru) | Адаптер канал - канал | |
SU1144099A1 (ru) | Микропрограммное устройство дл ввода-вывода информации | |
SU1495806A1 (ru) | Многоканальный адаптер | |
SU1599863A1 (ru) | Устройство дл обмена данными | |
SU866737A1 (ru) | Коммутирующее устройство | |
SU1223239A1 (ru) | Устройство дл сопр жени абонентов с общей магистралью вычислительной системы | |
SU1345205A1 (ru) | Устройство дл обмена информацией |