SU935892A1 - Стабилизатор переменного напр жени - Google Patents

Стабилизатор переменного напр жени Download PDF

Info

Publication number
SU935892A1
SU935892A1 SU803000898A SU3000898A SU935892A1 SU 935892 A1 SU935892 A1 SU 935892A1 SU 803000898 A SU803000898 A SU 803000898A SU 3000898 A SU3000898 A SU 3000898A SU 935892 A1 SU935892 A1 SU 935892A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
voltage
integrator
integrators
Prior art date
Application number
SU803000898A
Other languages
English (en)
Inventor
Анатолий Васильевич Кобзев
Юрий Михайлович Лебедев
Валерий Дмитриевич Семенов
Original Assignee
Научно-Исследовательский Институт Автоматики И Электромеханики При Томском Институте Автоматизированных Систем Управления И Радиоэлектроники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский Институт Автоматики И Электромеханики При Томском Институте Автоматизированных Систем Управления И Радиоэлектроники filed Critical Научно-Исследовательский Институт Автоматики И Электромеханики При Томском Институте Автоматизированных Систем Управления И Радиоэлектроники
Priority to SU803000898A priority Critical patent/SU935892A1/ru
Application granted granted Critical
Publication of SU935892A1 publication Critical patent/SU935892A1/ru

Links

Landscapes

  • Rectifiers (AREA)

Description

(54) СТАБИЛИЗАТОР ПЕРЕМЕННОГО НАПРЯЖЕНИЯ
I
Изобретение относитс  к электротехнике; в частности к стабилизаторам напр жени , и может быть использовано в качестве источника питани  дл  аппаратуры радиоэлектроники, средств св зи, вычислительных устройств, автоматических установок, особенно в тех случа х, где требуетс  высокое качество стабилизации напр жени .
Известен стабилизатор переменного напр жени , содержащий регулирующий орган с блоком управлени , выпр митель, входом по ислюченный параллельно нагрузке , а выходом - к измерительному органу, выполненному на двух интеграторах с обнулением , осуществл емым ключевыми элементами, источник задающего напр жен ни , схему сравнени , блок компенсации частотной зависимости, включенный в цепь источника задающего напр жени , и синхронизатор, подключенный между зажимами питающей сети и входом формировател  импульсов Г13 .
Упом$шутый блок компенсации частот ной зависимости выполнен в виде последовательно соединенных модул тора, интегратора , выпр мител , фильтра и усили-гел . Такое выполнение блока компенсации частотной зависимости (наличие сглаживающего фильтра) приводит к существенному осижению быстродействи  и точности стабилизации напр жени  в динамических режимах (быстрое изменение частоты питающего напр жени ) и сужает область применени  таких стабилизаторов.

Claims (2)

  1. Наиболее близким по технической сущности к изобретению  вл етс  стабилизатор переменного напр жени , содержащий регулирующий орган, включенный между входными и выходными выводами, выпр митель , подсоединенный к выходу регулирующего органа, источник задающего напр жени , интегратор с обнулением на ключевом элементе,  чейку пам ти, соото щую из конденсатора, подключе1шого параллельно входу буферного усилител  и последовательного ключа, установлен- ного на входе  чейки пам ти, синхрс«иза тор, подключенный между входными выводами и входом формировател  вмпульсюв Г2 . Однако в известном стабилизаторе интегрирование выходного и задающего напр жений происходит поочередно, быстро- действие стабилизатора характеризуетс  запаздыванием, равным периоду питающего нaпp  keни , что приводит к они- . жению точности стабилизации на интервале запаздывани . Цель изобретени  - повышение бысрродействи  и точности стабилизации выходного напр жени ,, Поставленна  цель достигаетс  тем, что 6 стабилизатор переменного напр жени , содержащий регулирующий орган, включенный между входными и выходными выводами, выпр митель, подсоединенный к выходу регулирующего органа, источник задающего напр жени , интегратор с обнулением на ключевом элементе,  чейку пам ти, состо щую из конденсатора, под ключенного параллельно входу буферного усилител  и последовательного ключа, уотановленного на входе  чейки пам ти, синхронизатор, подключенный между входными выводами и входом формировател  импульсов, введены второй интегратор с обнулением и узел сравнени , вход Первого интегратора подсоединен к въткоау выпр мител , вход второго интегратора к выходу источника задающего напр жени  а выходы интеграторов через узел срав нени  и  чейку пам ти подключены к равл ющему входу регулирующего органа, при этом оД1ш выход упом нутого форми ровател  импульсов подсоединен к цепи управлени  последовательного 1шюча  чей« ЕЙ пам ти, а другой вькод - к цеп м управлени  ключевых элементов интеграторов . На фиг„ 1 приведена функциональна  схема стабилизатора переменного напр жени ; на фиг. 2 показаны временные диаграммы , иллюстрирующие его работу. Стабилизатор переменного напр жени  содержит регулирующий орган 1 с нагруэ кой 2 на выходе, параллельно которой подсоединен вход выпр мител  3. К вы- ходу выпр мител  3 подключен вход первого интегратора 4, а вход второго йнтег ратора S подсоединен к выходу источника задающего напр жени  6, Интеграторы 4 .и 5 могут быть аыпол11 ень,(Например, на базе операционных усилителей 7 и 8, в цепи обратной св зи которых установлены ижденсаторы 9 и 10, зашуптированные ключевыми элементами 11 и 12. Выходы интеграторов 4 и 5 через узел сравнени  13 и  чейку пам ти 14, содержащую последовательный кточ 15, конденсатор 16, в буферный усилитель 17, подкшоченный к управл ющему входу 18 регулирующего органа 1, Параллельно входному выводу подключен вход синхронизатора 19, выходом соединенного со входом формировател  импульсов 20, Один выход формировател  20 подключен к цепи управлени  ключа 15  чейки пам ти 14, а другой вькод - к цеп м управлени  разртдных 11 и 12 интеграторов 4 и 5, Стабилизатор работает следующим о&1 разом. Напр жение питающей сети 21 (фиг,2) поступает на вход регулирующего органа 1, преобразу сь после фил1 трации на его выходе в напр жение 22, которое после выпр млени  (крива  23) подаетс  на вход первого интегратора 4. На вход второго интегратора 5 при этом с выхода источника 6 поступает задающее напр жение 24, Выходное выпр мленное напр  жение 23 и задающее напр жение 24 в течение каждого полупер«ода питающего напр жени  21 интегрируетс  интеграторами 4 и 5, преобразу сь на их выходах в напр жени  25 и 26. Обнуление напр жений 25 и 26 производитс  при замыкании ключей 11 и 12, которое происходит при подаче в их цепи управлени  с выхода формировател  2О импульсов 27, сформированных по заднему фронту синхроимпульсов 28, генерируемых синхронизато- . ром 19 при каждом переходе через нуль напр жени  21. Выходные напр жени  25 и 26 интеграторов 4 и 5 подаютс  на вход узла сравнени  13. Их разность (.крива  29), получивша с  в результате сравнени , поступает на вход  чейки пам ти 14, При подаче в цепь управлени  ключа 15  чейки пам ти 14 с выхода 4юрмировател  20 импульсов ЗО, сформированных по переднему фронту синхроимпульсов 28, происходит быстрый зар д (разр д) конденсатора 16 до уровн , соответствующего значению напр жени  29 перед началом его обнулени , В результате этого с выхода  чейки пам ти 14 (выхода буферного усилител  17) на управл ющий вход 18 поступает напр жение 31, пропорциональное раа остй интегра лов от выходного 22 и задающего 24 напр жений, вычисленных за полупериод напр жени  питающей сети. При изменении частоты на1ф жени  питающей сети 21 шзк1ен ютс  соотве.т ственно уровни напр жений 25 и 26 на выходах интеграторов 4 и 5, что в свою очередь, приводит к изменению сигнапа ошибки 31 с попупериодным запаздыванием , что одновременно 1фиводит к по. вышению точности стабилизации выходного напр жени  в динамических режимах . Формула изобретени  Стабилизатор переменного напр жени  содержащий регулирующий оргаи, вхлк ченный между входными и выходными выводами, вЬтпр митель, подсоединенньй к выходу регулирующего органа, источник задающего напр жени , интегратор с обнулением на ключевом элементе,  чейку пам ти, состо щую из конденсатора , подключенного ко входу буферного усилител , и последовательногоключа, установленного на входе  чейки пам ти, синхронизатор, подключенный между вхо ными выводами и входом формировател импульсов, отличающийс  тем что, с целью повышени  быстродействи  и точности стабилизации выходного напр ьжени , в него введены второй интегратор с обнулением и узел сравнени , вход первого интегратора подсоединен к выходу выпр мител , вход второго интегратора к выходу источника задающего напр жени , а выходы интеграторов через узел сравнени  и  чейку пам ти подключены к управл ющему входу регулирующего о{ гана , при этом один из выходов упом нутого формировател  импульсов подсоединен к цепи управлени  последовательного ключа  чейки Пам ти, а другой его выход - к цеп м управлени  ключевых эле, ментов интеграторов. Источники информации, прин тые во внимание при экспертизе , l.Daviee V.Stafeieizator naietf i. 5ТТ OllRq RTTioiRi a re C u8ace .4CCP, 1973, № 2, c. 54-56, рис. 1-3.
  2. 2. Авторское свидетельство СССР по за вке М 2793748/24-07, кл. СЗ 05 F 1/16, 1979 (прототип). /Х° Л
    2425
    А
    Z
    гr
    28
    29
    дО
    /
SU803000898A 1980-11-04 1980-11-04 Стабилизатор переменного напр жени SU935892A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803000898A SU935892A1 (ru) 1980-11-04 1980-11-04 Стабилизатор переменного напр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803000898A SU935892A1 (ru) 1980-11-04 1980-11-04 Стабилизатор переменного напр жени

Publications (1)

Publication Number Publication Date
SU935892A1 true SU935892A1 (ru) 1982-06-15

Family

ID=20924797

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803000898A SU935892A1 (ru) 1980-11-04 1980-11-04 Стабилизатор переменного напр жени

Country Status (1)

Country Link
SU (1) SU935892A1 (ru)

Similar Documents

Publication Publication Date Title
SU935892A1 (ru) Стабилизатор переменного напр жени
ES373579A1 (es) Un sistema de control para mantener una relacion amplitud frecuencia sustancialmente constante.
SU845145A1 (ru) Стабилизатор переменного напр жени
SU851367A1 (ru) Двупол рный источник питани
US2567880A (en) Voltage regulator
SU941965A1 (ru) Устройство дл стабилизации действующего значени переменного напр жени
SU666527A1 (ru) Устройство дл регулировани и стабилизации напр жени переменного тока
SU1617426A1 (ru) Стабилизирующий источник двупол рного напр жени
SU1394391A1 (ru) Устройство дл регулировани напр жени синхронного генератора
SU1661735A1 (ru) Стабилизатор переменного напр жени
SU924806A1 (ru) Однотактный стабилизированный преобразователь
SU1626328A1 (ru) Устройство дл повторени напр жени
SU384099A1 (ru) Высоковольтный стабилизатор постоянного
SU958402A2 (ru) Непрерывно-импульсное устройство стабилизации напр жени переменного тока
SU974355A1 (ru) Источник колебаний
SU600640A1 (ru) Способ частотно-амплитудного управлени напр жением в пьезополупроводниковых преобразовател х
SU1136283A1 (ru) Преобразователь посто нного напр жени в переменное напр жение заданной формы
SU864269A1 (ru) Стабилизатор посто нного напр жени
SU832601A1 (ru) Аналоговое запоминающее устройство
SU930295A1 (ru) Ключевой стабилизатор переменного напр жени
SU619913A1 (ru) Стабилизатор посто нного напр жени или тока
SU1201811A1 (ru) Стабилизатор напр жени
SU826309A2 (ru) Источник питания постоянного напряжения 1
SU533907A1 (ru) Корректирующее устройство
SU879704A1 (ru) Устройство дл стабилизации симметрии напр жений многофазного источника переменного тока