SU935832A1 - Устройство дл контрол сопротивлени изол ции - Google Patents
Устройство дл контрол сопротивлени изол ции Download PDFInfo
- Publication number
- SU935832A1 SU935832A1 SU802999685A SU2999685A SU935832A1 SU 935832 A1 SU935832 A1 SU 935832A1 SU 802999685 A SU802999685 A SU 802999685A SU 2999685 A SU2999685 A SU 2999685A SU 935832 A1 SU935832 A1 SU 935832A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- pulse
- resistor
- trigger
- Prior art date
Links
Landscapes
- Measurement Of Resistance Or Impedance (AREA)
Description
(5) УСТРОЙСТВО дл КОНТРОЛЯ СОПРОТИВЛЕНИЯ
I
Изобретение относитс к контрольно-измерительной технике и может быть использовано дл контрол снижв ни сопротивлени изол ции относительно допустимой нормы.
Известно устройство дл контрол сопротивлени изол ции, содержащее задатчик испытательного напр жени и нуль-орган 1. .
Известному устройству присуща низка достоверность контрол , обусловленна недостаточной помехозащищенностью .
Наиболее близким к изобретению вл етс устройство дл контрол сопротивлени изол ции, содержащее усилитель, нуль-орган и источник испытательного напр жени 2.
Этому устройству также присуща низка достоверность контрол , обусловленна тем, что контроль произво-i дитс непрерывно во времени, и поэтому помехоустойчивость устр ойства недостаточна. В составе устройства
изол ции
отсутствуют элементы, фильтрующие помехи по цепи источника испытательного напр жени . На точность измерени оказывает вли ние емкость линии св зи объекта контрол с устройством. Кроме того, точность измерени снижаетс из-за дрейфа опорного напр жени нуль-органа и выходного напр жени усилител , а отсутствие элементов защиты устройства при замыкании
10 его измерительных выходов приводит к выходу его из стро и ложному результату контрол .
Цель изобретени - повышение достоверности результатов контрол .
15
Поставленна цель достигаетс тем, что в устройство дл контрол сопротивлени изол ции, содержащее усилитель, нуль-орган, источник испытательного напр жени , соединенный
Claims (2)
- X первым выводом с общей шиной устройства , вторым выводом - с первым выходом устройства, введены первый, второй и третий диоды, первый, второи ,.третий, четвертый и п тый резисторы , источник опорного напр жени , конденсатор, первый, второй и третий D-триггеры, формирователь импульсов, генератор импульсов, эле мент И и задатчик времени запуска, соединенный выходом с первым входом элемента И, соединенного вторым входом с выходом формировател импульсов и с первым выходом устройства , выходом - с С-входом первого D-триггера, R-вход которого соедине с инверсным выходом второго D-триггера , с С-входом третьего О-триггера и с входом формировател импульсов, пр мой выход - с О-входом второго О-триггера, соединенного С-входом с выходом генератора импульсов, пр мым выходом через первый диод и источник опорного напр жени - с об шиной устройства, через первый резистор и второй диод - с первым выводом второго резистора и с первым выводом конденсатора, второй вывод которого соединен с вторым вы водом источника испытательного напр жени и первым выводом третьего резистора , соединенного вторым выводом через четвертый резистор с общей шиной устройства, непосредствен но с первым входом нуль-органа, сое диненного выходом с О-входом третье го О-триггера, вторым входом через п тый резистор - с общей шиной устройства, через третий диод - с выходом усилител , соединенного вхо дом с первым выводом второго резистора , соединенного вторым выводом с третьим выходом устройства, четвертый выход которого соединен с пр мым выходом третьего О-триггера, R - вход которого соединен с входом устройства. На фиг. 1 приведена принципиальна схема устройства; на фиг. 2 временна диаграмма его работы. Устройство содержит задатчик 1 запуска времени, элемент И 2, генератор 3 импульсов, первый k и второ 5 0-триггеры, первый диод 6, источник 7 опорного напр жени , первый резистор 8, второй диод 9, источник 10 опорного напр жени , конденсатор 11, второй резистор 12 , второй 13 и третий Il выходы, усилитель 15, третий диод 16, п тый 17, третий 18 и четвертый 19 резисторы, нуль-орга 20, третий 0-триггер 21, формирователь 22 импульсов, первый 23 и чет24 вертый 2Ц выходы, вход 25, контролируемое сопротивление 26 изол ций. Устройство работает следующим образом. Задатчик 1 вырабатывает импульс запуска (фиг. 2а), длительность которого определ етс программой и услови ми работы. Если уровень помех низкий, то задатмик 1 вырабатывает импульс длительностью меньше периода частоты генератора 3 (фиг. 26, сплошна лини ), а если уровень помех высокий, то задатчик 1 вырабатывает импульс длительностью больше частоты генератора 3 (фиг. 26, штрихова лини ). Выход формировател 22 в отсутствие импульсов окончани контрол находитс в состо нии логической 1, поэтому элемент 2 разрешает прохождение импульса запуска на тактовый вход триггера k, и передним фронтом этого импульса три1- гер устанавливаетс в состо ние логической 1. С приходом на тактовый вход триггера 5 переднего фронта импульса от генератора 3 (фиг. 2а) состо ние логической 1 триггера 4 записываетс в триггер 5, а триггер k устанавливаетс в состо ние логического О. После прихода переднего фронта второго импульса от генератора 3 триггер 5 переходит в состо ние лог 1ческого О. Таким образом, на пр мом выходе триггера 5 формируетс импульс, длительность которого равна периоду импульсов генератора 3 (фиг. 2в). Если длительность импульса запуска с задатчика 1 больше периода импульсов генератора 3, то по окончании контрол формирователь 22, вырабатывающий отрицательный импульс (фиг. 2е), производит повторный запуск устройства контрол сопротивлени изол ции, а если длительность импульса запуска с задатчика меньше периода импульсов генератора 3, то повторный запуск не происходит. Цикл контрол начинаетс с по влени на пр мом выходе триггера 5 импульса (фиг. 2в), который запирает диод 9, а конденсатор 11 измерительной цепи, предварительно зар женный до напр жени близкого к испытательному по цепи источник 10 - конденсатор П - диод 9 - резистор 8 - пр мой выход триггера 5 - обща точка, начинает перезар жатьс через резистор 12 и контролируемое сопротивление 26 изол ции. При этом потенциал входа усилител 15 начинает расти по абсолютной величине относительно общей точки, напр жение с выхода усилител 15 (фиг. 2г) через диод 1 подаетс на сигнальный вход нульоргана 20, причем этот вход через резистор 17 соединен с общей точкой Диод 6 и источник опорного напр жени 7 обеспечивает защиту выхода триггера 5 при замыкании между вторым и третьим выходами устройства, например при пробое изол ции. При этом ток от источника 10 шунтируетс на обилую шину черед диод 6 и резистор 8, ограничивающий вместе с рези тором 12 ток замыкани . Источник 7 обеспечивает закрывание диода 6 дл положительных напр жений, соответствующих уровню логической I и по ступающих с выхода триггера 5. Величина емкости конденсатора 11 выбираетс больше, чем величина емкости линии св зи с контролируемым сопротивлением 2б изол ции, что обеспечивает компенсацию ее вли ни на точность измерени . Конденсатор 11 обеспечивает такж фильтрацию помех промышленной часто ты на выходах 1 и 24 устройства в том случае, если длительность им пульса на выходе триггера 5 кратна периоду помехи, так как суммарное интегральное изменение синусоидального напр жени на конденсаторе 11 за один или несколько полных периодо равно 0. Цепочка диод 16 - терморезистор 17 обеспечивает температурную компен сацию и сдвиг начального уровн измерительного сигнала с выхода усилител 15 к нулевому уровню. Если в пределах интервала времени контрол , который определ етс длительностью импульса на выходе триггера 5, напр жение на сигнальном входе нуль-органа 20 превышает напр жение UOP. 43 его опорном входе (фиг..2г), которое задано делителем испытательного напр жени на резисторах 18 и 19, то нуль-орган срабатывает (фиг. 2д), в противном случае нуль-орган 20 остаетс в состо нии логического О. Делитель напр жени на резисторах 18. и 19 соединен с выходом источника испытательного напр жени , поэтому при дрейфе испытатель ного напр жени мен етс величина опорного напр жени , что и повышает точность измерени . Задним фронтом импульса с инверсного выхода триггера 5 производитс запись состо ни нуль-органа 20 в триггер 21 и запуск формировател 22, который формирует короткий отрицательный импульс окончани контрол . Этот импульс поступает на второй вход элемента 2 и при длительности сигнала запуска .на первом входе элемента 2, превышающей период импульсов генератора 3 задний фронт формировател 22 производит повторный запуск устройства. Информаци о результате контрол сопротивлени считываетс с пр мого выхода триггера 21 после по влени сигнала окончани контрол . При этом на выходе триггера 21 состо нию логический О соответствует нора состо нию логической 1 нормы сопротивлени изол ции. Таким образом, введение элементов 11, 18 и 19 позвол ет повысить точность измерени за счет устранени вли ни емкости линии св зи с объемом контрол и вли ни окружающих условий соответственно, что повышает достоверность результата контрол . Введение элемента 11 при соответствующем подборе частоты и фазы генератора 3 позвол ет скомпенсировать вли ние синусоидальной помехи, а введение элементов 1-5 позвол ет ввести кратковременный контроль в течение длительности короткого измерительного импульса, что устран ет вли ние случайных помех и повышает достоверность контрол . Введение элементов 6, 7, 8 и 12 обеспечивает защиту управл ющих цепей устройства от замыкани его, что обеспечивает контроль сопротивлени изол ции на исправно работающем устройстве и, следовательно, повышает достоверность контрол . Формула изобретени Устройство дл контрол сопротивени изол ции, содержащее нуль-орган , усилитель, источник испытателього напр жени , соединенный первым выводом с общей шиной устройства, торым выводом - с первым выходом стройства, отличающеес ем, что, с целью повышени достоерности результатов контрол , в стройство введены первый, второй / и третий диоды, первый, второй, третий , четвертый и п тый резисторы, источник опорного напр жени , конденсатор , первый, второй и третий 0-триггеры, формирователь импульсов генератор импульсов, элемент И и задатчик времени запуска, соединённый выходом с первым входом элемента И, соединенного вторым входом с выходом формировател импульсов и с первым выходом устройства, выходом с С-входом первого 0-триггера, R-вхо которого соединен с инверсным выходом второго D-триггера, с С-входом третьего D-триггера и с входом формировател импульсов, пр мой выход - с 0-входом второго D-триггера, соединенного С-входом с выходом гене ратора импульсов, пр мым выходом через первый диод и источник опорного напр жени - с общей шиной устройства , через первый резистор и второй диод - с первым выводом второго резистора и с первым выводом конденсатора, второй вывод которого соединен с вторым выводом источника 2 испытательного напр жени и первым, выводом третьего резистора, соединенного вторым выводом через четвертый резистор с общей шиной устройства , непосредственно - с первым входом нуль-органа, соединенного выходом с D-входом третьего О-триггера, вторым входом через п тый резистор с общей шиной устройства, через третий диод-с выходом усилител , соединенного входом с первым выводом второго резистора, соединенного вторым выводом с третьим выходом устройства , четвертый выход которого соединен с пр мым выходом третьего О-триггера, R-вход которого соединен с входом устройства. Источники информации, прин тые во внимание при экспертизе 1.Илюкович A.M. Измерение больших сопротивлений. М., Энерги , 1971, с. 57.
- 2.Авторское свидетельство СССР tj ij86276, кл. G 01 R 17/10, 1975 ( прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802999685A SU935832A1 (ru) | 1980-10-31 | 1980-10-31 | Устройство дл контрол сопротивлени изол ции |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802999685A SU935832A1 (ru) | 1980-10-31 | 1980-10-31 | Устройство дл контрол сопротивлени изол ции |
Publications (1)
Publication Number | Publication Date |
---|---|
SU935832A1 true SU935832A1 (ru) | 1982-06-15 |
Family
ID=20924357
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802999685A SU935832A1 (ru) | 1980-10-31 | 1980-10-31 | Устройство дл контрол сопротивлени изол ции |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU935832A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4562390A (en) * | 1983-10-05 | 1985-12-31 | Hitachi, Ltd. | Insulation resistance measurement in static leonard apparatus |
-
1980
- 1980-10-31 SU SU802999685A patent/SU935832A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4562390A (en) * | 1983-10-05 | 1985-12-31 | Hitachi, Ltd. | Insulation resistance measurement in static leonard apparatus |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU935832A1 (ru) | Устройство дл контрол сопротивлени изол ции | |
KR840005625A (ko) | 진단시간 지연장치 | |
RU2173022C2 (ru) | Формирователь импульсов индукционных датчиков оборотов | |
SU429383A1 (ru) | Устройство для измерениявремени восстановления обратного сопротивления диодов | |
SU1442969A2 (ru) | Устройство дл измерени временных интервалов | |
SU549752A1 (ru) | Устройство допускового контрол частоты | |
SU1281918A1 (ru) | Устройство дл диагностики механизмов циклического действи | |
SU1265844A1 (ru) | Устройство стабилизации скорости движени носител магнитной записи | |
SU706826A2 (ru) | Устройство дл контрол параметров | |
SU1114952A1 (ru) | Электронный тахометр | |
SU1177833A1 (ru) | Устройство для контроля времени работы оборудования | |
EP0186740A1 (en) | Power frequency detection system | |
SU1287265A1 (ru) | Устройство дл контрол периода импульсной последовательности | |
SU1705849A1 (ru) | Устройство дл сигнализации об отклонении параметров объектов | |
SU1007041A1 (ru) | Устройство дл измерени временных параметров | |
SU629634A1 (ru) | Устройство контрол выпадений свч-импульсов | |
SU1233093A1 (ru) | Устройство дл измерени периода | |
SU1698967A1 (ru) | Формирователь импульсов | |
SU416835A1 (ru) | ||
SU658485A1 (ru) | Устройство дл контрол амплитуды и длительности фронтов импульсного сигнала | |
SU1448315A1 (ru) | Логический пробник | |
SU526066A2 (ru) | Умножитель частоты | |
SU1173461A1 (ru) | Комбинированное реле частоты и скорости ее изменени | |
SU481133A1 (ru) | Преобразователь тока в частоту следовани импульсов | |
SU1554133A1 (ru) | Электронный переключатель |