SU932464A1 - Устройство дл контрол временных параметров реле - Google Patents

Устройство дл контрол временных параметров реле Download PDF

Info

Publication number
SU932464A1
SU932464A1 SU802920032A SU2920032A SU932464A1 SU 932464 A1 SU932464 A1 SU 932464A1 SU 802920032 A SU802920032 A SU 802920032A SU 2920032 A SU2920032 A SU 2920032A SU 932464 A1 SU932464 A1 SU 932464A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
relay
input
group
inputs
Prior art date
Application number
SU802920032A
Other languages
English (en)
Inventor
Израиль Михайлович Гольдберг
Михаил Иохелевич Баскир
Константин Афанасьевич Пономаренко
Original Assignee
Харьковское Ордена "Знак Почета" Производственное Объединение "Радиореле"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Ордена "Знак Почета" Производственное Объединение "Радиореле" filed Critical Харьковское Ордена "Знак Почета" Производственное Объединение "Радиореле"
Priority to SU802920032A priority Critical patent/SU932464A1/ru
Application granted granted Critical
Publication of SU932464A1 publication Critical patent/SU932464A1/ru

Links

Description

Изобретение относитс  к области неразрушающего контрол  реле и может быть использовано дл  контрол  неста бильности времени срабатывани  элект ромагнитных реле в услови х производства . Известно устройство дл  измерени  временных параметров электромагнитных реле, содержащее генератор импульсов переключени , электронный ключ, генератор хронирующих импульсо формирователь и счетчики ll . С. помощью известного устройства, выдающего результат измерени  времени срабатывани  в цифровой форме, можно определить нестабильность времени срабатывани  реле, если дл  определенного количества срабатываний вручную записать каждое из получен .ных значений времени срабатывани , затем определить максимальное и минимальное врем  срабатывани  и затем определить их разность. Такое из мерение нестабильности времени .срабатывани  требует дл  проверки одного реле нескольких минут, что делает его неприемлемым в услови х массового производства. Проверка нестабильности времени срабатывани , котора  отражает целый р д скрытых дефектов сборки и регулировки реле, таких, как затирание при движении  кор , продольный люфт в ос х  кор  и другие, необходима в услови х массового производства дл  неразрушащего контрол  качества реле . Наиболее близким техническим решением к предлагаемому  вл етс  устройство дл  измерени  параметров реле , содержащее логический элемент состо ни  контактов реле, источник питани  контактных цепей реле, источник питани  обмотки реле, соединенный с масштабным элементом напр жени , преобразователь, генератор счетных импульсов, соединенный через ключ со счетно-индикаторным блоком, коммутирующий блок состо ний реле, сое диненный с логическим элементом состо ни  контактов реле и с источнико питани  контактных цепей реле, коммутирующий блок вида измерений, соединенный с коммутирующим блоком состо ний реле, с масштабным элементом напр жени , с преобразователем и с ключом, масштабный элемент сопротивлени , соединенный с коммутирующими блоками состо ний реле и вида измерени , логический элемент состо ни  обмотки реле, соединенный с коммутирующим блоком вида измерени  2. Недостатком этого устройства такж  вл етс  необходимость при работе с ним оценивать нестабильность времени срабатывани  реле вручную путем определени  по показани м счетно-индикаторного блока дл  заданного количества срабатываний максимального и минимального времени срабатывани  и последующего определени  их разности что также делает неприемлемым исполь зование известного устройства в услови х массового производства дл  указанного контрол . Цель изобретени  - контроль неста бильности времени срабатывани  реле Поставленна  цель достигаетс  тем что в устройство длл контрол временных параметров реле, содержащее индикаторный блок, источник питани  обмотки контролируемого реле, выход которого через коммутатор подключен к обмотке контролируемого реле, к входу установки в нулевое состо ние счетчика и к входу резрешени  подачи импульсов генератора импульсов, выход которого соединен со счетным входом счетчи4 а, источник питани  контактов контролируемого реле, выход которого подключен через резистор к замыкающему контакту контролируемого реле, переключающий контакт которого соединен с общей шиной устройства , введены триггер, дешифратор регистр пам ти, анализатор неста бильности и задатчик циклов контрол  причем выход задатчика циклов контрол  соединен с управл ющим входом коммутатора, входы установки триггера в единичное и нулевое состо ни  подключены соответственно к замыкающему контакту контролируемого реле и выходу коммутатора, а пр мой выход триггера соединен с входом запрещени подачи импульсов генератора импульсов и со стробирующим входом дешифратора , информационные входы которого подключены к выходам счетчика, а выходы через последовательно соединенные регистр пам ти и анализатор нестабильности - к индикаторному блоку . На фиг. 1 изобраиена функциональна  схема устройства дл  частного случа , когда максимальное контролиtpyeMoe врем  срабатывани  t.«,,,e ..., 1 Q 1 4. / i.OwO- ГЛСЛ НС , - допустима  погрешность контрол  заданной предельно допустимой нестабильности времени срабатывани  ), минимальное. возможное врем  срабатывани  t,.p, 2д1 нест. заданна  предельно допустима  нестабильность времени срабатывани  , ; на фиг.2 функциональна  схема анализатора нестабильности дл  частного случа . Устройство дл  контрол  временных параметров реле содержит (фиг. 1) генератор 1 импульсов стабилизированной частоты с периодом следовани  импульсов , счетчик 2 (двоичный ), дешифратор 3, регистр 4 пам ти, имеющий п  чеек пам ти, где п ЧраВ- ГУЛОКС tcpqS. (g данном частном случае п 16), анализатор 5 нестабильности, индикаторный блок 6, источник 7 питани  обмотки контролируемого реле, источник 8 питани  контактов контролируемого реле. Выход источника 7 через коммутатор 9 подключен к обмотке 10 контролируемого реле, инверсному входу установки счетчика 2 в нулевое состо ние, входу разрешени  подачи импульсов генератора Т и инверсному входу установки в. ноль триггера 11. Управл ющий вход коммутатора 9 подключен к выходу 12 задатчика 13 циклов контрол . К выходу источника 8 последовательно с резистором 14 замыкающий контакт 15 контролируемого реле, переключающий контакт 16 которого подключен к общей шине yctpoйcтвa. К замыкающему контакту 15 контролируемого реле подключен инверсный вход установки в единицу триггера 11, пр мой выход которого подключен к стробирующему входу (входу разрешени  считывани  информа14ии) дешифратора 3 и к входу запрещени  подачи импульсов генератора 1 с Выход генератора 1 подключен к сметному входу счетчика 2, выходы которого подключены к информационным входам дешифратора 3. Выходы дешифратора 3, соответствующие дес тичным числам от трех до восемнадцати, подключены к входам установки в единицу  чеек пам ти регистра , имеющих номера с первого по шестнадцатый, причем большему дес тичному числу соответствует больший номер  чейки пам ти регистра . Выходы  чеек пам ти регистра k подключены к входам анализатора 5, выход которого подключен к входу индикаторного блока 6,
Анализатор 5 нестабильности (фиг. 2) состоит из четырех четырехвходовых элементов ИЛИ 17-20 первой группы; .второй группы из трех трехвходовых элементов ИЛИ 21-23; треть й группы из трех двухвходовых элементов ИЛИ первой группы из трех двухвходовых элементов И 27-29; второй группы из трех двухвходовых элепентов И 30-32; третьей группы из трех двухвходовых элементов И 3335; промежуточного двухвходового элемента ИЛИ 36; первого промежуточного двухвходового элемента И 37, второго промежуточного двухвходового элемента И 38, выходного элемента ИЛИ 39 на 1.1. входов.
В общем случае анализатор 5 нестабильности состоит из первой группы элементов ИЛИ, число которых
К - tcpgS max tcpqS.min nocr
а количество входов каждогс5 из элементов данной группы m д второй группы элементов ИЛИ с ко/в4чеством входов каждого из элементов равным m - 1, третьей группы элементов ИЛИ с количеством входов каждог элемента, равным m - 2,..., t-ой группы (i m - 1) элементов ИЛИ с количеством входов из элементов , равным двум, первой группы двухвходовых элементов И, второй группы двухвходовых элементов И,... i-бй группы двухвходовых элементов И, п€ рвого промежуточного элемента ИЛИ с количеством входов, равным К-2, второго промежуточного элемента ИЛИ с количеством входов, равным К-3,..., (1(-3)-го промежуточного эл мента ИЛИ с количеством входов, равным двум, первого промежуточного двухвходового элемента И, второго промежуточного двухвходового элемента И,..., (К-2)-го промежуточного двухвходового элемента И, выходного элемента ИЛИ с количеством входов, равным (К-1)(т-1) + К-2о Первый вход
5 первого элемента ИЛИ первой группы подключен к первому выходу регистра пам ти,  вл ющемус  выходом  чейки .запоминани  времени срабатывани  величиной tj.pQg,n + Att,ecT. второй
0 вход первого элемента ИЛИ первой группы подключен к второму выходу регистра пам ти,  вл ющемус  выходом  чейки запоминани  времени срабатывани  величиной tj.pQ5 . 2д1нест. .
5 m-ый сход первого элемента ИЛИ первой группы подключен к т-му выходу регистра пам ти,  вл ющемус  выходом  чейки запоминани  времени срабатывани  величиной t -pcig. rnin- -m tHecT.
0 первый вход второго элемента ИЛИ первой группы подключен к (т+1)-му выходу регистра пам ти,  вл ющемус  выходом  чейки запоминани  времени срабатывани  величиной ,
5 + (п1+0д1нест вход К-го элемента ИЛИ первой группы подключен к п-му выходу регистра пам ти,  вл ющемус  выходом  чейки запоминани  времени срабатывани  величиной
сраб.тах сраб-шгп
К выходам регистра пам ти, подключенным к первым входам элементов ИЛИ первой группы, подключены таюхе первые входы элементов И первой группы , причем вторые входы элементов И первой группы подключены к выходам элементов ИЛИ второй группы, входы которых подключены к выходам регистра пам ти параллельно вторым, треть .,т-ым входам элементов ИЛИ
им,

Claims (2)

  1. первой группы с номерами, отличающимис  на единицу в пор дке возрастани . К выходам регистра пам ти, подключенным к вторым входам элементов ИЛИ первой группы, подключены также первые входы элементов И второй группы, причем вторые входы элементов И второй группы подключены к выходам элементов ИЛИ третьей, группы, входы которых подключены к выходам регистра пам ти параллельно третьим, четвертым , ... ,т-ым входам элементов ИЛИ первой группы с номерами, отличающимис  на единицу в пор дке возрастани . К выходам регистра пам ти, подключенным к (т-2)-ым входам элементов ИЛИ первой группы, подключены также первые входы элементов И (-1)-ой группы, причем вторые входы элементов И (-1)-ой группы подключены к выходам элементов ИЛИ i-ой группы, входы которых подключены к выходам регистра пам ти параллельно (т-1)-ым и т-ым входам элементов ИЛИ первой группы с номерами, отличающи мис  на единицу в пор дке возрастани . К выходам регистра пам ти, подключенным к (т-1)-ым входам элементов ИЛИ первой группы, подключены также первые входы элементов И i-ой группы, причем вторые входы элементов И 5-ой группы подключены к выхо дам регистра пам ти параллельно т-ым входам элементов ИЛИ первой группы с номерами, отличающимис  на единицу в пор дке возрастани . К выходу первого элемента ИЛИ пер вой группы подключен первый вход первого промежуточного элемента И, второй вход которого подключен к вы ходу первого промежуточного элемента ИЛИ, входы которого подключены к выходам третьего, четвертого, ..., К-го элементов ИЛИ первой группы, к выходу второго элемента ИЛИ первой группы подключен первый вход второго промежуточного элемента И, второй вход которого подключен к выходу вто рого промежуточного элемента ИЛИ, входы которого подключены к |ыходам четвертого, п того, ..., К-го элементов ИЛИ первой группы. К выходу {К-3)-го элемента ИЛИ первой группы подключен первый вход (К-З)-го промежуточного элемента И, второй вход которого подключен к выходу (К-З)-го промежуточного элемента ИЛИ, входы которого подключены к выходам (K-l)-ro и К-го элементов ИЛИ первой группы. К выходу (К-2)-го элемента ИЛИ первой группы подключен первый вход (К-2)-го промежуточного элемента И, второй вход которого под ключен к выходу К-го элемента ИЛИ первой группы. Выход каждого элемента И подключен к соответствующему входу выходного элемента ИЛИ, выход которого  вл етс  выходом анализатора 5 нестабильности . Работает устройство следующим образом . Напр жение источника 7 подаетс  на обмотку 10 через коммутатор 9, причем частота импульсов коммутации и количество импульсов задаютс  задатчиком 13. Длительность выходных, импульсов задатчика 13 выбираетс  9 заведомо большей максимального возможного времени срабатывани  реле. 8момент времени, когда коммутатор 9подключает к источнику 7 обмотке 10подаетс  сигнал единица на вход разрешени  подачи импульсов генератора 1 и на инверсный вход установки счетчика 2 в нулевое состо ние , после чего импульсьг генератора 1, длительность периода которых составл ет Д поступают в счетчик 2, который начинает производить их подсчете В момент срабатывани  провер емого реле, когда контакт 15 замыкаетс  с контактом 16, триггер 11, находившийс  до этого в состо нии ноль, переходит в состо ние единица, в результате чего прекращаетс  подача импульсов генератора в/счетчик 2. Одновременно с этим выходной сигнал единица триггера 11 поступает на стробирующий вход дешифратора 3. Таким образом, на одном из выходов дешифратора 3 по вл етсл сигнал единица, соответствующий имевшему место определенному времени срабатывани  реле, измеренному счетчиком 2. Сигнал единица, по вившийс  на выходе дешифратора 3, воздействует на вход установки в единицу соответствующей  чейки пам ти регистра , который перед началом проверки реле установлен в состо ние ноль. Таким образом, указанна   чейка пам ти регистра 4 переводитс  в состо ние единица, в котором она продолжает оставатьс  в течение всей последующей проверки реле. В момент времени, когда коммутатор 9 отключает от источника 7 обмотку 10,подаетс  сигнал ноль на инверсный вход установки счетчика 2 в нулевое состо ние и на инверсный вход установки в ноль триггера 11. Вследстие этого счетчик 2 устанавливаетс  в нулевоессосто ние, а также переводитс  в состо ние ноль триггер 11, выходной сигнал которого при этом запрещает работу дешифратора 3. В указанном состо нии схема устройства продолжает находитьс  до момента времени, когда коммутатор 9 вновь подает напр жение на обмотку 10. При последующих подключени х обмотки 10 к источнику 7 и отключени х от него работа устройства протекает аналогично описанной выше. Описанный процесс коммутации реле производитс  пределенное число раз, например, дес ть , после чего задатчик 13 запрещает дальнейшую коммутацию реле, а также выдает сигнал об окончании цикла проверки реле. В течение цикла проверки реле пос ле каждого срабатывани  контролируемого реле измеренна  счетчиком 2 вел чина времени срабатывани  запоминает с  регистром 4, в котором кажда  из  чеек пам ти, оказавша с  в состо нии единица, характеризует конкрет ное врем  срабатывани  реле, величина которого соответствует номеру  чейки пам ти (номеру выхода регистра ) . Если в процессе проверки реле имеют место два времени срабатывани , отличающиес  на четыре и более периодов импульсов генератора 1, т.е имеет место превышение заданной предельно допустимой нестабильности вре мени срабатывани , то соответствующи этим временным интервалам два из выходов регистра А, оказавшиес  в состо нии единица и пор дковые номера которых отличаютс  на четыре и более, вы вл ютс  анализатором 5. В анализаторе 5 производитс  сопоставление между собой результатов всех замеров величин времени срабатывани , полученных в Г|1роцессе цикла проверки. Таким образом, люба  комбинаци  двух номеров выходов регистра 4, которые оказались в состо нии единица и пор дковые номера которых отличаютс  на четыре и более, приводит к по влению сигнала единица , на одном из входов выходнрго элемента ИЛИ ЗЭ, в результате чего на его выходе по вл етс  сигнал единица, что приводит к срабаты- ванию блЬка 6. Введение в схему устройства задатчика циклов контрол , дешифратора , триггера, регистра пам ти и анализатора нестабельности позвол ет автоматизировать процесс контрол  нестабильнос/и времени срабатывани  реле и сократить врем  контрол  с нескольких минут до долей секунд. Учитыва , что нестабильность времени срабатывани  очень точно отражает различные нарушени  сборки и регулировки микроминиатюрных электромагнитных реле, такие, как затирание при движении  кор , продольный люфт в ос х  кор  и другие контроль указанного параметра с помощью автоматических приборов позвол ет вы вить скрытые дефекты производства у выпускаемых серийно реле и, таким образом , позвол ет повысить качество выпускаемых реле. Предлагаема  схема анализатора нестабильности обеспечивает вы вление двух значений времени срабатывани , если величина их разности выходит за пределы заданной величины, причем вы вление заданной разности производитс  при любых абсолютных значени х времени срабатывани  во всем диапазоне возможных величин, Указанна  схема анализатора нестабильности универсальна и позвол ет создавать устройства дл  любых реле с любым временем срабатывани , а также обеспечивает необходимую точность в зависимости от выбора шага дискретности и обеспечивает контроль любого количества провер емых времен срабатывани . Формула изобретени  Устройство дл  контрол  временных параметров реле, содержащее индикаторный блок, источник питани  обмотки контролируемого реле, выход которого через коммутатор подключен к обмотке контролируемого реле, к входу установки в нулевое состо ние счетчика и к входу разрешени  подачи , импульсов генератора импульсов, выход которого соединен со счетным входом счетчика, источник питани  контактов контролируемого реле, выход которого подключен через резистор к замыкающему контакту контролируемого реле, переключающий контакт которого соединен с общей шиной устройства , отличающеес  тем, что, с целью контрол  нестабильности времени срабатывани  реле, в устройство введены триггер, дешифратор , регистр пам ти, анализатор нестабильности и задатчик циклов контрол , причем выход задатчика циклов контрол  соединен с управл ющим входом коммутатора, входы установки триггера в единичное и нулевое состо ни  подключены соответственно , к замыкающему контакту контролируемого реле и выходу коммутатора , а пр мой выход триггера соединен с входом запрещени  подачи импульсов генератора импульсов и со стробирую-. щим входом дешифратора, информационные входы которого подключены к вь ходам счетчика, а выходы через после11932 б
    довательно соединенные регистр пам ти
    и анализатор нестабильности - к индикаторному блоку.
    Источники информации, прин тые во внимание при экспертизе
    К Авторское свидетельство СССР № 284175, кл. G 05 В 23/02, 1966.
  2. 2. Авторское свидетельство СССР № i 09201, кл. G 05 В 23/02, 1970 5 (прототип).
    Устано ма ,ff
SU802920032A 1980-04-30 1980-04-30 Устройство дл контрол временных параметров реле SU932464A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802920032A SU932464A1 (ru) 1980-04-30 1980-04-30 Устройство дл контрол временных параметров реле

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802920032A SU932464A1 (ru) 1980-04-30 1980-04-30 Устройство дл контрол временных параметров реле

Publications (1)

Publication Number Publication Date
SU932464A1 true SU932464A1 (ru) 1982-05-30

Family

ID=20893889

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802920032A SU932464A1 (ru) 1980-04-30 1980-04-30 Устройство дл контрол временных параметров реле

Country Status (1)

Country Link
SU (1) SU932464A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107167729A (zh) * 2017-05-26 2017-09-15 中国电子科技集团公司第四十研究所 利用触发脉冲控制的继电器操作时间自动测试装置及方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107167729A (zh) * 2017-05-26 2017-09-15 中国电子科技集团公司第四十研究所 利用触发脉冲控制的继电器操作时间自动测试装置及方法
CN107167729B (zh) * 2017-05-26 2019-06-18 中国电子科技集团公司第四十一研究所 利用触发脉冲控制的继电器操作时间自动测试装置及方法

Similar Documents

Publication Publication Date Title
US3824459A (en) Method of measuring the electrostatic capacity of a capacitor
US4217543A (en) Digital conductance meter
SU932464A1 (ru) Устройство дл контрол временных параметров реле
US2739285A (en) Current measuring device
US3287635A (en) Electrical discharge simulator for insulation testing including relay means connected across series capacitors
SU767667A1 (ru) Устройство дл контрол качества электрической изол ции
SU1164636A1 (ru) Устройство дл разбраковки полупроводниковых диодов
US3340465A (en) Apparatus for determining elapsed time between the closure of contacts operated in a numbered sequence
SU615432A1 (ru) Устройство дл контрол параметров микросхемы
SU864373A1 (ru) Способ настройки конденсаторных реле времени
SU742825A1 (ru) Компаратор сопротивлений дл контрол подгонки делителей напр жени
SU808997A1 (ru) Устройство дл контрол разоб-щЕННыХ цЕпЕй элЕКТРичЕСКОгО MOH-ТАжА
SU1698825A1 (ru) Устройство дл измерени внутреннего сопротивлени вольтметра
SU945830A1 (ru) Выходной узел тестера дл контрол электронных блоков
SU1429065A1 (ru) Устройство дл контрол правильности коммутации и переходного сопротивлени электрических контактов коммутационных изделий
SU705384A1 (ru) Устройство дл контрол нелинейности пилообразного напр жени
SU737921A1 (ru) Устройство дл измерени времени переброса переключающих контактов коммутационного устройства
SU826252A1 (ru) Устройство для формирования калиброванных уровней напряжения промышленной частоты 1
SU481130A1 (ru) Устройство дл преобразовани сигналов резистивных датчиков в цифровой код
US3089085A (en) Signal-controlled timer
SU1133480A1 (ru) Электрический резистивный тензокалибратор
SU1003090A1 (ru) Устройство дл контрол цифровых узлов
SU901996A1 (ru) Устройство дл испытани реле на износостойкость
SU1283551A1 (ru) Устройство дл измерени показател тепловой инерции термопреобразовател
SU1354209A1 (ru) Устройство дл измерени среднеквадратичного отклонени случайного процесса