SU922722A2 - Преобразователь кодов - Google Patents
Преобразователь кодов Download PDFInfo
- Publication number
- SU922722A2 SU922722A2 SU802952166A SU2952166A SU922722A2 SU 922722 A2 SU922722 A2 SU 922722A2 SU 802952166 A SU802952166 A SU 802952166A SU 2952166 A SU2952166 A SU 2952166A SU 922722 A2 SU922722 A2 SU 922722A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- sensor
- comparison circuit
- inputs
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
(5) ПРЕОБРАЗОВАТЕЛЬ КОДОВ
I
Изобретение относитс к вычислительной технике и может быть использовано дл контрол работы преобразовател кодов, формирующего адресночисловую или командную информацию, выдаваемую в магистраль обмена.
По основному авт.св. № известен преобразователь кодов, содержащий датчик кодов, коммутатор, per гйстры числа и адреса, усилители,, блок анализа признаков, распределитель сигналов, логические элементы И и ИЛИ, причем один из выходов датчика кодов подключен к входу коммутатора, управл емого по другим входам от блока анализа признаков, а выходы коммутатора подключены к регистрам адреса и числа, которые через соответствующие усилители подключены к выходам преобразовател кодов 1.
Преобразователь обеспечивает формирование адресно-числовой информации и выдачу ее в магистраль обмена. Однако достоверность формировани в
нем адреса недостаточна высока ввиду отсутстви средств контрол правильности работы регистра адреса в счетном режиме. В р де ситуаций это может привести как к нарушению работы магистральной системы, так и к потере исходных данных вследствие размещени их в другой зоне адресов.
Цель изобретени - повышение на10 дежности преобразовани адресов массива .
Поставленна цель достигаетс тем, что в преобразователь кодов введены схема сравнени и п тый эле15 мент И, причем первый и второй входы схемы сравнени соединены соответственно с выходами регистра числа и регистра адреса, выход схемы сравнени соединен с первым входом п того
20 элемента И, выход которого соединен с входом датчика кодов, четвертый выход датчика кодов соединен с вторым входом п того элемента И. На фиг.1 представлена блок-схема предлагаемого преобразовател ; на фиг.2 - временна диаграмма его работы . Преобразователь кодов содержит да чик 1 кодов, коммутатор 2, регистр числа, регистр k адреса, усилители 5 и 6, блок 7 анализа признаков, сл жащий дл управлени коммутатором 2 первый элемент 8 задержки, элемент ИЛИ 9, первый и второй элементы И 1 и И 11, распределитель 12 сигналов, управл ющий элементами И 10 и И 11, схему 13 сравнени , выходы преоб разовател и элемент И 15Первый выход датчика 1 кодов сое динен с первым входом коммутатора 2 выходы которого подключены через ре гистр 3 числа и регистр Ц адреса со ответственно к входам усилителей 5 и 6, выходы которых вл ютс выходами преобразовател . Первый и второй выходы блока 7 св заны соответственно с вторыми третьим входами коммутатора 2. Второй выход датчика 1 кодов соединен с первым входом блока 7 третий выход датчика 1 св зан с вторым входом блока 7 первыми входами pacпpeдeлиfел 12 и элемента И 10,четвертый выход датчика 1 соеди нен с первым входомэлемента И 15, вторым входом распределител 12 и третьим входом блока 7- Первый, второй и третий выходы распределител св заны соответственно с вторым входом элемента И 10, первым и вторым входами элемента И 11. Выход элемента И 11 подключен к второму входу элемента ИЛИ 9, первый вход которого соединен с вторым входом регистра 4 и выходом элемента И 10. Выход элемента ИЛИ 9 через элемент 8 соединен с вторыми входами усилителей 5 и 6. Выходы регистров 3 и 4 соединены соответственно с первым и вторым входами схемы 13, выход которой соединен с вторым входом элемента И 15. Выход элемента И 15 соединен с входом датчика 1. Блок 7 анализа признаков содержит два триггера 16 и 17 а также элементы И 18, И 19 и НЕ 20. Выходы триггеров 16 и 17 св заны с входами коммутатора 2. Вторые входы элементов И 18 и И 19 обьединены и подключены третьему выходу датчика 1. Первый вход элемента И 18 объединен с входом элемента НЕ 20 и подключен к второму выходу датчика 1, выход эле9 мента НЕ 20 соединен с первым.входом элемента И 19, выход которого подключен к второму . входу триггера 16 и первому входу триггера 17. Третий вход триггера 16 объединен с вторым входом триггера 17 и подключен к третьему входу блока 7. Выход элемента И 18 соединен с первым входом триггера 16. Распределитель 12 сигналов содержит счетчик 21, два триггера 22 и 23 и элемент 2 задержки. Первый вход счетчика 21 св зан с третьим выходом датчика 1, первые входы триггеров 22 и 23 объединены с вторым входом счетчика 21 и св заны с четвертым выходом датчика 1. Выход счетчика 21 св зан с вторым входом элемента И 11 и вторым входом триггера 22, выход которого через элемент 2 задержки подключен к второму входу элемента И 10 и второму входу триггера 23,ьыход которого св зан с первым входом элемента И 11, Преобразователь работает следующим образом. Информаци , представленна в, двоичном коде, с выхода датчика 1 поступает на вход коммутатора 2, который о сигналам из блока 7 производит ее распределение на адресную и,числовую. Каждое информационное слово, приход щее на вход коммутатора, сопровождаетс син7 роимп льсом, формируемым в датчике 1 кодов и снимаемым с третьего его выхода. При этом перед первым и последним передаваемыми словами датчиком 1 вырабатываютс соответственно сигналы Начало и Конец ( см.фиг.2). Эти сигналы соответственно снимаютс с второго и четвертого выходов датчика 1 кодов. Блок 7 анализирует наличие этих сигналов на своих входах. В исходном состо нии перед началом поступлени очередной части массива информации с выходов блока 7, первого и третьего выходов распределител 12 поступают соответственно в коммутатор 2 и на элементы И 10 и 11 потенциалы, запрещающие прохождение информации через коммутатор 2 и синхроимпульсов через элементы И 10 и 11, с второго выхода распределител 12 поступает разрешающий потенциал . При по влении на втором выходе датчика 1 сигнала Начало на втором входе элемента И.18 формируетс разрешающий потенциал, на первом входе элемента И 19 - запрещающий. В результате при наличии первого синхроимпульса триггер 16 измен ет свое состо ние, и на второй вход коммутатора 2 поступает разрешение напрохождение слова от датчика 1 на регистр k адреса.
Перед выдачей второго слова от датчика 1 кодов сигнал Начало на первом входе блока 7 анализа признаков снимаетс , соответственно этому второй- синхроимпульс проходит через элемент И 19- В результате триггеры 16 и 17 измен ют свое состо ние, и на втором входе коммутатора 2 вырабатываетс запрет, а на третьем входе разрешение. При этом передача слова от датчика 1 кодов происходит на регистр 3 числа. Одновременно от второго синхроимпульса на выходе счетчика 21 формируетс импульс, который, благодар наличию разрешающего потенциала на втором выходе распределител 12 сигналов, проходит через второй элемент И 11, элемент ИЛИ 9 и первый элемент 8 задержки на вторые входы усилителей 5 и 6. В результате числова и адресна информаци с регистров 3 и t через усилители 5 и 6 поступает на выход 1 преобразовател . Импульс, сформированный на выходе счетчика 21, измен ет также состо ние триггера 22, в результате чего через некоторый интервал времени, определ емый элементом задержки , до прихода очередного синхроимпульса триггер 23 измен ет свое состо ние,и на входах первого 10 и второго 11 элементов .И формируютс соответственно потенциалы разрешени и запрета прохождению импульсов .
При поступлении третьего и последующих слов, кроме последнего, и сопровождающих их синхроимпульсов соето ние блока 7 анализа признаков и, распределител 12 сигналов не мен етс , в результате происходит передача третьего и последующих слов, кроме последнего, от датчика 1 кодов на регистр 3 числа. Одновременно каждый синхроимпульс с третьего выхода датчика 1 кодов через первый элемент И 10 проходит на второй вход регистра k, адреса, что вызывает увеличение адреса на единицу, и через элемент ИЛИ 9 и элемент 8 задержки на вторые входы усилителей 5 и 6. В результате ПРОИСХОДИТ передача сформированного
адреса и соответствующего ему числа с регистров адреса k и числа 3 на выход устройства.
Перед поступлением последнего слова передаваемого массива на четвертом выходе датчика 1 кодов формируетс сигнал Конец, который снимаетс после передачи этого слова.
Сигнал Конец приводит в исходное состо ние распределитель 12 сигналов по переднему фронту, а по заднему фронту - блок 7 анализа признаков . Состо ние блока 7 при по влении сигнала Конец не мен етс в течение длительности этого сигнала (см. фиг.2) и последнее слово массива, вл ющеес адресом последнего числа, переданного по предыдущему синхроимпульсу , поступает на регистр 3 числа. При этом синхроимпульс, сопровождающий последнее слово, вследствие по влени запрещающего потенциала на входах элементов И 10 и И 1 не проходит на второй вход регист адреса и вторые входы усилителей 5 и 6о На регистре адрес сохран етс адрес, соответствующий последнему числу, переданному по предшествующему синхроимпульсу, и значени кодов с регистров 3 и не передаютс на выход устройства.
В результате, после поступлени от датчика 1 кодов последнего слова массива, при условии правильности формировани адресов массива в процессе передачи предшествующих слов, на регистрах 3 и 4 должен находить .с код адреса последнего числа массива: на регистре k- код адреса, сформированный в процессе передачи чисел, на регистре 3 числа - код адреса , полученный в последней передаче от датчика 1 кодов.
Схема 13 сравнени анализирует значени кодов на своих входах и при их совпадении передает сигнал на первый вход элемента И 15, на второй вход которого поступает сигнал Конец.
Таким образом, если к моменту времени формировани сигнала Конец коды на регистрах 3 и совпадают, то с выхода элемента И 15 на вход датчика 1 поступает разрешение на продолжение передачи информации и последующего обмена.
Claims (1)
- Использование новых элементов схемы сравнени и элемента И позво л ет повысить надежность работы преобразовател за счет введени аппаратурных средств , которые обеспечивают оперативный контроль формирова ни адресов массива в процессе передачи информации, не ухудша быстродействие обмена. Формула изобретени Преобразователь кодов по авт.ев, № отличающийс тем, что, с целью повышени надежно ти преобразовани , в него введены схема сравнени и п тый.элемент И, причем первый и второй входы схемы сравнени соединены соответственно с выходами регистра числа и регистра адреса, выход схемы сравнени соединен с первым входом п того элемента И, выход которого соединен с входом датчика кодов, четвертый выход датчика кодов соединен с вторым входом п того элемента И, Источники информации, прин тые во внимание при экспертизе 1, Авторское свидетельство СССР № , кл. G Об F 5/00, 1979 (прототип ).Первый массивсиблГ Suxl„ НачалопКонецis А Вы IТг1б б 706 7TtIT ffTBtijiZСИлК8м1РСЛSAliewZПВылЗ8 РАГ-ЯД вл 8к28хРЧ вл) it IВылП iAlSht8м fAилавхг.f впгВш VfSAtSfHBmopou
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802952166A SU922722A2 (ru) | 1980-07-01 | 1980-07-01 | Преобразователь кодов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802952166A SU922722A2 (ru) | 1980-07-01 | 1980-07-01 | Преобразователь кодов |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU834693A Addition SU179377A1 (ru) | Цифровой фазометр |
Publications (1)
Publication Number | Publication Date |
---|---|
SU922722A2 true SU922722A2 (ru) | 1982-04-23 |
Family
ID=20906638
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802952166A SU922722A2 (ru) | 1980-07-01 | 1980-07-01 | Преобразователь кодов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU922722A2 (ru) |
-
1980
- 1980-07-01 SU SU802952166A patent/SU922722A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU922722A2 (ru) | Преобразователь кодов | |
SU809293A1 (ru) | Устройство дл приема и передачииНфОРМАции | |
SU1137468A1 (ru) | Устройство приоритета | |
SU1425636A1 (ru) | Устройство дл ввода информации | |
SU656217A1 (ru) | Устройство согласовани | |
SU732850A1 (ru) | Устройство дл сбора и регистрации информации | |
SU922715A1 (ru) | Устройство дл ввода информации | |
SU930628A1 (ru) | Селектор импульсов | |
SU1188743A1 (ru) | Устройство дл имитации объекта контрол | |
SU798785A1 (ru) | Устройство дл вывода информации | |
SU1012261A1 (ru) | Устройство дл контрол двоичного кода на нечетность | |
SU997024A1 (ru) | Устройство дл ввода информации | |
SU752317A1 (ru) | Устройство дл ввода информации | |
SU1411995A1 (ru) | Устройство дл передачи и приема информации | |
SU903852A2 (ru) | Многоканальное устройство дл сопр жени | |
SU1117624A1 (ru) | Устройство дл управлени обменом по асинхронной магистрали вычислительной системы | |
SU1589263A1 (ru) | Устройство дл ввода информации | |
SU1614105A1 (ru) | Синхронизатор импульсов | |
SU1487055A1 (ru) | Устройство для селекции информационных каналов, | |
SU805314A1 (ru) | Устройство дл приоритетного опроса | |
SU1418692A2 (ru) | Устройство дл ввода информации | |
SU1084794A1 (ru) | Устройство дл обслуживани запросов в пор дке поступлени | |
SU834691A1 (ru) | Устройство дл ввода информации | |
SU723561A1 (ru) | Устройство дл сопр жени | |
SU752313A1 (ru) | Устройство дл выделени маркера кадровой синхронизации |