SU921065A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU921065A1
SU921065A1 SU802965481A SU2965481A SU921065A1 SU 921065 A1 SU921065 A1 SU 921065A1 SU 802965481 A SU802965481 A SU 802965481A SU 2965481 A SU2965481 A SU 2965481A SU 921065 A1 SU921065 A1 SU 921065A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
current
charge
source
sources
Prior art date
Application number
SU802965481A
Other languages
English (en)
Inventor
Евгений Борисович Алексеев
Игорь Владимирович Зайцевский
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU802965481A priority Critical patent/SU921065A1/ru
Application granted granted Critical
Publication of SU921065A1 publication Critical patent/SU921065A1/ru

Links

Description

(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ

Claims (2)

  1. Изобретение относитс  к наносекун ной полупроводниковой импульсной тех нике и может найти применение в вычислительной и цифровой радиоизмерительной технике, устройствах моделировани  и контрол  систем передачи информации. Известно устройство, которое содержит п транзисторных каскадов и п диодов с накоплением зар да, причем с целью формировани  имПульсов ступенчатого напр жени  выходы транзисторных каскадов подключены через резисторы к общему сопротивлению нагрузки 1. Недостатком известного устройства  вл етс  невозможностью формирова ни  импульсов со ступенчатым задним фронтом. Известен также формирователь импульсов , который содержит общий резистор нагрузки, п диодов с накопле нием зар да и п последовательно соединенных транзисторных источников тока на составных транзисторах, в каждом из которых переход база - коллектор управл ющего транзистора объединен , а коллектор выходного транзистора соединен через резистор с отдельным источником питани  С23. Недостатком известной схемы  вл етс  невозможность формировани  на выходе импульсов со ступенчатым задним фронтом, т.е. низкие фрикционные возможности. Цель изобретени  - расширение функциональных возможностей. Указанна  цель достигаетс  тем, что в фор ирователе импульсов, содержащем общий резистор нагрузки, п диодой с накоплением зар да и п последовательно соединенных транзисторных источников тока, выходы которых через первую группу резисторов св заны с отдельными источниками питани , выходы источников тока через вторую группу резисторов подсоединены к общей шине, а через диодную сборку из диодов с накоплением зар да подключены к общему резистору нагрузки . На чертеже представлена принципиальна  схема предлагаемого устройст- ва, . . Анод диода 1 с накоплением зар да (ДНЗ), катод которого св зан с коллектором транзистора в источнике тока 2, подключен непосредственно к общему сопротивлению нагрузки 3- Одновременно , коллектор указанного транзистору подсоединен через резистор t к общей шине, а через резистор 5 - к источнику управл ющего напр жени  Е отрицательной пол рнос ,ТИ., . , База транзистора в источнике 2 то ка 4iepe3 резистор 6 переменного сопротивлени  подключена к источнику запускающих импульсов, а эмиттер к базе транзистора в следующем источнике тока 7. Другие каскады конструктивно выполнены идентично, причем,дополнител но, параллельно сопротивлению нагрузки 3 включен быстродействующий диод 8, айод которого св зан с общей шиной., а эмиттер транзистора в источ нике тока последнего п-го каскада св зан с источником напр жени  положительной пол рности +ЕП. В исходном состо нии источники то ка не работают, а в цеп х ДНЗ в кажД|ОМ каскаде протекают пр мые токи, накаплива  зар д в их.базах. При поступлении на вход устройства запускающего импульса отрицательной пол рности источники тока включа ютс , п(1чем в коллекторной цепи тра зистора в любом К-том источнике тока соответственно в К-том каскаде проте кает ток, равный S щ К Зв 2 , где J - величина тока запускающего импульса, действующего на входе первого источника тока. В силу конструктивного включени  ДНЗ через сопротивление нагрузки 3 начинает протекать ток, равный сумме токов, протекающих в цеп х всех источников тока. При этом на сопротивлении нагрузки формируетс  импульс с амплитудой напр жени , равной произведению суммарного тока на сопротивление Яц. При последовательном восстановлении обратного сопротивлени  ДНЗ в каь дом К-том каскаде по окончании фазы рассасывани  происходит отключение тока Лох из цепи сопротивлени  на грузки. Амплитуда нап  жени  уменьшаетс  при этом на величину, равную 3 П , Таким образом, в предложенном устройстве происходит формирование ступенчато-падающего напр жени . Управление законом временного распределени  юментов переключени  токов в каскадах из сопротивлени  нагрузки осуществл етс  управл ющими напр жени ми Е, Eg, ..., Е Возможность интегрально-гибридного исполнени  устройства свидетельствует о возможности его широкого применени  в цифровой радиоизмерительной технике.. Формула изобретени  Формирователь импульсов, содержащий общий резистор нагрузки, п диодов с накоплением зар да и п последовательно соединенных транзисторных источников тока, выходы которых через первую группу резисторов св заны с отдельными источниками питани , о тли чающийс  тем, что, с целью расширени  функциональных возможностей , выходы источников тока через вторую группу резисторов подсоединены к общей шине, а через диоды с накоплением зар да подключены к общему резистору нагрузки. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР :№ 369688, кл. Н 03 К 3/02, 08.0i.71.
  2. 2.Авторское свидетельство СССР i№ 79235, Кл. И 03 К 3/02, 21,04.73.
SU802965481A 1980-07-29 1980-07-29 Формирователь импульсов SU921065A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802965481A SU921065A1 (ru) 1980-07-29 1980-07-29 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802965481A SU921065A1 (ru) 1980-07-29 1980-07-29 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU921065A1 true SU921065A1 (ru) 1982-04-15

Family

ID=20911622

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802965481A SU921065A1 (ru) 1980-07-29 1980-07-29 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU921065A1 (ru)

Similar Documents

Publication Publication Date Title
JPS6042519Y2 (ja) 積分回路
US9379695B2 (en) Circuit and method for operating a half-bridge
US3250922A (en) Current driver for core memory apparatus
SU921065A1 (ru) Формирователь импульсов
ATE183031T1 (de) Schaltungsanordnung zur begrenzung von schaltüberspannungen an leistungshalbleiterschaltern
JPH07255168A (ja) 複数の信号を生成するためのdc/dcコンバータ
US4584520A (en) Switchable current source circuitry having a current mirror and a switching transistor coupled in parallel
US3166682A (en) Tunnel diode nor gate
US3182204A (en) Tunnel diode logic circuit
US3248572A (en) Voltage threshold detector
US3417266A (en) Pulse modulator providing fast rise and fall times
US3665222A (en) Short duration high current pulse generator
SU1162031A1 (ru) Высоковольтный переключатель
US3294986A (en) Bistable tunnel diode circuit
US3319085A (en) Tunnel diode switching circuit triggerable by single polarity input
SU1083340A1 (ru) Усилитель мощности
GB907656A (en) Tunnel diode logic circuit
SU841115A1 (ru) Высоковольтный переключатель
SU1162034A1 (ru) Преобразователь логических уровней
SU868871A1 (ru) Реле времени периодических включений
RU2149502C1 (ru) Мультивибратор с коротким задним фронтом прямоугольных импульсов
JPS598973B2 (ja) 発光ダイオ−ドの駆動回路
SU1358077A1 (ru) Формирователь одиночных импульсов
SU1575306A1 (ru) Элемент сравнени
SU953710A2 (ru) Формирователь импульсов