SU919128A1 - Система фазировани - Google Patents

Система фазировани Download PDF

Info

Publication number
SU919128A1
SU919128A1 SU802943978A SU2943978A SU919128A1 SU 919128 A1 SU919128 A1 SU 919128A1 SU 802943978 A SU802943978 A SU 802943978A SU 2943978 A SU2943978 A SU 2943978A SU 919128 A1 SU919128 A1 SU 919128A1
Authority
SU
USSR - Soviet Union
Prior art keywords
phasing
descrambler
output
station
scrambler
Prior art date
Application number
SU802943978A
Other languages
English (en)
Inventor
Николай Федорович Андрияш
Анатолий Николаевич Варфоломеев
Вадим Всеволодович Войтенко
Александр Семенович Гомельский
Яков Генухович Чернов
Михаил Абрамович Шильман
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU802943978A priority Critical patent/SU919128A1/ru
Application granted granted Critical
Publication of SU919128A1 publication Critical patent/SU919128A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

(5) СИСТЕМА ФАЗИРОВАНИЯ
Изобретение относитс  к передаче дискретных сообщений и может быть использовано в системах фазировани  многоканальной аппаратуры с временным уплотнением. Известна система фазировани  мно гоканальной аппаратуры, передачи дис ретной информации с временным уплотн нием, содержаща  две станции, кажда  из которых состоит из.последовательно соединенных передатчиков циклового фазировани  и скремблера, а так же распределител  передачи, распреде лител  приема и последовательно соединенных дескремблера и приемника циклового фазировани , первый выход которого подключен к управл ющему входу передатчика циклового фазировани  и первому управл ющему входу скремблера, к второму управл ющему входу которого подключен второй выход дескремблера, к управл ющему входу которого подключен второй выход приемника циклового фазировани , при ЭТОМ выход распределител  передачи подключен к тактовому входу передатчика циклового фазировани  1 , Однако система обладает большим временем фазировани . Цель изобретени  - уменьшение времени фазировани . Дл  достижени  цели систему фазировани  многоканальной аппаратуры передачи дискретной информации с временным уплотнением, содержащую две станции, кажда  из которых состоит из последовательно соединенных передатчика циклового фазировани  и скремблера, а также распределител  передачи, распределител  приема и последовательно соединенных дескремблера и приемника циклового фазировани , первый выход которого подключен к управл ю1цему входу передатчика циклового фазировани  и первому управл ющему входу скремблера, к второму управл ющему входу которого подключен второй выход дескремблера, к уп3g
равл ющему сходу которого подключен второй выход приемника цикпового фазировани , при этом выход распредели тел  передачи подключен к тактовому входу передатчика циклового фазировани , аведены в каждую станцию -селектор скремблра, селектор дескремб лера и последовательно соединенные счетчик кратности и анал 1затор син фазно.сти, ко второму входу которого подключен первый выход селектора дескремблера, второй выход которого подключен к установочным exoAajM дескремблера , счетчика кратности и распределител  приема, выход которого подключен ко входу счетчика кратности , а выход анализатора синфазности подключен ко второму входу приемника циклового фазировани , выход которого подключен к управл ющему входу селектора дескремблера,, к информационному входу которого подключен второй выход дескремблера, при этом выход скремблера подключен ко входу селектора скремблера выход которого подключен к установочному входу скре блера и распределител  передачи.
На чертеже представлена структурна  электрическа  cxeKta системы фазировани .
Система фазировани  содержит две станции I и Ji , Станци  Т содержит пepeдaтL ик 1 циклового фазировани , скремблер 2, селектор 3 скремблера,, распределитель k передачи, приемник 5 ци лового фазировани , дескрем лер б, селектор 7 дескремблера,анаСосто ние станции В сфазированном состо нии системы производитс  С ремблерование-дескре - блирование информации в каждом н.аправ лении передачи, при этом селектор 3 (19) скремблера (селектор 13 (7) дескремблера) фиксирует определенный
4J4
лизатор 8 синфазнбсти, счетчик 9 кратности, распределитель 10 приема Станци  И содержит дескремблер 11, приемник 12 циклового фазировани , селектор 13 дескремблера, анализатор Ik синфазности, счетчик 15 кратности , распределитель 16 приема, .скремблер 17, передатчик 18 циклового фазировани , селектор 19 скремблера , распределитель 20 передачи. CMcteMa работает следующим образом .
При потере синхронизации система переходит в режим поиска фазы, при этом вначале фазируетс  система скремблер-дескремблер ,а затем происходит фазирование по циклу мультиплексоров.
Скремблер 2(17) может работать в двух режимах:
0)в режиме скремблировани  групповой информации мультиплексора,
1)в режиме датчикапсевдослучайной последовательности (при отключении групповой информации мультиплексора ) .
Дескремблер 11 (6) может работать в двух режимах:
о) в режиме дескремблировани  групповой информации, поступающей из канала св зи,
1} в режиме поиска фазы,
В соответствии с возможными режимами работы скремблера и дескремблера возможны четыре их взаимных сос то ни  на каждой оконечной станции. Данные представлены в таблице.

Claims (1)

  1. Режим работы - 5S отрезок, псевдослучайной последовательности , устанавливает скремблер 2 ((7) (дескремблер 11 (6)) в исходное состо ние, производ  изменение длины псевдослучайной последовательности до величины, кратной ЦИКЛУ передачи 5 ( приема) , и синхронизирует распреде литель передачи i (20) или распреде литель приема 16 (10), причем распределитель приема 16 ОО) синхрониз руетс  только в режиме циклового фа зировани  по сигналу от приемника 12 (5) циклового фазировани  Анализатор синфазности 14 (8) сравнивает определенные положени  дескремблера 11 (6), выделенные селектором 13 (7) с положени ми распределител  16 (10) приема, соответс вующими выбранными положени ми дескремблера 11 (6). выделенными счет чиком кратности 15 (9), коэффициент пересчета которого равен п где Е |х1 - цела  часть числа х; -ПСП длина псевдослучайной последовательности,бит, L(4 длина цикла мультиплексора , бит. При этом контролируетс  синфазность дескремблера 11 (6) и распределител  16 (10) приема, и при нару шении синфазности выдаетс  управл ю щий сигнал на приемник 12 (5) цикло вого фазировани , ПРи нарушении цикловой синхронизации в одном направлении,например, в направлении А , факт расфазировки обнаруживаетс  либо приемником 12 циклового фазировани  мультиплексора , либо по внешним командам от потребител  информации, затем приемник 12 циклового фазировани  выдает управл ющие сигналы на дескремблер 1 селектор 13 дескремблера и передатчик 18 циклового фазировани , при этом дескремблер 11 становитс  в режим поиска фазы (режим 1), передатчик 18 циклового фазировани  передает запрос фазы на станцию 1, при этом система на станции Ц переходит в состо ние Si, а в направлении Б передаетс  комбинаци  запроса фазы. Приемник 5 циклового фазировани  принимает запрос фазы и переводит станцию Т в состо ние S(см.табл.) / Затем происходит процесс фазировани  дескремблера 11, об окончании которого свидетельствует сигнал с выхода анализатора 1А синфазности, после поступлени  которого система переходит в состо ние So Процесс фазировани  системы скрем лер-дескремблер (по сигналам, выде86 ленным селектором 13 дескремблера и сигналам управлени  от приемника 12 циклового фазировани ) одновременно фазируетс  дескремблер 11, респределитель 16 приема мультиплексора и все приёмные устройства, вход щие в систему передачи дискретной информации (сигнал Уст), Если в процессе фазировани  дескремблер 11 заполнитс  комбинацией нул  и ложно сфазируетс , то факт ложного фазировани  практически без задержки обнаруживаетс  анализатором Ц синфазности и система повторно переводитс  в режим поиска фазы, что значительно снижает общее врем  фазировани  системы. При работе системы фазировани  в случае нарушени  синхронизации в обоих направлени х станци  1 устанaвлJ-1вaeтc  в состо ние Sj, станци  И - в состо ние S и при восстановлении канала система выходит из фазировани  следующим образом. Вначале (фазируетс  дескремблер 11 станции И и эта станци  переходит в состо ние 5-,, затем фазируетс  дескремблер 6 станции и эта станци  переходит в состо ние So, после чего приемник 12 циклового фазировани  станции И подтверждает факт синфазности и переводит станцию в состо ние Sg . Таким образом, система фазировани  cyuiecTBeHHO уменьшает врем  фазировани  многоканальной аппаратуры передачи дискретной информации с временным уплотнением. Формула изобретени  Система фазировани  многоканальной аппаратуры передачи дискретной информации с временным уплотнением, содержаща  две станции, кажда  из которых состоит из последовательно соединенных передатчика циклового фазировани  и скремблера, а также распределител  передачи, распределител  приема и последовательно соединенных дескрембелра и приемника циклового фазировани , первый выход которого подключен к управл ющему входу передатчика циклового фазировани  и первому управл ющему входу скремблера, к второму управл ющему входу которого подключен второй выход дескремблера , к управл ющему входу которого
    подключен второй выход приемника циклового фазировани , при этом выход распределител  передачи подключен к тактовому входу передатчика циклового фазировани , отличающа с  Тем, что, с целью уменьшени  времени фазировани , введены в каждую станцию селектор скремблера, селектор дескремблера и последовательно соединенные счетчик кратности и анализатор синфазности, ко второму входу которого подключен первый выход селектора дескремблера, второй выход которого подключен к установочным входам дескремблера, счетчкжа кратности и распределител  приемма , выход которого подключен ко входу счетчика кратности, а выход
    Станци 
    J
    ::ю-с1
    анализатора синфазности подключен ко второму входу приемника циклового фазировани , выход которого подЮ1ючен к управл ющему входу селектора дескремблера, к информационному входу которого подключен второй выход дескремблера, при этом выход скремблера подключен ко входу селектора скремблера, выход которого подключен к установочному входу скремблера -и распределител  передачи.
    Источники информации, прин тые во внимание при экспертизе 1. Дуплексна  универсальна  мультиплексна  каналообразующа  аппаратура , Электросв зь, 1978. N 6, с. 55-65 (прототип).
    Станци  3
    Hnqo
SU802943978A 1980-06-20 1980-06-20 Система фазировани SU919128A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802943978A SU919128A1 (ru) 1980-06-20 1980-06-20 Система фазировани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802943978A SU919128A1 (ru) 1980-06-20 1980-06-20 Система фазировани

Publications (1)

Publication Number Publication Date
SU919128A1 true SU919128A1 (ru) 1982-04-07

Family

ID=20903473

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802943978A SU919128A1 (ru) 1980-06-20 1980-06-20 Система фазировани

Country Status (1)

Country Link
SU (1) SU919128A1 (ru)

Similar Documents

Publication Publication Date Title
JPS644133A (en) Trunk radio repeating system
CA1274597C (en) COMMUNICATION SYSTEM CAPABLE OF INTERRUPT VOICE COMMUNICATIONS FOR DATA TRANSMISSION
CA1040761A (en) Data transmission network with independent frame phase
SU1264851A3 (ru) Способ передачи цифровой информации в сети св зи с временным уплотнением
US3602647A (en) Control signal transmission in time division multiplex system communications
SU919128A1 (ru) Система фазировани
US3752921A (en) Distinct complex signals formed by plural clipping transformations of superposed isochronal pulse code sequences
SU650239A1 (ru) Многоканальна дуплексна система дл передачи и приема двоичных сигналов
SU608492A3 (ru) Способ передачи и приема сигналов св зи, в частности сигналов с импульсно-кодовой модул цией, с временным уплотнением
EP0453591B1 (en) Radiocommunication system using time-division digital frames
SU557337A1 (ru) Сейсмическа система сбора данных
JPS639332A (ja) デイジタル加入者無線方式
JP2669844B2 (ja) 多重アクセス制御方式
RU2042280C1 (ru) Система передачи цифровых телефонных сигналов
SU890425A2 (ru) Устройство дл передачи команд управлени
RU2120188C1 (ru) Устройство передачи сигналов управления и контроля в локальных сетях технологической связи
SU625311A1 (ru) Устройство дл передачи и приема двоичной информации
SU1527719A1 (ru) Устройство дл передачи речевых сигналов в системах с импульсно-кодовой модул цией
JPS6367929A (ja) 通信制御装置
JPS5676671A (en) Digital telephone network monitor system
RU2124267C1 (ru) Устройство дистанционного контроля и управления абонентскими устройствами распределенных сетей
SU1172040A1 (ru) Устройство передачи промежуточной станции цифровой линии св зи
SU1160576A1 (ru) Многоканальное устройство приемопередачи данных
SU113084A1 (ru) Способ дуплексной передачи приказов в устройствах диспетчерской централизации
JPS5913438A (ja) 時分割多重無線通信方式