SU917144A1 - Logic probe - Google Patents

Logic probe Download PDF

Info

Publication number
SU917144A1
SU917144A1 SU802978456A SU2978456A SU917144A1 SU 917144 A1 SU917144 A1 SU 917144A1 SU 802978456 A SU802978456 A SU 802978456A SU 2978456 A SU2978456 A SU 2978456A SU 917144 A1 SU917144 A1 SU 917144A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
logic
logical
unit
Prior art date
Application number
SU802978456A
Other languages
Russian (ru)
Inventor
Евгений Львович Бунин
Владимир Алексеевич Гилясев
Юрий Александрович Кац
Original Assignee
Предприятие П/Я А-3632
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3632 filed Critical Предприятие П/Я А-3632
Priority to SU802978456A priority Critical patent/SU917144A1/en
Application granted granted Critical
Publication of SU917144A1 publication Critical patent/SU917144A1/en

Links

Description

(5) ЛОГИЧЕСКИЙ ПРОБНИК(5) LOGICAL PROBE

Claims (2)

Изобретение относитс  к н;онтрольнй-измерительной технике и может быть использовано дл  анализа логических состо ний в электрических цеп х Известно устройство дл  контрол  логических элементов, содержащее инверторы , одновибратор, индикатор/ элементы И и ИЛИ 1 . Недостатком данного устройства  вл ютс  ограниченные функциональньУе возможности из-за того, что оно не позвол ет контролировать длительность фронта входного логического сигнала и наличие контакта входа устройс|гва с испытуемой логической цепью. Наиболее близким к предлагаемрму  вл етс  индикатор логических состо ний , содержащий блок компараторЬ1в, логический блок, формирователь импульсов , счетчик и блок индикации 2 Недостатком известного устройства  вл ютс  ограниченные функциональные возможности, обусловленные тем, что оно не обеспечивает контрол  длительности фронтов входных сигналов и контроль наличи  контактировани  входа с испытуемой цепью. Цель изобретени  - расширение функциональных возможностей логического пробника. Поставленна  цель достигаетс  тем, что в логический пробник, содержащий блок компараторов, соединенный входом с входом логического пробника, первым и вторым выходами - соответственно с первым и вторым входами логического блока, соединенного первым выходом с первым входом блока индикации, вто-,, рой вход которого соединен с первым выходом формировател  импульсов, соединенного входом с вторым выходом логического блока, вторым выходом через счетчик - с третьим входом блока индикации, введены элемент несовпадени , одновибратор, триггер, генератор и детектор, соединенный входом через генератор с входом логического пробника, выходом - с третьим 9 входом логического блока и четвертым входом блока индикации, соединенного п тым входом с четве(этым входом логического блока и выходом триггера, соединенного С-входом через одновибратор с 1)-входом и выходом элемента совпадени , соединенного первым и вторым входами с первым и вторым выходами блока компараторов соответственно . На чертеже показана блок-схема предлагаемого устройства. Логический пробник содержит блок 1 компараторов, логический блок 2, формирователь 3 импульсов, счетчик 4, блок 5 индикации, элемент 6 несовпадени , одновибратор 7 триггер 8, генератор 9, детектор 10. Устройство работает следующим образом . Блок 1 компараторов анализирует входной сигнал, сравнива  его с поро говыми значени ми логического нул  и логической единицы и вырабатывает на двух своих выходах различные логичес кие уровни, в зависимости от этого в зону самих значений уровн  попадает входной сигнал. Если уровень входного сигнала находитс , выше уровн  порога логической единицы или ниже уровн  порога логического ну/,.то на выходах блока 1 устанавливаютс  одинаковые логические уровни, если уровень входного сигнала находитс  выше уровн  порога-логического нул , но ниже уровн  логической единицы, то на выходах блока 1 вырабатываютс  различные логические уровни. В момент подключени  блока 1 к ис пытуемому устройству к нему подключаетс  также и вход генератора 9. При наличии контакта входа пробника с испытуемой логической цепью происходит срыв колебаний генератора 9 из-за вли ни  выходного сопротивлени что приводит к запиранию этой цепи, детектора 10, который разрешает работу блока 5 индикации и логического блока 2, Логический блок 2 анализирует выходные уровни, поступающие на его вход с блока 1, и выдает управл ющие сигналы на включение соответствующих индикаторов блока 5, показывающих в какой зоне значений находитс  входной сигнал. Блок 3 вы вл ет наличие фронта переключени  (перепада) на входе 4 пробника и вырабатывает каждому фронту импульс на вход счетчика Ц, в результате чего пробник обеспечивает подсчет количества изменений входных сигналов, например, из-за помех. При поступлении на вход пробника фронта импульса элемент 6 несовпадени  срабатывает в момент, когда входное напр жение находитс  в зоне значений выше логического нул , но ниже логической единицы, т.е. при разйых логических уровн х на выходах блока 1 и выдает на своем выходе импульс равный по длительности времени нахождени  входного напр жени  в указанной зоне, т. е. времени фронта импульса Передний фронт импулЬса с выхода элементов 6 запускает одновибратор 7, длительность импульса которого равна эталонному значению длительностифронта входного сигнала .- . .;., . . Задним фронтом .импульса с одновибратора 7 производитс  запись импульса с выхода элемента 6 в триггер 8 в том случае, если к моменту прохождени  заднего фронта импульса одновибратора 7 импульс с выхода элемента 6 еще не закончилс , что происходит только тогда, когда длительность фронта входного сигнала пробника больше эталонной,- заданной однрвибратором 7. Если к моменту записи в триггер 8 формирование фронта входного сигнала заканчиваетс  и сигнал с выхода.элемента 6 отсутствует, то триггер 8 разрешает прохождение сигналов на блок 5 индикации и работу блоков 2-Ц. Если к моменту записи в триггер 8 формирование фронта входного сигнала не заканчиваетс , то триггер 8, переключа сь, запрещает работу блока 2, отключает блок 5 индикации от 2-i и включает соответствующий негодности фронта индикатор блока 5Таким образом, введение элементоё 6-10 позвол ет контролировать длительность фронтов входных логических сигналов и определ ть наличие контакта пробника с испытуемой логической цепью, что расшир ет функциональные воз 4Ожности пробника. Формула изобретени  Логический пробник, содержащий блок компараторов, соединенный входом с входом логического пробника, первым и {вторым выходами - соответственно с первым и вторым входами логического блока, соединенного первьй выходом с первым входом блока индикации, второй вход которого соединен с первым выходом формировател  импульсов, соединенного входом с вто рым выходом логического блока, вторым выходом через счетчик - с третьи входом блока индикации, о т л и и а ю щ и и с   тем, что, с целью расширени  функциональных возможностей пробника, в него введены элемент несовпадени , однрвибратор, триггер, генератор и детектор, соединенный входом через генератор с входом логического пробника, выходом - с трётьим входом логического блока и четвертым входом блока индикации, соеди ненного п тым входом с четвертым входом логического блока и выходом триг гера, соединенного С-входом через одновибратор с D-входом и выходом элемента несовпадени , соединенного первым и вторым входами с первым и вторым выходами блока компараторов соответственно. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР ;№ , кл. G 01 R 3/00, 1977. The invention relates to an on-control measurement technique and can be used to analyze logical states in electrical circuits. A device for monitoring logic elements is known, comprising inverters, a one-shot, indicator / elements AND and OR 1. The disadvantage of this device is limited functionality due to the fact that it does not allow to control the duration of the front of the input logic signal and the presence of a device input contact | gwa with the logical circuit under test. The closest to the present invention is a logical state indicator comprising a comparator block 1, a logic block, a pulse shaper, a counter, and a display unit 2. A disadvantage of the known device is its limited functionality due to the fact that it does not provide control over the duration of the fronts of the input signals and control of the presence of contacting the input with the test circuit. The purpose of the invention is to expand the functionality of the logic probe. The goal is achieved by the fact that a logical probe containing a comparators unit, connected by an input to an input of a logical probe, the first and second outputs, respectively, to the first and second inputs of a logical unit, connected by a first output to the first input of the display unit, the second which is connected to the first output of the pulse generator connected to the second output of the logic unit, the second output through the counter to the third input of the display unit, a mismatch element, one-shot, trigger, gene are entered A rator and a detector connected by an input through a generator to a logic probe input, an output to a third 9th input of a logic unit and a fourth input of a display unit connected by a fifth input to a fourth (this input of a logic unit and an output of a trigger connected by C input through a single vibrator with 1 a) the input and output of the match element connected by the first and second inputs to the first and second outputs of the comparators block, respectively. The drawing shows a block diagram of the proposed device. The logic probe contains a comparators block 1, a logic block 2, a pulse shaper 3, a counter 4, an indication block 5, a mismatch element 6, a one-shot 7 trigger 8, a generator 9, a detector 10. The device works as follows. Comparator unit 1 analyzes the input signal, comparing it with the threshold values of logical zero and logical unit and produces different logical levels at its two outputs, depending on which the input signal falls into the zone of the level values themselves. If the input signal level is higher than the threshold level of the logical unit or lower than the threshold level of the logic well, then the outputs of block 1 are set to the same logical levels, if the input signal level is higher than the threshold level of the logical zero, but below The outputs of block 1 produce various logical levels. When the unit 1 is connected to the device under test, the generator 9 is also connected to it. When the probe input is in contact with the logical circuit under test, oscillations of the generator 9 are disrupted due to the influence of the output resistance, which leads to locking of this circuit, detector 10, which enables the display unit 5 and the logic unit 2, the logic unit 2 analyzes the output levels arriving at its input from unit 1, and issues control signals to turn on the corresponding indicators of the unit 5, indicating which zone is The inputs are input. Block 3 detects the presence of a switching edge (differential) at the input 4 of the probe and generates a pulse to the input of counter C for each front, with the result that the probe counts the number of changes in input signals, for example, due to interference. When the pulse edge arrives at the probe input, the non-coincidence element 6 is triggered when the input voltage is in the zone of values above the logical zero, but below the logical one, i.e. at razinyh logical levels at the outputs of block 1 and generates at its output a pulse equal in duration to the time of the input voltage in the specified zone, i.e. the time of the pulse front The leading edge of the pulse from the output of elements 6 starts the one-shot 7, the pulse duration of which is equal to the reference the duration of the front of the input signal .-. .;.,. . The back front of a pulse from the one-shot 7 records the pulse from the output of element 6 to the trigger 8, if by the time of the falling edge of the pulse of the single-vibration 7 the pulse from the output of element 6 is not finished, which happens only when the front of the probe input signal greater than the reference, given by a single vibrator 7. If, at the time of recording into the trigger 8, the formation of the front of the input signal ends and the signal from the output of the element 6 is absent, then the trigger 8 permits the passage of signals to the indi block 5 katsii and work of blocks 2-Ts. If at the moment of recording into the trigger 8 the formation of the front of the input signal does not end, then the trigger 8, switching, prohibits the operation of block 2, turns off the display unit 5 from 2-i and turns on the corresponding indicator of the front failure of the block 5-10. It does not control the duration of the fronts of the input logic signals and determine whether the probe is in contact with the logical circuit under test, which expands the functional possibilities of the probe. Claims of the invention A logic probe containing a comparators unit connected by an input to an input of a logic probe, the first and {second outputs, respectively, to the first and second inputs of a logic unit connected by the first output to the first input of the display unit, the second input of which is connected to the first output of the pulse former, connected by the input with the second output of the logic unit, the second output through the counter - with the third input of the display unit, so that, in order to extend the functionality of robber, a mismatch element, a single vibrator, a trigger, a generator and a detector connected by a generator input to the logic probe input, output to the third input of the logic unit and the fourth input of the display unit connected by the fifth input to the fourth input of the logic unit and output a trigger connected by a C input through a single vibrator with a D input and an output of a mismatch element connected by the first and second inputs to the first and second outputs of the comparators block, respectively. Sources of information taken into account in the examination 1. The author's certificate of the USSR; №, cl. G 01 R 3/00, 1977. 2.Черноухое Е. С. Комплект устройств дл  диагйостики логических блоков (ИЛ-2).- Приборы и системы управлени , 1977, № Ю (прототип).2. Chernoukhov E.S. A set of devices for diagnostics of logic blocks (IL-2) .- Instruments and control systems, 1977, No. Yu (prototype).
SU802978456A 1980-09-08 1980-09-08 Logic probe SU917144A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802978456A SU917144A1 (en) 1980-09-08 1980-09-08 Logic probe

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802978456A SU917144A1 (en) 1980-09-08 1980-09-08 Logic probe

Publications (1)

Publication Number Publication Date
SU917144A1 true SU917144A1 (en) 1982-03-30

Family

ID=20916426

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802978456A SU917144A1 (en) 1980-09-08 1980-09-08 Logic probe

Country Status (1)

Country Link
SU (1) SU917144A1 (en)

Similar Documents

Publication Publication Date Title
KR850000707A (en) Fault diagnosis processing system
SU917144A1 (en) Logic probe
US3407645A (en) Timepiece testing apparatus
SU1700501A2 (en) Logic device circuit tester
SU767966A1 (en) Device for measuring duration of transitory process
JPS59109867A (en) Speed detection system
SU1164636A1 (en) Device for grading and rejecting semiconductor diodes
SU972477A1 (en) Device for voltage tolerance checking
SU1288650A1 (en) Method of tolerance checking and measuring pulse amplitude
SU883874A1 (en) Electric magnet operation checking device
SU1012271A1 (en) Signal variation determination device
SU824122A1 (en) Device for determination of contact chatter parameters
SU995003A1 (en) Two-threshold device for checking voltage level
SU813278A1 (en) Device for measuring time of reaching the steady state by electric signal
SU450138A1 (en) Fault finding device
SU673940A1 (en) Arrangement for reliability testing of semiconductor diode terminals
SU920788A1 (en) Device for registering equipment operating time
SU1339460A1 (en) Automatic device for checking insulation resistance of electric circuits
SU1575264A1 (en) Method of revealing asynchronous conditions of power transmission
SU838603A1 (en) Device for measuring frequency ratio
SU1705778A1 (en) Probe to check logic device circuits
SU1267422A1 (en) Device for checking digital units
SU721764A2 (en) Transistorized frequency meter
SU893454A1 (en) Device for measuring and control of power at resistance welding
SU1268992A1 (en) Device for vibration diagnostic checking of cyclic mechanisms