SU903900A1 - Устройство дл восстановлени среднего значени - Google Patents
Устройство дл восстановлени среднего значени Download PDFInfo
- Publication number
- SU903900A1 SU903900A1 SU792814064A SU2814064A SU903900A1 SU 903900 A1 SU903900 A1 SU 903900A1 SU 792814064 A SU792814064 A SU 792814064A SU 2814064 A SU2814064 A SU 2814064A SU 903900 A1 SU903900 A1 SU 903900A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- adder
- key
- schmitt trigger
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Electronic Switches (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ВОССТАНОВЛЕНИЯ СРЕДНЕГО ЗНАЧЕНИЯ
1
Изобретение относитс к аналоговой вычислительной технике и может быть использовано в системах управлени , содержащих .устройства, вырабатывающие бинарный управл ющий сигнал (например фотореле), на который наложена интенсивна помеха.
Известен усредн ющий замкнутый контур , содержащий блок вычитани , блок умножени и интегратор, при этом второй вход блока умножени св зан с источником сигнала, обратного текущему времени 1 .
Недостаток указанного контура состоит в„том, что он обладает нестационарностью , его пам ть (интервал усреднени ) увеличиваетс вместе с временем работы.
Кроме того, он не обладает помехоустойчивостью .
Наиболее близким к предлагаемому по технической сущности вл етс устройство содержащее резистивный сумматор , накопитель и ключ
Однако известное устройство не обла- дает достаточной помехозащищенностью, так как одинаково реагирует на полезный входной сигнал и н входную помеху.
Цель изобретени - повьпиение помехоустойчивости .
Цель достигаетс тем, что устройство дл восстановлени среднего значени , содержащее сумматор, цакопитель и
10 ключ, содержит триггер Шмитта, блок вычитани и инвертор, при этом вход устройства соединен с входом триггера Шмитта и с входом ключа, выход которого соединен с первым входом блока
ts вычитани , выход триггера Шмитта соединен с первым входом сумматора, с управл ющим входом ключа, с вторым входом блока вычитани и через инве| тор - с входом считывани накопител ,
20 информационный вход которого подключен к выходу блока вьпитани , а выход - к второму эходу сумматора, выход сумматора вл етс выходом устройства.
Claims (1)
- Формула изобретенияУстройство'для восстановления среднего значения, содержащее сумматор, накопитель и ключ, отличаюшеес я тем, что, с целью повышения помехоустойчивости, устройство содержит триггер Шмитта, блок вычитания и инвертор, при этом вход устройства соединен с входом триггера Шмитта и с входом ключа, выход которого соединен с первым входом блока вычитания, выход триггера Шмитта соединен с первым входом сумматора, с управляющим входом ключа, с вторым входом блока вычитания и через инвертор - с входом считывания накопителя, информационный вход которого подключен к выходу блока вычитания, а выход - к второму входу сумматора, выход сумматора является выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792814064A SU903900A1 (ru) | 1979-08-10 | 1979-08-10 | Устройство дл восстановлени среднего значени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792814064A SU903900A1 (ru) | 1979-08-10 | 1979-08-10 | Устройство дл восстановлени среднего значени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU903900A1 true SU903900A1 (ru) | 1982-02-07 |
Family
ID=20848160
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792814064A SU903900A1 (ru) | 1979-08-10 | 1979-08-10 | Устройство дл восстановлени среднего значени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU903900A1 (ru) |
-
1979
- 1979-08-10 SU SU792814064A patent/SU903900A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5345120A (en) | Video special effect device | |
ES8105532A1 (es) | Perfeccionamientos en comparadores de cruzamiento cero con validez humbral | |
SU903900A1 (ru) | Устройство дл восстановлени среднего значени | |
JPS52152128A (en) | Minute signal detection circuit | |
ES459217A1 (es) | Un circuito receptor de via controlado en fase. | |
GB1530297A (en) | Circuit arrangement for noise level suppression | |
EP0326006A3 (en) | Format converting circuit for numeric data | |
KR890010879A (ko) | 부호화장치와 그것을 사용한 자기기록시스템 | |
SU435552A1 (ru) | Устройство для сокращения избыточности информации | |
JPS56137450A (en) | Runaway detection and returning device of operation processor | |
JPS56107664A (en) | Signal transmission system | |
TSE | Parallel computation of the conditional mean state estimate for nonlinear systems(Conditional mean state estimate approximation for nonlinear systems by parallel computation to reduce computer time) | |
SU425182A1 (ru) | Частотно-импульсный функциональный преобразователь | |
GB1219499A (en) | Improvements in or relating to direction sensitive pulsing switches | |
JPS56140598A (en) | Error control system of memory device | |
SU885975A1 (ru) | Интерпол тор | |
SU583431A1 (ru) | Устройство дл вычислени разности | |
SU608178A1 (ru) | Функциональный преобразователь | |
SU441672A1 (ru) | Многодекадное пересчетное устройство с управл емым коэффициентом пересчета | |
JPS52109398A (en) | Disaster prevention recording device | |
SU402001A1 (ru) | УСТРОЙСТВО дл ВЫДЕЛЕНИЯ ЭКСТРЕМАЛЬНОГО ЗНАЧЕНИЯ ФУНКЦИИ | |
SU788109A1 (ru) | Устройство дл вычислени разности двух чисел | |
SU610287A1 (ru) | Низкочастотный импульсный генератор | |
SU394772A1 (ru) | Датчик времени | |
JPS57150221A (en) | On and off detecting circuit of switch |