SU903883A2 - Redundancy device - Google Patents

Redundancy device Download PDF

Info

Publication number
SU903883A2
SU903883A2 SU792861599A SU2861599A SU903883A2 SU 903883 A2 SU903883 A2 SU 903883A2 SU 792861599 A SU792861599 A SU 792861599A SU 2861599 A SU2861599 A SU 2861599A SU 903883 A2 SU903883 A2 SU 903883A2
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
failures
failure
inputs
redundant
Prior art date
Application number
SU792861599A
Other languages
Russian (ru)
Inventor
Николай Иванович Дудников
Original Assignee
Ростовское Высшее Военное Командное Училище Им.Главного Маршала Артиллерии М.И.Неделина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовское Высшее Военное Командное Училище Им.Главного Маршала Артиллерии М.И.Неделина filed Critical Ростовское Высшее Военное Командное Училище Им.Главного Маршала Артиллерии М.И.Неделина
Priority to SU792861599A priority Critical patent/SU903883A2/en
Application granted granted Critical
Publication of SU903883A2 publication Critical patent/SU903883A2/en

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

(54) РЕЗЕРВИРОВАННОЕ УСТРОЙСТВО(54) RESERVED DEVICE

Claims (1)

Изобретение относитс  к вычислительной технике к может быть исполь зовано при построении систем повышенной надежности. Известно по основному авт. св. №315180 резервированное устройство,с держащее резервированные блоки,подкл ченные к входам мажоритарного элемента и индикаторов отказов, выходы которых через первый и второй элементы ИЛИ соединены с соответствующими входами реверсивного счетчика, который через дешифратор и весовые датчики подключен к входам мажоритарного элемента { , Недостаток этого устройства состоит , в том, что оно повышает эффективность резервировани  только при окончательных отказах. Если же на выходах резервируемых блоков действуют , сбои то устройство, наоборот, может понижать эффективность устройства , в частности уменьшать его долговечность. Например, в случае п ти резервируемых блоков, если все блоки, кроме одного, исправны, а на выходе этого блока зафиксировано п ть сбоев типа ложный О или типа ложна  1 , то происходит отказ всего устройства, т.е. на выходе мажоритарного элемента будет посто нный О или посто нна  1, хот  четыре оставшихс  блока исправны. Цель изобретени  - повышение Долговечности резервированной системы, в частности при одновременном действии окончательных и самоустран ющихс  отказов (сбоев) . Поставленна  цель дост12гаетс  тем, что резервированное устройство содержит по числу выходов индикаторов отказов триггеры Шмитта, входы нечетных триггеров Шмитта соеди}1ены с первыми выходами соответствующих индикаторов отказов, единичные выходы - с входами первого элемента ИЛИ, нулевые выходда с входами второго элемента ИЛИ, входы четных триг390 герои Шмитта соединены с вторыми вы ходами соответствующих индикаторов отказов, единичные выходы - с входами второго элемента ИЛИ, нулевые вы ходы - с входами первого эдемента Itnil.На чертеже приведена схема устройства дл  конкретного случа  п ти резервируемых блоков. Устройство содержит мажоритарный элемент I, резервируемые блоки 2-6, индикаторы отказов 7-М, первым элемент ИЛИ 12,второй элемент ИЛИ 35реве сивный счетчик 14 „дешифратор 15,весов датчики 16 и 17,нечетные триггеры Шмнтта 18-22, четные триггеры Шмитта 23-27, Устройство работает следующим образом. Индикаторы ОТ1ШЗОН 7-11 контролирутот состо ние резервируемых блоков 2-6, В случае по влени  отказа или сбо  на одном из выходов соответ ствующего индикатора 7 - 11 по вл етс  сигнал ложна  1 или ложный О в зависимости от типа отказа или сбо . Это приводит к тому, что подключенные к этому выходу нечетные триггеры Шмитта 18-27 переход т из состо ни  О в состо ние 1, а реверсивньш счетчик 14, получив сигнал с выхода соответствующего элемен та ИЛИ 12 или 13, мен ет свое содержимое на единицу (увеличивает или уменьшает в зависимости от типа отказа или сбо ), Если отказ окончательный , то триггер Шмитта 18-27 в дальнейщем не измен ет свое состо ние . Если же отказ самоустран ющийс  (сбой), то в Момент его самоустра нени  соответствующий триггер Шмитта возвращаетс  в состо ние О, а реверсивный счетчик 14, получив сигнал , теперь уже с другого элемента ИЛИ 12 или 13, оп ть мен ет свое содержимое на единицу таким образом, чтобы возникновение сбо  и его самоустранение давало нулевую сумму. Число следующих один за другим отказов , сбоев и число самоустранений сбоев подсчитываетс  реверсивным счетчиком 14, при этом отказы и сбои разных типов компенсиру отс . Компенсируютс  также сбои и их самоустранени . Работа остальных элементов устройства не отличаетс  от работы элементов известного устройства . Таким образом, устройство, устран   последствие любого числа сбоев в любом резервируемом блоке, обеспечивает увеличение долговечности мажоритарной резервируемой cиcтe n l, Формула изобретени  Резервированное устройство по авт,св, №315180, отличающеес  тем, что, с целью повыщени  долговечности устройстил, оно содержит по числу выходов индикаторов отказов триггеры Шмитта, пхол1ы нечетных триггеров Шмитта соединены с первыми выходами соответствующих индикаторов отказов, единичные выходы - с входами первого элемента ИЛИ, нулевые выходы с входами второго элемента ИЛИ, входы четных триггеров Шмитта соединены с пторыми выходами соответствующих индикаторов отказов, единичные в 1ходы - с входами второго элемента ИЛИ, нулевые выходы - с входами nepnoi-o -j.ireмента ИЛИ, Источники информации, рин тые во внимание при экспертизе , Авторское свидетельстпо СССР 315180, кл. G 06 F 11/00, 1970 (прототип),The invention relates to computing technology and can be used in the construction of systems of increased reliability. Known by the main author. St. No.315180 is a redundant device that holds redundant blocks connected to the inputs of the majority element and fault indicators, the outputs of which through the first and second elements OR are connected to the corresponding inputs of the reversible counter, which is connected to the inputs of the majority element {, disadvantage of this device consists in the fact that it increases the efficiency of redundancy only in case of final failures. If at the outputs of the reserved blocks act, failures of the device, on the contrary, may reduce the efficiency of the device, in particular, reduce its durability. For example, in the case of five reserved blocks, if all the blocks except one are intact, and at the output of this block five failures of the false O type or false 1 type are detected, then the entire device fails, i.e. the output of the majority element will be a constant O or a constant 1, although the four remaining blocks are in good condition. The purpose of the invention is to increase the Durability of the redundant system, in particular, with the simultaneous action of final and self-eliminating failures (malfunctions). The goal is achieved by the fact that the redundant device contains Schmitt triggers, odd-numbered Schmitt triggers} connects to the first outputs of the corresponding fault indicators, the single outputs from the first OR input, the zero outputs from the second OR input, the even outputs Tryg390 Schmitt heroes are connected to the second outputs of the corresponding failure indicators, single outputs to the inputs of the second element OR, zero outputs to the inputs of the first item Itnil. In the drawing ivedena diagram of the device for a particular case five redundant blocks. The device contains the majority element I, redundant blocks 2-6, fault indicators 7-M, first element OR 12, second element OR 35reve lt counter 14 "decoder 15, weights sensors 16 and 17, Schmindt odd triggers 18-22, even Schmitt triggers 23-27, the device operates as follows. OT1ZZON 7-11 indicators check that the state of the reserved blocks 2-6. In the event of a failure or failure, one of the outputs of the corresponding indicator 7-11 shows a false 1 or a false O signal, depending on the type of failure or failure. This leads to the fact that the odd Schmitt triggers 18–27 connected to this output go from state O to state 1, and the reversible counter 14, receiving a signal from the output of the corresponding element OR 12 or 13, changes its contents by one (increases or decreases depending on the type of failure or failure) If the failure is final, then the Schmitt trigger 18-27 does not change its state further. If the failure is self-eliminating (failure), then at the moment of its self-recurrence the corresponding Schmitt trigger returns to the state O, and the reversible counter 14, having received the signal, now from another element OR 12 or 13, again changes its contents by one so that the occurrence of a failure and its self-elimination gave a zero amount. The number of consecutive failures, failures and the number of self-eliminations of failures is counted by a reversible counter 14, while failures and failures of different types to compensate OTC. Failures and their self-elimination are also compensated. The operation of the remaining elements of the device does not differ from the operation of the elements of the known device. Thus, the device, eliminating the consequence of any number of failures in any redundant block, provides an increase in the durability of the redundant majority system nl, claims Redundant device according to the author’s code No. 3115180, in order to increase the durability of the device, it contains outputs of failures indicators Schmitt triggers, odd triggers of Schmitt triggers are connected to the first outputs of the corresponding failures indicators, single outputs - to the inputs of the first element OR, zero outputs with input the second element OR, the inputs of the even Schmitt triggers are connected to the second outputs of the corresponding failure indicators, single inputs to the inputs of the second element OR, zero outputs to the inputs nepnoi-o-j.irementa OR, Sources of information taken into account during the examination , Author's testimony of the USSR 315180, cl. G 06 F 11/00, 1970 (prototype), 4/ vt Ф i 4 sb  4 / vt Ф i 4 sb // f Ф J xy ф Ч Ф Фf f J xy f h f f N N fjfj /cf/ cf
SU792861599A 1979-12-29 1979-12-29 Redundancy device SU903883A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792861599A SU903883A2 (en) 1979-12-29 1979-12-29 Redundancy device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792861599A SU903883A2 (en) 1979-12-29 1979-12-29 Redundancy device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU315180 Addition

Publications (1)

Publication Number Publication Date
SU903883A2 true SU903883A2 (en) 1982-02-07

Family

ID=20868800

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792861599A SU903883A2 (en) 1979-12-29 1979-12-29 Redundancy device

Country Status (1)

Country Link
SU (1) SU903883A2 (en)

Similar Documents

Publication Publication Date Title
US3541507A (en) Error checked selection circuit
SU903883A2 (en) Redundancy device
SU1478340A1 (en) Fibonacci p-code check unit
JP4582930B2 (en) Bus verification circuit
SU894870A1 (en) Multichannel majority redundancy logic element
KR960035296A (en) System and Method for Active / Standby Redundancy and Transfer in Multiple Systems
JPH0218737B2 (en)
SU782168A1 (en) Binary counter
SU1238245A1 (en) Self-checking device for checking code
SU826336A1 (en) Homogeneous computing medium
SU1626476A1 (en) Backup fault-tolerant device
SU805503A2 (en) Redundancy device with readjusting structure
SU413485A1 (en)
SU1027849A1 (en) Three-channel device for majority sampling of signals
SU883975A2 (en) Self-checking storage
SU858209A2 (en) Device for redundancy of two-position sensors
SU809398A1 (en) Self-checking storage device
SU1149261A1 (en) Device for checking optimum fibonacci p-codes
SU1035608A1 (en) Three-channel majority reserved device
SU1124311A1 (en) Table modulo 3 adder with error correction
SU1451780A1 (en) Three-channel majority=type redundancy storage
SU608277A1 (en) Redundancy device
SU1206783A1 (en) Device for odd-parity check of parallel binary code
SU942163A2 (en) Self-shecking storage device
SU637816A1 (en) Three-channel redundancy arrangement