SU890411A2 - Устройство дл моделировани тракта передачи цифровых сигналов - Google Patents

Устройство дл моделировани тракта передачи цифровых сигналов Download PDF

Info

Publication number
SU890411A2
SU890411A2 SU802914701A SU2914701A SU890411A2 SU 890411 A2 SU890411 A2 SU 890411A2 SU 802914701 A SU802914701 A SU 802914701A SU 2914701 A SU2914701 A SU 2914701A SU 890411 A2 SU890411 A2 SU 890411A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
digital signal
pulses
pulse
Prior art date
Application number
SU802914701A
Other languages
English (en)
Inventor
Александр Константинович Пономарев
Сергей Иванович Чувичкин
Original Assignee
Предприятие П/Я Г-4492
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4492 filed Critical Предприятие П/Я Г-4492
Priority to SU802914701A priority Critical patent/SU890411A2/ru
Application granted granted Critical
Publication of SU890411A2 publication Critical patent/SU890411A2/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

I
Изобретение относитс  к вычислительной технике и может примен тьс }. в частности, дл  анализа поме соустойчивости различных систем передачи , приема и обработки цифровых сигналов .

Claims (1)

  1. Известно устройство, содержащее -генератор псевдослучайных последевательностей импульсов, подк/точенный через блоки формировани ; шумовых напр жений к одним входам блока фазоимпульсной модул ции, к другим входам которого подключены выходы блока выделени  фронтов импульсов , а выход блока фазоимпульсной модул ции соединен с выходом устройства . Кроме того, это устройство содержит последовательно соединенные буферный накопитель и схему считывани , выход которой подклю-. чен ко входу блока выделени  фронтов импульсов, а вход буферного накопител  соединен С выходом генератора псевдослучайных последовательностей импульсов и с выходом устройства, соединенные последовательно блок-добавлени  - исключени  инпульсов и управл емый делитель , выход которого подключен к второму входу схемы считывани , первый и второй -ключи, выходы которых соединены с первым и вторым входами блока добавлени  - исключени  импульсов , блок формировани  скорости подстройки , выход которого подключен к первым входам первого и второго ключей, элемент НЕ и датчик псевдослучайных интервалов времени, выход которого подкж)чен ко второму входу второго ключа, и генератор сетки чае.тот, выходы которого соединены соответственно с третьим входом блока добавлени  - исключени  импульсов,, с входом блока формировани  скорости подстройки и с входом датчика псевдослучайных интервалов времени. 3 По основному авт.св.№ 419915 известно устройство дл  моделировани  тракта передачи цифровых сигналов , содержащее генератор псевдослучайных последовательностей импульсов , подключенный через блоки формировани  шумовых напр жений к управл ющим входам блока фазоимпуль сной модул ции, выход которого  вл етс  выхбдом устройства, а два дру гих входа соединены с выходами входного каскада, вход которого через частотный модул тор соединен со входом устройства, а управл ющий вход модул тора подключен к выходу сумматора ,первый вход которого через аттеню атор подключен к источнику посто нного напр жени ,а втооой вход через последовательно соединенные аттенюатор вспомогательный формирователь шумово го напр жени  подключен к дополнительному выходу генератора псевдослучайных последовательностей импульсов . Недостаток устройства заключаетс  в том, что они не могут имитировать возникающие в реальных трактах передачи цифровых сигналов дроблени (измерени  значений кодовых посылок в пределах правильно воспроизведенных границ посылок и прерывани  цифрового сигнала. Это не позвол ет дос таточно точно оценмть помехоустойчивость различных систем передами, при ема и обработки цифрового сигнала, определ емой с помощью известных уст ройств дл  моделировани  тракта передачи цифровых сигналов. Целью изобретени   вл етс  расширение функциональных возможностей ус ройства в части имитации дроблений и прерываний цифрового сигнала. Эта цель достигаетс  тем, что в устройство дополнительно введены эле мент ИЛИ, вспомогательный генератор импульсов, два инвертора и два элемента И, причем выход блока фазоимпульсной модул ции соединен с первым входом первого элемента И непосредственно , а с первым входом второго элемента И через первый инвертор, вы ход вспомогательного генератора импульсов подключен ко второму входу первого элемента И непосредственно, ко второму входу второго элемента И через, второй инвертор, выходы обоих элементов И подключены к соответствущим входам элемента ИЛИ, выход которого  вл етс  выходом устройства. Такое выполнение устройства позвол ет более полно моделировать реальные свойства тракта передачи цифровой информации и вследствие этого, более точно оценивать помехоустойчивость различных систем передачи, приема и обработки цифрового сигнала . а чертеже представлена функциональна  схема предлагаемого устройства . Схема устройства содержит генератор псевдослучайных последовательностей импульсов 1, выходы которого соединены через блоки формировани  шумовых напр жений 2, со входами блока фазоимпульсной модул ции 3, два других входа которого соединены с выходами входного каскада , а вход входного каскада через частотный модул тор 5 соединен со входом 6 устройства , к которому подсоединен источник цифровой информации. В качестве последнего может использоватьс  как внешний датчик цифрового теста, так и генератор псевдослучайных последовательностей импульсов 1, подключаемый через ключ ко входу устройства. Упрал ющий вход частотного модул тора соединен с выходом сумматора 7, один вход которого через аттенюатор 8 подключен к выходу источника посто нного напр жени  10, а второй вход через аналогичный аттенюатор 9 и вспомогательный формирователь шумового напр жени  11 соединен с дополнительным выходом генератора псевдослучайных последовательностей импульсов 1. Выход блока фазоимпульсной модул ции 3 соединен с первым входом первого элемента И 12 и одновременно через инвертор 13 - с первым входом второго элемента И 1, Вторюй вход элемента 12 соединен одновременно с выходом вспомогательного генератора импульсов 15 и через инвертор 16 - со вторым входом элемента И 1 t, а выходы элементов И 12 и Н через элемент ИЛИ 17 соединены с выходом 18 устройства. Устройство работает следующим образом . Псевдослучайные последовательности импульсов, вырабатываемые генератором 1, поступают на входы блоков формировани  шумовых напр жений 2, где формируютс  и ограничиваютс  по спектру. С выходов этих блоков шумовые напр жени  поступают на входы блока фазоимпульсной модул ции 3 на два -других входа которого поступают импульсы передних и задних фрон тов, выделенные входным каскадом из поступающих на его вход цифрового сигнала. В блоке 3 производитс  модул ци  фронтов входного сигнала шумовыми напр  : ени ми, в результате чего в ци ровом сигнале на выходе этого блока по вл ютс  временные искахсени  (коррелированные или некоррелированные} переднего и заднего фронтов. На вход входного каскада через частотный модул тор 5, поступает цифровой сигнал со входа 6 устройства . На управл кмдий вход частотного модул тора 5 поступает сигнал с выхода сумматора 7, на один вход которого через аттенюатор 8 поступает посто нное напр жение с выхода источника 10, а на другой вход через аналогичный аттенюатор 9 подаетс  напр жение с выхода формировател  шумового напр жени  11, на вход которого поступает псевдослучайна  последовательность импульсов с дополнительного выхода генератора 1 . В результате суммарного воздейст ви  управл ющих сигналов, имеющих посто нные и переменные составл ющие на управл ющий вход частотного моду л тора 5 входной цифровой сигнал при обретает посто нные и переменные отклонени  частоты манипул ции, причем величина их может в широких пределах измен тьс  аттенюаторами 8 и 9. Мен   в генераторе точку съема псевдослучайной последовательности импульсов , поступающей на формирователь шумового напрпх ени  11 , можно в широких пределах мен ть функцию коррел ции временных и частотных искажений. Цифровой сигнал с временными и частотными искажени ми с выхода блока фазоимпульсной модул ции 3 поступает на один вход элемента И 12 и одновременно; через инвертор 13 на один вход второго элемента И 1. На второй вход элемента И 12 поступают импульсы дроблений или прерываний) с выхода генератора импульсов 15- Эт импульсы через инвертор 16 поступают на второй вход элемента И k. При этом путем логического перемножени  выходного цифрового сигнала и импульсов дроблений (или прерываний) осуществл етс  введение импульсов дроблений в позитивные и негативные кодовые посылки цифрового сигнала, причем если длительность импульса с выхода генератора 15 меньше длительности элементарной кодовой посылки , то имитируетс  дробление, а если больше - прерывание цифрового сигнала. Объединение положительных и отрицательных посылок осуществл ет элемент ИЛИ 17, с выхода которого сигнал, имеющий временные и частотные искажени , а также дроблени (или прерывани ), поступает на выход 18 устройства. Таким образом, в устройстве помимо временных и частотных искажений цифрового сигнала производитс  имитаци  дроблений или прерываний, т.е. расшир ютс  функциональные возможности устройства, позвол ющие более полно приблизить моделируемыйтракт передачи к реальным трактам передачи цифрового сигнала. Формула изобретени  Устройство дл  моделировани  тракта передачи цифровых сигналов по авт. СВ. Fi°i19915 отличающеес  тем, что, с целью расширени  функцичнальных возможностей устройства за счет имитации дроблений и прерываний цифрового сигнала, дополнительно содержит элемент ИЛИ, вспомогательный генератор импульсов, два инвертора и два элемента И, причем выход блока фазоимпульсной модул ции соединен с первым входом первого элемента И непосредственно , а с первым входом второго элемента И через первый инвертор , выход вспомогательного генератора импульсов подключен ко второму входу первого элемента И непосредственно , а ко второму входу второго элемента И через второй инвертор, выходы обоих элементов И подключены к соответствующим входам элемента ИЛИ, выход которого  вл етс  выходом устройства .
SU802914701A 1980-04-22 1980-04-22 Устройство дл моделировани тракта передачи цифровых сигналов SU890411A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802914701A SU890411A2 (ru) 1980-04-22 1980-04-22 Устройство дл моделировани тракта передачи цифровых сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802914701A SU890411A2 (ru) 1980-04-22 1980-04-22 Устройство дл моделировани тракта передачи цифровых сигналов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU419915 Addition

Publications (1)

Publication Number Publication Date
SU890411A2 true SU890411A2 (ru) 1981-12-15

Family

ID=20891712

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802914701A SU890411A2 (ru) 1980-04-22 1980-04-22 Устройство дл моделировани тракта передачи цифровых сигналов

Country Status (1)

Country Link
SU (1) SU890411A2 (ru)

Similar Documents

Publication Publication Date Title
SU890411A2 (ru) Устройство дл моделировани тракта передачи цифровых сигналов
SU419915A1 (ru) Устройство для моделирования тракта передачицифровых сигналов
SU807487A1 (ru) Селектор сигналов по длительности
SU696623A1 (ru) Устройство дл измерени исправл ющей способности телеграфных приемников
SU661840A1 (ru) Устройство дл приема дискретных сигналов со стиранием
SU123995A1 (ru) Устройство автоматического контрол искажений стартстопных телеграфных сигналов
SU813681A1 (ru) Имитатор помех
SU928610A1 (ru) Умножитель частоты
SU1283975A2 (ru) Устройство св зи с дельта-модул цией
US4130795A (en) Versatile LDV burst simulator
SU501469A1 (ru) Устройство дл получени серий импульсов
SU497707A2 (ru) Имитатор ошибок в бинарном канале св зи с замирани ми
SU1035595A1 (ru) Система синхронизации
SU1667270A1 (ru) Устройство дл имитации дроблений сигналов
SU786034A1 (ru) Дискретное устройство синхронизации
SU843275A1 (ru) Устройство дл измерени исправл ющейСпОСОбНОСТи ТЕлЕгРАфНыХ пРиЕМНиКОВ
SU658780A1 (ru) Имитатор телевизионных видеосигналов точечных объектов
SU599370A1 (ru) Устройство тактовой синхронизации
SU966928A2 (ru) Устройство дл приема информации с подавлением помех
SU579698A1 (ru) Дискретный интегратор
SU892686A1 (ru) Устройство дл задержки импульсов
SU693541A1 (ru) Имитатор атмосферных помех
SU1094037A1 (ru) Устройство дл моделировани импульсных помех
SU815888A1 (ru) Способ выделени импульсногоСигНАлА
SU1104541A1 (ru) Генератор функции @