SU888138A1 - Device for switching problems on analogue computers - Google Patents

Device for switching problems on analogue computers Download PDF

Info

Publication number
SU888138A1
SU888138A1 SU802907010A SU2907010A SU888138A1 SU 888138 A1 SU888138 A1 SU 888138A1 SU 802907010 A SU802907010 A SU 802907010A SU 2907010 A SU2907010 A SU 2907010A SU 888138 A1 SU888138 A1 SU 888138A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
input
group
elements
coordinate
Prior art date
Application number
SU802907010A
Other languages
Russian (ru)
Inventor
Константин Георгиевич Жуков
Василий Иванович Проскуряков
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова(Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова(Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова(Ленина)
Priority to SU802907010A priority Critical patent/SU888138A1/en
Application granted granted Critical
Publication of SU888138A1 publication Critical patent/SU888138A1/en

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Description

Союз СоветскихUnion of Soviet

СоциалистическихSocialist

Республик (11)888138Republic (11) 888138

Государственный комитетState Committee

СССР ао делам изобретений и открытийUSSR ao affairs of inventions and discoveries

ОПИСАНИЕDESCRIPTION

ИЗОБРЕТЕНИЯInventions

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву - (22) 3аявлено 03.01.80 (21) 2907010/18-24 с присоединением заявки № (23) ПриоритетTO AUTHOR'S CERTIFICATE (61) Additional to author. certificate-wu - (22) 3Approved 03.01.80 (21) 2907010 / 18-24 with the addition of application No. (23) Priority

Опубликовано 07.1 2.81 . Бюллетень № 45Published on 07.1 2.81. Bulletin No. 45

Дата опубликования описания 07.12.81 (51 )М. Кл3 Date of publication of the description 07.12.81 (51) M. Cl 3

G 06 G 7/06 (53) УДК681.33 (088.8) (72) Авторы изобретенияG 06 G 7/06 (53) UDC681.33 (088.8) (72) The inventors

К.Г.Жуков и В.И.Проскуряков (7!) ЗаявительK.G. Zhukov and V.I. Proskuryakov (7!) Applicant

Ленинградский имени ордена Ленина электротехнический институт В.И.Ульянова (Ленина)'·'—------------ · * (54) УСТРОЙСТВО ДЛЯ КОММУТАЦИИ ЗАДАЧ НА АНАЛОГОВЫХ ВЫЧИСЛИТЕЛЬНЫХLeningrad named after the Order of Lenin Electrotechnical Institute V.I. Ulyanov (Lenin) '·' —------------ · * (54) DEVICE FOR COMMUTATION OF TASKS ON ANALOGUE COMPUTING

МАШИНАХMACHINES

Предлагаемое изобретение относится к вычислительной технике и может быть использовано для ввода данных при наборе структурной схемы решаемой задачи на коммутационном поле автономно работающей АВМ и АВМ, $ входящей в состав гибридного вычислительного комплекса.The present invention relates to computer technology and can be used to enter data when typing the structural diagram of the problem to be solved on the switching field of an autonomously operating AVM and AVM, $ which is part of a hybrid computing complex.

Известны системы автоматической коммутации, которые можно применять вместо обычных наборных полей серийных АВМ общего назначения £1 ]и £2].Known automatic switching systems that can be used instead of the usual typesetting fields of serial AVMs for general purposes £ 1] and £ 2].

Отличительной чертой данных систем является модульный принцип построения операционных блоков АВМ, который позволяет сократить число ключей при автоматическом наборе задач. Это достигается за счет того, что только внутри модуля обеспе- χ чивается возможность всех соединений между аналоговыми компонентами, а число связей между компонентами разных модулей ограничивается.A distinctive feature of these systems is the modular principle of building operational blocks of the AVM, which allows you to reduce the number of keys in an automatic set of tasks. This is achieved by the fact that only within the module Collateral χ Chiva possibility of the connections between the analog components, and the number of connections is limited between the components of different modules.

Основными недостатками известных автоматических систем коммутации являются значительное число ключевых элементов и возрастание длины связей между аналоговыми компо5 нентами, которое приводит к увеличению уровня перекрестных помех и емкостной нагрузки на элементы.The main disadvantages of the known automatic switching systems are a significant number of key elements and an increase in the length of the connections between the analog components of 5 components, which leads to an increase in the level of crosstalk and capacitive load on the elements.

В устройстве для коммутации задач на АВМ [3]. являющемся прототипом предлагаемого, не требуется модульная организация аналоговых ком|. понент, которая приводит к структур' ной ограниченности аналогового процессора из-за сокращения числа возможных связей между модулями.In the device for switching tasks on the AVM [3]. being the prototype of the proposed, does not require a modular organization of analog com |. component, which leads to the structural limitations of the analog processor due to a reduction in the number of possible connections between modules.

В состав прототипа входит блок входных элементов И, который соединен с двумя приемными регистрами м и блоком управления. Приемные регистры подключены к блоку управления и координатным дешифраторам. Выходы одного дейифратора соединены с гнездами выборного поля, а другого с одним из входов соответствующей схемы совпадения. На вторые входы схем совпадения поступают сигналы от выходных гнезд наборного поля, выходы координатных дешифраторов связаны также со схемой индикаций. Связь между блоком управления и выходами схем совпадения осуществляется через схемы ИЛИ.The prototype includes a block of input elements AND, which is connected to two receiving registers m and a control unit. Receiving registers are connected to the control unit and coordinate decoders. The outputs of one deifragrator are connected to the sockets of the elective field, and the other to one of the inputs of the corresponding matching circuit. The second inputs of the matching circuits receive signals from the output sockets of the type-setting field; the outputs of the coordinate decoders are also connected to the indication circuit. Communication between the control unit and the outputs of the matching circuits is carried out through the OR circuits.

Недостатком этого устройства является отсутствие возможности автоматического набора структурной схемы на коммутационном поле АВМ.The disadvantage of this device is the lack of the ability to automatically dial a block diagram on the AVM switching field.

Целью изобретения является расширение области применения устройства.The aim of the invention is to expand the scope of the device.

Поставленная цель достигается тем, что в устройство для коммутации задач на аналоговых вычислительных машинах, содержащее блок входных элементов И, первую группу элементов И, регистры, координатные дешифраторы, наборное поле и блок синхронизации, причем группа информационных входов блока входных элементов И является группой входов устройства, соответствующие выходы блока входных элементов И соединены с информационными входами первого и второго регистров, выходы которых соединены соответственно с входами первого и второго координатных дешифраторов, выходы первого координатного дешифратора соединены соответственно с первыми входами элементов И первой'группы, управляющий вход блока входных элементов И соединен с первым выходом блока синхронизации, управляющие входы первого и второго регистров подключены к второму выходу блока синхронизации, введены вторая группа элементов И, группа входных и выходных координатных ляемый блок цифрового причем выходы второго дешифратора соединены дами элементов И второй группы, вторые входы элементов И первой и второй групп объединены и подключены к третьему выходу блока синхронизации, выход каждого элемента И первой группы соединен с управляющим входом соответствующего выходного координатного ключа группы, выход каждого элемента И второй группы соединен с управляющим входом соответствующего входного координатного ключа группы, одни выводы входных и выходных координатных ключей групп объединены между собой и подключены соответствен20 ключей и управкоэффициента, координатного с первыми вхоИ.This goal is achieved by the fact that in a device for switching tasks on analog computers, containing a block of input elements AND, a first group of elements AND, registers, coordinate decoders, typesetting field and synchronization block, and the group of information inputs of the block of input elements AND is a group of inputs of the device , the corresponding outputs of the block of input elements AND are connected to the information inputs of the first and second registers, the outputs of which are connected respectively to the inputs of the first and second coordinates x decoders, the outputs of the first coordinate decoder are connected respectively to the first inputs of the elements AND of the first group, the control input of the block of input elements AND is connected to the first output of the synchronization block, the control inputs of the first and second registers are connected to the second output of the synchronization block, the second group of elements And the group of input and output coordinates is the digital unit, and the outputs of the second decoder are connected by the elements of the AND elements of the second group, the second inputs of the elements of the first and second groups are combined They are connected and connected to the third output of the synchronization block, the output of each AND element of the first group is connected to the control input of the corresponding output coordinate key of the group, the output of each element AND of the second group is connected to the control input of the corresponding input coordinate key of the group, some outputs of the input and output coordinate keys of the groups are combined 20 keys and a control coefficient, coordinate with the first inputs, are connected between themselves.

приведена блок-схема устройства.The block diagram of the device is shown.

содержит наборное полеcontains a composing field

888138 4 но к первому и второму выводам управляемого блока цифрового коэффициента, другие выводы подключены к соответствующим гнездам наборного поля, управляющие входы управляемого блока цифрового коэффициента соединены с соответствующими выходами блока входных элементов888138 4 but to the first and second outputs of the controlled digital coefficient block, the other conclusions are connected to the corresponding jacks of the input field, the control inputs of the controlled digital coefficient block are connected to the corresponding outputs of the input element block

На чертеже предлагаемогоIn the drawing of the proposed

УстройствоDevice

1, первый регистр 2, первый координатный дешифратор 3, второй регистр 4, второй координатный дешифратор 5, первую группу 6 элементов И, блок 7 синхронизации, вторую группу 8 элементов И, группу 9 выходных координатных ключей, гнуппу 10 входных координатных ключей, блок 11 входных элементов И, управляемый блок 12 цифрового коэффициента.1, first register 2, first coordinate decoder 3, second register 4, second coordinate decoder 5, first group of 6 AND elements, synchronization unit 7, second group of 8 AND elements, group 9 of output coordinate keys, socket 10 of input coordinate keys, block 11 input elements And, the controlled block 12 digital coefficient.

Возможные связи на наборном поле АВМ условно изображены в виде матрицы N -М . Каждому /А -ному столбцу 9 -той строке этой матрицы соответствуют -ные и у -тые номера гнезд наборного поля. К р -ным гнездам подключены суммирующие точки операционных усилителей, а к j -тым - выходы операционных блоков.Possible connections on the typesetting field of the AVM are conventionally depicted in the form of an N-M matrix. Each / A-th column of the 9th row of this matrix corresponds to the th and th th numbers of nests of the type-setting field. Summing points of operational amplifiers are connected to the r-nests, and the outputs of the operating units are connected to the j-th ones.

Устройство работает следующим образом. По сигналу с блока 7 синхронизации номера /t-ного входа, -того выхода и значение коэффициента передачи в двоичном коде передаются одновременно через блок 11 входных элементов И на регистры 4,2 и управляемый блок 12 цифрового коэффициента соответственно. Поступившие коды преобразуются координатными дешифраторами 5 и 3 в сигналы для замыкания ключей групп 10 и 9 координатных ключей. Блок цифрового коэффициента обеспечивает установку коэффициента передачи, соответствующего поступившему двоичному коду, заменяя обычные установочные потенциометры.The device operates as follows. According to the signal from the block 7 synchronization of the number / t-th input, the -th output and the value of the transmission coefficient in binary code are transmitted simultaneously through the block 11 of the input elements And to the registers 4.2 and the controlled block 12 of the digital coefficient, respectively. The received codes are converted by coordinate decoders 5 and 3 into signals for closing the keys of groups 10 and 9 of the coordinate keys. The digital coefficient block provides the setting of the transmission coefficient corresponding to the incoming binary code, replacing the usual installation potentiometers.

II

Замыкание координатных ключей . групп 10 и 9 произойдет в момент по| ступления сигнала длительностью Τ' с блока 7 синхронизации на входы элементов И групп 6 и 8. В течение времени Т будет существовать связь между J-тым выходным и р-ным входным ; гнездами наборного поля через коммутирующие ключи, объединенные общей шиной, в разрыв которой включен блок 12 цифрового коэффициента.Locking coordinate keys. groups 10 and 9 will happen at the time of | signal steps of duration Τ 'from the synchronization unit 7 to the inputs of the AND elements of groups 6 and 8. During the time T, there will be a connection between the J-th output and the r-th input; nests of the type-setting field through switching keys connected by a common bus, into the gap of which a digital coefficient block 12 is included.

Для обеспечения последующих связей цикл работы устройства повторяется.To ensure subsequent connections, the cycle of the device is repeated.

Предлагаемое устройство позволяет значительно сократить число ключевых элементов, обеспечивает установку коэффициентов передачи всех решающих усилителей с помощью единственного блока цифрового коэффициента. Кроме того, не требуется дополнительного времени на набор структурной схемы и установку коэффициентов передачи, т.к. оно входит во время решения задачи.The proposed device can significantly reduce the number of key elements, provides the installation of transmission coefficients of all decisive amplifiers using a single block of digital coefficient. In addition, no additional time is required for a set of structural diagrams and setting transmission coefficients, because it comes in at the time of solving the problem.

Claims (3)

с одним из входов соатветствующей схемы совпадени . На вторые входы схем совпадени  поступают сигналы от выходных гнезд наборного пол , выходы координатных дешифраторов св заны также со схемой индикаций. Св зь между блоком управлени  и выходами схем совпадени  осуществл  етс  через схемы ИЛИ. Недостатком этого устройства  вл етс  отсутствие возможности автоматического набора структурной схем на коммутационном поле АВМ. Целью изобретени   вл етс  расши рение области применени  устройства Поставленна  цель достигаетс  тем, что в устройство дл  коммутации задач на аналоговых вычислительных машинах, содержшчее блок входных эле ментов И, первую группу элементов И регистры, координатные дешифраторы, наборное поле и блок синхронизации, причем группа информационных входов блока входных элементов И  вл етс  группой входов устройства, соответствующие выходы блока входных элементов И соединены с информационными входами первого и второго регистров , выходы которых соединены соответственно с входами первого и второго координатных дешифраторов, выхо ды первого координатного дешифратора соединены соответственно с первыми входами элементов И первойгруппы, управл ющий вход блока входных элементов И соединен с первым выходом блока синхронизации, управл ющие входы первого и второго регистров подключены к второму выходу блока синхронизации, введены втора  груп па элементов И, группа входных и выходных координатных ключей и упра л емый блок цифрового коэффициента, причем выходы второго координатного дешифратора соединены с первыми вхо дами элементов И второй группы, вто рые входы элементов И первой и второй групп объединены и подключены к третьему выходу блока синхронизации выход каждого элемента И первой гру пы соединен с управл ющим входом со ответствующего выходного координатного ключа группы, вь1ход каждого эл мента И второй группы соединен с уп равл ющим входом соответствующего входного координатного ключа группы одни вьтоды входных и выходных коор динатных ключей групп объединены между собой и подключены соответств НО к первому и второму выводам управл емого блока цифрового коэффициента , другие выводы подключены к соответствующим гнездам наборного пол , управл ющие входы управл емого блока цифрового коэффициента соединены с соответствующими выходами блока входных элементов И. На чертеже приведена блок-схема предлагаемого устройства. Устройство содержит наборное поле 1, первый регистр 2, первый координатный дешифратор 3, второй регистр 4, второй координатный дешифратор 5, первую группу 6 элементов И, блок 7 синхронизации, вторзгю группу 8 элементов И, группу 9 выходных координатных ключей, гнуппу 10 входных координатных ключей, блок 1 входных элементов И, управл емый блок 12 цифрового коэффициента. Возможные св зи на наборном поле АВМ условно изображены в виде матриIV4 N -АЛ , Каждому /J -ному столбцу О -той строке этой матрицы соответствуют п -ные и -тые номера гнезд наборного пол . К -ным гнездам подключены суммирующие точки операционных усилителей, а к j -тым - выходы операционных блоков. Устройство работает следующим образом . По сигналу с блока 7 синхронизации номера/t-ного входа, -того выхода и значение коэффициента передачи в двоичном коде передаютс  одновременно через блок 11 входных элементов И на регистры 4,2 и управл емый блок I2 цифрового коэффициента соответственно. Поступившие коды преобразуютс  координатными дешифраторами 5 и 3 в сигналы дл  замыкани  ключей групп 10 и 9 координатных ключей . Блок цифрового коэффициента обеспечивает установку коэффициента передачи, соответствующего поступившему двоичному коду, замен   обычные установочные потенциометры. | Замыкание координатных ключей . групп 10 и 9 произойдет в момент поступлени  сигнала длительностью С с блока 7 синхронизации на входы элементов И групп 6 и 8. В течение времени Г будет существовать св зь между 5-тым выходным и -ным входным гнездами наборного пол  через коммутирующие ключи, объединенные общей шиной, в разрыв которой включен блок 12 цифрового коэффициента. 5 Дл  обеспечени  последующих св зей цикл работы устройства повтор етс . Предлагаемое устройство позвол ет значительно сократить число ключевых элементов, обеспечивает установку коэффициентов передачи всех р шак цих усилителей с помощью единственного блока цифрового коэффициента . Кроме того, не требуетс  дополнительного времени на набор структурной схемы и установку коэффициен тов передачи, т.к. оно входит во врем  решени  задачи. Формула изобретени  Устройство дл  коммутации задач на аналоговых вычислительных маши- нах, содержащее блок входных элемен тов И, первую группу элементов И, регистры, координатные дешифраторы, наборное поле и блок синхронизации, причем группа информационных входов блока входных элементов И  вл етс  группой входов устройства, соответствующие выходы блока входных элементов И соединены с информационными входами первого и второго регист ров, выходы которых соединены соответственно с входами первого и второго координатных дешифраторов, выходы первого координатного дешифрат ра соединены соответственно с первы ми входами элементов И первой группы , управл ющий вход блока входных элементов И соединен с первым вькод блока синхронизации, управл ющие входы первого и второго регистров п подключены к второму выходу блока 86 синхронизации, отличающеес  тем, что, с целью р  ширени  области применени , в устройство введены втора  группа элементов Ч, группы входньгх и выходных координатных ключей и управл емый блок цифрового коэффи1щента, причем выходы второго координатного дешифратора соединены с первыми входами элементов И второй группы, вторые входы эл ментов И первой и второй групп объединены и подключены к третьему выходу блока С1шхронизации, выход каждого элемента И первой группы соединен с управл ющим входом соответствующего выходного координатного ключа группы, выход каждого элемента .И второй группы соединен с управл ющим входом соответствующего входного координатного ключа группы, одни выводы входных и выходных координатных ключей групп объединены между собой и подключены соответственно к первому и второму выводам управл емого блока цифрового коэффициента, другие выводы подключены к соответствующим гнездам наборного пол , управл ющие входы управл емого блока цифрового коэффициента соединены с соответствующими выходами блока входных элементов И, Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 424161, кл. G 06 G 7/06, 1972. with one of the inputs of the corresponding matching scheme. The second inputs of the coincidence circuits receive signals from the output jacks of the field, the outputs of the coordinate decoders are also connected with the display circuit. The communication between the control unit and the outputs of the coincidence circuits is made via the OR circuits. A disadvantage of this device is the lack of an automatic set of structural schemes on the switching field of an AVM. The aim of the invention is to expand the scope of the device. The goal is achieved in that the device for switching tasks on analog computers has a block of input elements AND, the first group of elements AND registers, coordinate decoders, dial pad and synchronization unit, and a group of information the input blocks of the input elements And is a group of inputs of the device, the corresponding outputs of the block of input elements And are connected to the information inputs of the first and second registers, the outputs which are connected respectively to the inputs of the first and second coordinate decoders, the outputs of the first coordinate decoder are connected respectively to the first inputs of the AND elements of the first group, the control input of the input elements block I is connected to the first output of the synchronization unit, the control inputs of the first and second registers are connected to the second output the synchronization block, the second group of elements I, the group of input and output coordinate keys and the controllable block of the digital coefficient are introduced, with the outputs of the second coordinate Inatn decoder connected to the first inputs of elements And the second group, the second inputs of the elements of the first and second groups are combined and connected to the third output of the synchronization unit, the output of each element And the first group is connected to the control input of the corresponding output coordinate key of the group, An element of the second group is connected to the control input of the corresponding input coordinate key of the group, one input of the input and output coordinate keys of the groups are combined with each other and connected according to TV BUT to the first and second pins of the controlled digital coefficient block, other pins are connected to the corresponding sockets of the input field, the control inputs of the controlled digital coefficient block are connected to the corresponding outputs of the input elements block I. The drawing shows the block diagram of the proposed device. The device contains a type-setting field 1, the first register 2, the first coordinate decoder 3, the second register 4, the second coordinate decoder 5, the first group of 6 AND elements, the synchronization unit 7, the second group of 8 AND elements, the 9 group of output coordinate keys, 10 input coordinate keys, block 1 input elements And, controlled by the block 12 of the digital coefficient. Possible links on the ABM typesetting field are conditionally depicted in the form of IV4 N -AL matrices. To each / Jth column, the nth row of this matrix corresponds to the nth and -th slot numbers of the typed field. The summing points of the operational amplifiers are connected to the sockets, and the outputs of the operating units are connected to the j sockets. The device works as follows. The signal from block 7 of synchronization of the t / t input, th output and the value of the transfer coefficient in binary code are transmitted simultaneously through the block 11 of the input elements AND to the registers 4.2 and the controlled block I2 of the digital coefficient, respectively. The incoming codes are converted by the coordinate decoders 5 and 3 into signals to close the keys of groups 10 and 9 of the coordinate keys. The digital coefficient block provides the setting of the transfer coefficient corresponding to the incoming binary code, replacing the usual setting potentiometers. | Coordinate key closure. Groups 10 and 9 will occur at the time of the arrival of a signal of duration C from block 7 of synchronization to the inputs of elements AND groups 6 and 8. During the time T there will be a connection between the 5th output and -i input sockets of the keypad through the switching keys united by a common bus, in the gap which is included unit 12 of the digital coefficient. 5 To ensure subsequent communications, the cycle of operation of the device is repeated. The proposed device makes it possible to significantly reduce the number of key elements, ensures the installation of the transfer coefficients of all the amplifiers using a single block of the digital coefficient. In addition, no additional time is required for a set of the structural scheme and the setting of transmission coefficients, since it comes in during the task. The invention is a device for switching tasks on analog computers, comprising a block of input elements AND, a first group of elements AND, registers, coordinate decoders, a typing field and a synchronization unit, the group of information inputs of the block of input elements AND the corresponding outputs of the block of input elements And are connected to the information inputs of the first and second registers, the outputs of which are connected respectively to the inputs of the first and second coordinate decoders , the outputs of the first coordinate decoder are connected respectively to the first inputs of the elements AND of the first group, the control input of the block of input elements I and connected to the first code of the synchronization unit, the control inputs of the first and second registers n are connected to the second output of the block 86 of synchronization, For the purpose of widening the field of application, the device includes the second group of elements H, the group of input and output coordinate keys and the controlled unit of the digital coefficient, the outputs of the second coordinate the encoder is connected to the first inputs of elements AND of the second group, the second inputs of elements AND of the first and second groups are combined and connected to the third output of the synchronization block C1, the output of each element AND of the first group is connected to the control input of the corresponding output coordinate key of the group, the output of each element. the second group is connected to the control input of the corresponding input coordinate key of the group; one terminals of the input and output coordinate keys of the groups are combined with each other and connected respectively to ne To the left and second pins of the controlled digital coefficient block, other pins are connected to the corresponding sockets of the field, the control inputs of the controlled digital coefficient block are connected to the corresponding outputs of the input element block And, Sources of information taken into account during the examination 1. USSR author's certificate No. 424161, cl. G 06 G 7/06, 1972. 2.Патент С1ЧА № 3875378, кл. 235-150.5, опублик. 1974. 2. Patent SICHA number 3875378, cl. 235-150.5, publ. 1974. 3.Авторское свир.етельство СССР № 446068, кл. G 06 G 7/02, 1973 (прототип).3. Authors svir.ethelstvo USSR № 446068, cl. G 06 G 7/02, 1973 (prototype).
SU802907010A 1980-01-03 1980-01-03 Device for switching problems on analogue computers SU888138A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802907010A SU888138A1 (en) 1980-01-03 1980-01-03 Device for switching problems on analogue computers

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802907010A SU888138A1 (en) 1980-01-03 1980-01-03 Device for switching problems on analogue computers

Publications (1)

Publication Number Publication Date
SU888138A1 true SU888138A1 (en) 1981-12-07

Family

ID=20888414

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802907010A SU888138A1 (en) 1980-01-03 1980-01-03 Device for switching problems on analogue computers

Country Status (1)

Country Link
SU (1) SU888138A1 (en)

Similar Documents

Publication Publication Date Title
US3753234A (en) Multicomputer system with simultaneous data interchange between computers
CA1245305A (en) Full-duplex one-sided cross-point switch
US4451881A (en) Data processing system bus for multiple independent users
US3534339A (en) Service request priority resolver and encoder
US3283306A (en) Information handling apparatus including time sharing of plural addressable peripheral device transfer channels
US4383304A (en) Programmable bit shift circuit
GB1385061A (en) Communication system between a central computer and data terminals
EP0171805A2 (en) High speed digital arithmetic unit
GB2085624A (en) A coupling equipment for the control of access of data processors to a data line
US3588461A (en) Counter for electrical pulses
US3633163A (en) Plural level high-speed selection circuit
US3026034A (en) Binary to decimal conversion
SU888138A1 (en) Device for switching problems on analogue computers
GB2137847A (en) Picture Image Processing System
US5546544A (en) Arbiter with a direct signal path that is modifiable under priority-conflict control
US3701112A (en) Balanced, incomplete, block designs for circuit links interconnecting switching network stages
US3026035A (en) Decimal to binary conversion
US3388239A (en) Adder
US5404540A (en) Arbiter with a uniformly partitioned architecture
US4809171A (en) Concurrent processing of data operands
US3760120A (en) Lockout selection circuit
US3941938A (en) Time shared TCMF and MF decoder
US3766530A (en) Communications between central unit and peripheral units
US3316535A (en) Comparator circuit
RU2020744C1 (en) Universal modulo-m parallel counter-decoder of bits in n-bit binary code