SU886284A1 - Device for transmitting double bipulse signals - Google Patents

Device for transmitting double bipulse signals Download PDF

Info

Publication number
SU886284A1
SU886284A1 SU802904768A SU2904768A SU886284A1 SU 886284 A1 SU886284 A1 SU 886284A1 SU 802904768 A SU802904768 A SU 802904768A SU 2904768 A SU2904768 A SU 2904768A SU 886284 A1 SU886284 A1 SU 886284A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
outputs
decoder
inputs
Prior art date
Application number
SU802904768A
Other languages
Russian (ru)
Inventor
Евгений Александрович Гурвиц
Александр Федорович Кирьяков
Original Assignee
Предприятие П/Я М-5537
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5537 filed Critical Предприятие П/Я М-5537
Priority to SU802904768A priority Critical patent/SU886284A1/en
Application granted granted Critical
Publication of SU886284A1 publication Critical patent/SU886284A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ДВУКРАТНЫХ БИИМПУЛЬСНЫХ СИГНАЛОВ(54) DEVICE FOR TRANSMISSION OF TWO-TIME BIIMPULSE SIGNALS

Claims (3)

. Изобретение относитс  к электросв зи и может использоватьс  в устройствах передачи сигналов по кабел м св зи и узкополосным радиотрактам. Известно устройство дл  передачи двукратных биимпульсных сигналов, содержащее первый делитель частоты, вход которого соединен со входом интегратора , выход которого соединен.со входом второго делител  частоты и элемент ИЛИ, выход которого соединен со входом выходного, согласущего блока 1 . . Однако известное устройство не обе спечивает нужной скорости передачи. Цель изобретени  - увеличение ско- рости передачи. Дл  достижени  поставленной цели в устройство дл  передачи двукратных биимпульсных сигналов, содержащее пер вый делитель частоты, вход которого соединен со входом инвертора, выход которого соединен со входом второго делител  частоты и элемент ИЛИ, выход которого соединен со входом выходного согласунмДего блока, введены элемент задержки, элементы И, дешифратор и блок синхронизации, выход которого соединен со входом инвер тора, с одним входом дешифратора и входом элемента задержки, выходы которого соединены с другими входами дешифратора, выходы которого соединены с одними входами элементов И, выходы которых подключены ко входам элемента ИЛИ, причем выходы делителей частоты соединены с другими, входами элементов. И. На чертеже.приведена структурна  электрическа  схема предлагаемого устройства Устройство содержит элемент Г задержки , блок 2 синхрЬнизации, дешифратор 3, инвертор 4, два делител  5 и 6 частоты, элементы И 7-10, элемент ИЛИ 11 и выходной согласующий блок 1-. The invention relates to telecommunications and can be used in signal transmission devices over communication cables and narrowband radio paths. A device for transmitting double bi-pulse signals is known, comprising a first frequency divider, the input of which is connected to the integrator input, the output of which is connected to the input of the second frequency divider and an OR element, the output of which is connected to the input of the output matching unit 1. . However, the known device does not both provide the desired transmission rate. The purpose of the invention is to increase the transmission rate. To achieve this goal, a device for transmitting double bi-pulse signals contains a first frequency divider, the input of which is connected to the input of an inverter, the output of which is connected to the input of the second frequency divider and an OR element, the output of which is connected to the input of the output harmonizer of its block, a delay element elements And, the decoder and the synchronization unit, the output of which is connected to the input of the inverter, with one input of the decoder and the input of the delay element, the outputs of which are connected to other inputs of the decoder , The outputs of which are connected to one inputs of AND gates whose outputs are connected to inputs of the OR gate, the outputs of frequency dividers connected with other input elements. I. The drawing shows the structural electrical circuit of the device proposed. The device contains a delay element G, a synchronization unit 2, a decoder 3, an inverter 4, two dividers 5 and 6 frequencies, AND elements 7-10, the OR element 11 and the output matching unit 1- 2. Устройство работает следующим образом . 38 С выхода источника информации сигнал  оступает на элемент 1, который представл ет собой двухразр дный последовательный регистр. С выходов элемента I. задержанна  информаци  поступает на входы дешифратора 2. The device operates as follows. 38 From the source of the information source, the signal arrives at element 1, which is a two-bit sequential register. From the outputs of the element I. the delayed information enters the inputs of the decoder 3. На выходах дешифратора 3 в зависимости от значени  разр дов в дибите (00, 11, 01, 10) формируютс  соответственно сигналы 0001, 0010, 0100, 1000, которые поступают на вхрды элементов И 7:10 . На другие входы которых с выходов делителей 5 и 6 поступают сдви.нутые сигналы частоты ф Выходы элементов И 7-10 объединены по элементу ИЛИ 11. Тем самым на выходе устройства в зависимости от значени  дибитов формируютс  сдвинутые сигналы частоты i . С выходаЭлемента ИЛИ 11 передаваема  информаци  поступает,на выходной согласующий блок 12, представл ющий собой усилитель передачи с трансформаторным выходом . Положительный эффект, достигаемый при использовании устройства, состоит в увеличении в два раза скорости пере дачи по сравнению с устройством передачи биимпульсного сигнала. Формула изобретени  Устройство дл  передачи двукратных биимпульсных сигналов, содержащее первый делитель частоты, вход которого соединен со входом инвертора, выход которого соединен со входом второго делител  частоты и элемент ИЛИ, выход которого соединен со входом выходного согласующего блока, отличающеес  тем, что, с целью увеличени  скорости передачи, введены элемент задержки, элементы И, дешифратор и блок синхронизации, выход которого соединен со входом инвертора, с одним входом дешифратора и входом элемента задержки, выходы которого соединены с другими входами дешифратору , выходы которого соединены с одними входами элементов И, выходы которых подключе№1 ко входам элемента ИЛИ, причем выходы делителей частоты соединены с другими входами элементов И. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 687592, кл. Н 03 К 13/24, 1978 (прототип ) .3. At the outputs of the decoder 3, depending on the value of the bits in dibit (00, 11, 01, 10), signals 0001, 0010, 0100, 1000 are generated, respectively, which arrive at the inputs of the And 7:10 elements. The other inputs from the outputs of dividers 5 and 6 receive shifted signals of the frequency f. The outputs of the And 7-10 elements are combined by the element OR 11. Thus, at the output of the device, depending on the value of the dibits, shifted signals of the frequency i are formed. From the output of the Element OR 11, the transmitted information arrives at the output matching unit 12, which is a transmission amplifier with a transformer output. The positive effect achieved with the use of the device is a twofold increase in the transmission rate as compared with a bi-pulse signal transmission device. Apparatus of the Invention A device for transmitting double bi-pulse signals, comprising a first frequency divider, the input of which is connected to an input of an inverter, the output of which is connected to the input of a second frequency divider, and an OR element whose output is connected to the input of an output matching unit, characterized in that transmission speeds, a delay element, And elements, a decoder and a synchronization unit, the output of which is connected to the input of the inverter, with one input of the decoder and the input of the delay element, cat outputs connected to other inputs to the decoder, the outputs of which are connected to one input of the AND elements, the outputs of which connect No. 1 to the inputs of the OR element, and the outputs of the frequency dividers are connected to other inputs of the I. elements. Sources of information taken into account in the examination 1. Copyright certificate USSR № 687592, cl. H 03 K 13/24, 1978 (prototype). 1one 0000
SU802904768A 1980-03-26 1980-03-26 Device for transmitting double bipulse signals SU886284A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802904768A SU886284A1 (en) 1980-03-26 1980-03-26 Device for transmitting double bipulse signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802904768A SU886284A1 (en) 1980-03-26 1980-03-26 Device for transmitting double bipulse signals

Publications (1)

Publication Number Publication Date
SU886284A1 true SU886284A1 (en) 1981-11-30

Family

ID=20887452

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802904768A SU886284A1 (en) 1980-03-26 1980-03-26 Device for transmitting double bipulse signals

Country Status (1)

Country Link
SU (1) SU886284A1 (en)

Similar Documents

Publication Publication Date Title
FR2275900A1 (en) PERFECTED SWITCH FOR THE TRANSMISSION OF TELEVISION SIGNALS, ENSURING AN IMPORTANT ISOLATION BETWEEN ITS INPUT TERMINALS
SE7408579L (en) CABLE TRANSMISSION EQUIPMENT.
SE7600666L (en) FIELD DETECTING DATA TRANSFER SYSTEM
SE7514237L (en) AUTOMATIC PASSBAND EQUIPMENT FOR DATA TRANSMISSION FACILITIES
GB656023A (en) Improvements in time division multiplex communication systems
SU886284A1 (en) Device for transmitting double bipulse signals
JPS5252514A (en) 2-frequency mixer circuit
GB1188014A (en) Improvements in or relating to Bandwidth Compression Systems.
GB1338896A (en) Hybrid networks
ES445187A1 (en) High power low loss nonresonant filter system
JPS5793737A (en) Digital hybrid circuit
US3020482A (en) Synchronization network
SU924889A1 (en) Signal transmission device
JPS5371555A (en) Digital mixer
GB1074572A (en) Improvements relating to coupling devices for high frequency electrical circuits
SU611240A1 (en) Signal transmitter-receiver
JPS57136828A (en) Transmitter and receiver of wide band cable
SU743047A1 (en) Balancing impedance transformer with 1/4 ratio
SU902300A1 (en) Device for transmitting and receiving binary signals
GB1026806A (en) Receiving apparatus and frequency shift keying systems for the utilisation thereof
GB987389A (en) Data transmission of variable block lengths over half duplex networks
JPS56149134A (en) Data transmission system
SU661840A1 (en) Apparatus for receiving discrete signals with erasure
SU643993A1 (en) Electrically-operated attenuator
JPS5999831A (en) Pulse signal transmitter