SU884153A1 - Многоканальный счетчик импульсов - Google Patents
Многоканальный счетчик импульсов Download PDFInfo
- Publication number
- SU884153A1 SU884153A1 SU802877917A SU2877917A SU884153A1 SU 884153 A1 SU884153 A1 SU 884153A1 SU 802877917 A SU802877917 A SU 802877917A SU 2877917 A SU2877917 A SU 2877917A SU 884153 A1 SU884153 A1 SU 884153A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- channel
- inputs
- synchronous
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
(54) МНОГОКАНАЛЬНЫЙ СЧЕТЧИК ИМПУЛЬСОВ
1
Изобретение относитс к вычислительной технике и может быть использовано дл под- счета количества импульсов, следующих по не (зсольким информационным каналам.
Известен многоканальный счетчик импуль- сов, например, осуществл емый счет импульсов с временным разделением каналов и содаржащий N информационных регистров с вентил ми записи дд хранени результатов счета по N каналам, коммутатор каналов, регистр суммы с арифметической схемой на входе и анализаторы состо ни данного канала 1.
Недостатком устройства вл етс низка помехоустойчивость из-за того, что информаци циркулирует через цепочку не только при поступпетт входного илотульса, но и при отсутствии импульса на входе информационного канала , что повыщает веро тность искажени информации . Кроме того, устройство имеет низкое быстродействие вследствие того, что коммутатор каналов последовательно опрашивает все информационные каналы, включа и каналы , на входах которых импульсы отсутствуют.
Наиболее близким техническим решением к данному изобретению вл етс многоканальный счетчик импульсов, содержащий регистр суммы, сумматор, коммутатор каналов и в каждом канале - входную шину, RS-триггер, элемент записи, информационный регистр анализатор канала, в каждом канале S-вход RS-триггера соединен со входной шиной, первый вход элемента записи соединен с первым входом анализатора канала, второй вход ко10 торого соединен с выходом информациошюго регистра, вход которого соеданен с выходом элемента записи, второй вход которого соединен с выходом сумматора, входы которого соединены с выходами анализаторов каналов,
IS первый вход каждого анализатора канала соедкнен с соответствующим выходом коммутатора каналов и с R-входом соответствун цего RS-трштера, пр мой выход каждого из которых соединен с третьим входом элемента за20 писи соответствующего канала, третьи входы каждого анализатора канала соедашены с соответствующей информационной шиной С21 Недостатком многоканального счетчика иммульсов вл етс , низкое быстродействие вследствие того, что коммутатор каналов последовательно опрашивает все информационные каналы , в том числе и каналы, iaa входах которых импульсы отсутствуют, поэтому предельна частота счёта входных импульсов без их пропусков ограничена частотой полного цикла оп .роса коммутатором всех каналов, а в процессе счета имеетс дополнительна динамическа погрешность результата из-за задержки суммировани входных импульсов на врем переключени коммутатора в состо ние данного канала Цель изобретени - повышение быстродействи . Цель достигаетс тем, что в многоканальный счетчик импульсов, содеражщий регистр суммы сумматор, и в каждом канале - входную limну , RS-триггер, элемент записи, информацичонный регистр и анализатор канала, в каждом канале S-вход RS-триггера соединен со вход ной шиной, первый вход элемента записи соединен с первым входом анализатора канала, второй вход которого соединен с выходом информационного регистра, вход которого соединен с выходом элемента записи, второй вход которого соединен с выходом сумматора, входы которого соединены с выходами анализатора .каналов, введен генератор управл ющих импульсов, а в каждый из каналов введены три элемента И и синхронный RS-триггер, тактовый вход, S-вход и В-вход которого соединены соответственно с пр мьпм выходом генератора управл ющих импульссш, с выходом пе вого элемента И и с инверсным выходом RSгриггера , пр мой выход и R-вход которого соединены соответственно с первым входом первого элемента И и с первым входом элемента записи, первый вход которого соединен с выходом второго элемента И, первый вход которого соединен с пр мым выходом синхронного RS-триггера, инверсный выход которого во всех каналах, кроме последнего, соеди нен с первым входом третьего элемента И, инверсные выходы синхронных RS-триггеров всех каналов соединены со входами третьего элемента И последнего канала, выход третьего элемента И которого соединен со вторыми входами первых элементов И всех каналов, в каждом из которых, за исключением первого и последнего, второй вход второго элемента Исоединен со вторым входом третьего эле мента И и соединен с выходом третьего элемента И предыдущего канала, второй вход второго элемента И последнего канала соединен с выходом третьего элемента И предпосле него канала, вторые входы второго и третьего элементов И первого канала соединены с инверсным выходом генератора управл ющих импульсов. На чертеже приведена блок-схема трехканального счетчика импульсов. Устройство содержит информационные регистры 1-1 - 1-3, анализаторы 2-1 - 2-3 каналов , сз мматор 3, регистр 4 суммы, элементы 5-1 - 5-3 записи, RS-триггеры 6-1 - 6-3, генератор 7 управл ющих импульсов, синхронные RS-триггеры 8-1 - 8-3, элементы 9-1 9-3 , 10-1 - 10-2, 11-1 - 11-3 и 12 И, входные шины 13-1 - 13-3. Входы информационных регистров 1-1 - 1-3 соединены соответственно с выходами элементов 5-1 - 5-3 записи, первые входы которьсх: соединены соответственно с первыми входами анализаторов 2-1 - 2-3 каналов, соединены соответственно с выходами элементов 11-1 - 11-3 И и соединены соответственно с R-входами RS-триггеров 6-1 - 6-3, входы которых соединены соответственно со входными шинами 13-1 - 13-3, инверсные выходы RS-триггеров 6-1 - 6-3 соединены соответственно с R-BXOдами синхронных RS-триггеров 8-1 - 8-3, тактовые входы которых соединены с пр мым выходом генератора 7 управл ющих импульсов, инверсный выход которого соединен с первыми входами элементов 10-1 и 11-1 И, вторые входы которых соединены соответственно с инверсным и пр мым выходами синхронного RS-триггера 8-1, выход элемента 10-1 И соединен с первыми входами элементов 10-2 и 11-2 И, вторые входы которых соединены соответственно с инверсным и пр мым выходами синхронного RS-триггера 8-2, выход элемента 10-2 И соединен с первым входом элемента 11-3 И, второй вход которого соединен с пр мым выходом синхронного RS-триггера 8-3, выходы элементов 9-1 9-3 И соединены соответственно с S-входами синхронных RS-триггеров 8-1 - 8-3, инверсные выходы которых соединены со входами элемента 12 И, выход которого соединен с первыми входами элементов 9-1 - 9-3 И, вторые входы которых соединены соответственно с пр мыми выходами RSтриггеров 6-1 - 6-3, выходы информационных регистров 1-1 - 1-3 соединены соотвехствеино со вторыми входами анализаторов 2-1 - 2-3 каналов, выходы которых соединены со входами сумматора 3, выход которого соединен со входом регистра 4 суммы, выход которого соединен со вторыми входами элементов 5-1 - 5-3 записи. В исходном состо нии на пр мых выходах RS-триггеров 6-1 - 6-3 и синхронных RS-триггеров 8-1 - 8-3 нулевые сигналы; на выходе элемента 12 И присутствует едимичный сигнал.
Работает многоканальный счетчик илтульсов следующим образом.
При приходе по шинам I3- - 13-3 одного или нескольких импульсов счета на S-входы RS-триггеров 6-1 - 6-3 сигналы с пр мых
выходов RS-триггеров 6-1 - 6-3 через открытые элементы 9-1 - 9-3 поступают на 5-входы синхронных RS-триггеров 8-1 - 8-3, С поступлением на тактовые входы синхронных RSтриггеров 8-1 - 8-3 управл ющего импульса с генератора 7 единицы входных каналов переключают соответствующие синхронные RSтриггеры 8-1 - 8-3 в единичное состо ние, при этом единичные сигналы с их пр мых выходов подготавливают по первому входу элементы 10-1, 10-2 И, а нулевые сигналы с инверсных выходов синхронных RS-триггеров 8-1 - 8-3 поступают на элемент И 12, на выходе которого устанавливаетс нулевой сигнал, закрывающий элементы И 9-1 - 9-3. Перепись входных информационных импульсов на синхронны RS-триггеры 8-1 - 8-3 прекращаетс . Импульс с инверсного выхода генератора 7, поступает на опрос по второму входу элемента 10-1 И и элемента И 11-1, первого информационного канала.
Если синхронный RS-трштер 8-1 первого информационного канала находитс в состо ни 1, то импульс с инверсного выхода генератора 7 через элемент И 11-1 данного
канала проходит на второй вход анализатора 2-1 каналов и открывает анализатор 2- дл прохождени через него содержимого информационного регистра 1-1 первого канала на вход (умматора 3, который осуществл ет сложение логической 1 с числом, поступающим из информационного регистра 1-1. Одаовременно импульс с выхода элемента 11-11 первого канала поступает на второй вход элемента записи 5-1 и разрешает перезапись на него суммы, из регистра 4 суммы. Одновременно импульс с выхода элемента И 1 первого канала поступает на R-вход RS-триггера 6-1 и возвращает его в исходное состо ние, при этом единичный шгнал с его инверсного выхода подаетс на R-вход синхронного RS-триггера 8-1 и подготавливает его к возврату в исходное состо ние
Если же синхронный RS-триггер 8-1 первого информационного канала наход тс в состо нии О, то импульс с инверсного выхода генератора 7 проходит через элемент 10-1 И, открытый по первому входу единичным сигналом с инверсного выхода синхронного RS-триггера 8-1, и поступает на вторые входы элементов 10-2, 11-2И следующего информационного канала, опрашива его состо ние. Если и по этому каналу входной импульс не поступил, . то импульс распростран етс через. цепс ку последовательно соединенных элементов 10 И .
на опрос того входного канала, по которому поступил входной информационный импульс, и в данном канале суммируетс логическа 1 с содержимым информационного регистра
Следующий управл ющий импульс с пр мого выхода генератора 7 поступает на тактовые входы синхронньк RS-триггеров 8-1 - 8-3. При этом один из синхронных RS-триггеров 8-1 - 8-3 информационных каналов, по которому в предыдущем такте производилось суммирование единицы, возвращаетс в исходное состо ние .
Следующий импульс с инверсного выхода генератора 7 вновь поступает череэ цепочку последовательно соединенных элементов 10-1, 10-2 И на суммирование едгашцы и установку нул одного из триггеров 6-1 - 6-3 по тому информационному каналу, по которому поступил входной импульс, а импульс с пр мого выхода генератора 7 обнул ет соответствующий синхронный из 8-1 - 8-3.
Таким образом за один период следовани управл ющих импульсов с генератора 7 производитс прибавление едикиць к содержимому информационного регистра (один из 1-1 - 1-3) того канала, по которому ностушш входной импульс, а каналы, на входы которых информационные импульсы не поступили, пропускаютс .
Когда будут просуммированы все единицы, записанные на триггеры 8-1 -.8-3 и соответствующие Tffflrrepbf 8-1 - 8-3 будут обнулены , подключенный к инверсным выходам триггеров 8-1 - 8-3 12 И срабатывает и выходным едиш{Ч1О11м сигналам открывает по первому входу элементы 9-1 - 9-3 И, вновь | азреша прохождение через них информационных сигналов с входных RS-триггеров 6-1 - 6-3 на синхронные RS-триггеры 8-1 - 8-3. Тем самым реализуетс запись на синхронные R5-триггеры 8-1 - 8-3 одновременно поступивших входных ннформащюнных сигналов, их отработка, а затем запис и отработка вхсщш х импульсов, вновь поступивших во врем обработки предыдущей совокупности входных импульсов.
Входные импульсы отрабатываютс в пор дке их поступлени на многоканальный счетчкк, что повышает пропускную способность устройства .
Конструктивные особенности дагшого технического решени позвол ют повысить быстродействие устройства за счет исключени опроса каналов, по которым отсутствуют входные импульсы , и за счет отработки входных импульсов в пор дке их поступлени , тем самым обеспечивают возможность уветптчени пр дельной частоты счета входных имйульсов и уменьша дополнителиюй динамической погрешности изза задержки суммировани входных импульсов на врем опроса нулевых информационных каналов .
Вместе с тем ткжышаетс помехозащищенность устройства за счет исключени передач информации из шсформационного регистра чв рез анализатор и сумматор в регистр суммы при отсутствии входаых импульсов.
Claims (1)
- Формула изобре т.е н иМногоканальный счетчик импульсов, содер сащий регистр суммы, сумматор, и в каждом канале - входную шину, RS-трнггер, элемент записи, информационный регистр и анализатор канала, в каждйм канале S-вхЬд RS-трштера соединен со входной шиной, первый вход элемента записи соединен с первым входом анализатора канала, второй вход которого соединен с выходом инфориащю ного регистра, вход которого соединен с выходом элемента записи, второй вход которого соединен с выходом суМ матора, входы которого соединены с выходами анализаторов каналов, отличающий с тем, что, с целью повьпиени быстродействи , в его введен генератор управл ющих, шпульсов, а в каждый из каналов введены три элемента И и синхронный RS-триггер, тактовый вход, S-вход и В-вход которого соединены соответственно с пр мым выходом генератора управл ющих импульсов, с выходом первого элемента И и с инверсным выходом ,84153.8RS-триггера, пр мой выход и R-вход которого соединены соответственно с первым входом первого элемента И и с первым входом элемента записи, первьгй вход которого соединен с 5 выходом второго элемента И, первый вход которого соединен с пр мым выходом синхронного RS-триггера, инверсный выход которого во всех каналах, кроме последнего, соединен с первым входом третьего элемента И, инверс10 ные выходы синхронных RS-триггеров всех каналов соединены со входами третьего элемента И последнего канала, выход третьего элемента И которого соединен со вторыми входами первых элементов И всех каналов,15 в каждом из которых, за исключением первого и последнего, второй вход второго элемента И соединен со вторым входом третьего элемента И и соединен с выходом третьего элемента И предыдущего канала, второй вход вто20 элемента И последнего канала соединен с выходом третьего элемента И предпоследнего канала, вторые входы второго и третьего элементов И первого канала соединены с инверсньп выходом генератора управл ющих импуль25 - °«Источиики информации, прин тые во внимание при экспертизеi. Авторское свидетельство СССР N 422105, ® кл. Н 03 К 23/00, 1972.2, Авторское свидетельство СССР № 594586, кл. Н 03 К 23/00, 1976 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802877917A SU884153A1 (ru) | 1980-02-04 | 1980-02-04 | Многоканальный счетчик импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802877917A SU884153A1 (ru) | 1980-02-04 | 1980-02-04 | Многоканальный счетчик импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU884153A1 true SU884153A1 (ru) | 1981-11-23 |
Family
ID=20875679
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802877917A SU884153A1 (ru) | 1980-02-04 | 1980-02-04 | Многоканальный счетчик импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU884153A1 (ru) |
-
1980
- 1980-02-04 SU SU802877917A patent/SU884153A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU884153A1 (ru) | Многоканальный счетчик импульсов | |
SU955031A1 (ru) | Устройство дл определени максимального числа | |
SU739747A1 (ru) | Счетчик импульсов | |
SU594586A2 (ru) | Многоканальный счетчик импульсов | |
SU1193672A1 (ru) | Числоимпульсный квадратор | |
SU410394A1 (ru) | ||
SU1532921A1 (ru) | Устройство дл делени | |
SU894878A1 (ru) | Многоканальный счетчик импульсов | |
SU864584A1 (ru) | Многоканальный счетчик импульсов | |
SU911525A1 (ru) | Частотное делительное устройство | |
RU2042261C1 (ru) | Умножитель частоты | |
SU842854A1 (ru) | Частотно-импульсный функциональныйпРЕОбРАзОВАТЕль | |
SU1387016A1 (ru) | Цифровой фильтр | |
SU1188696A1 (ru) | Цифровой измеритель отношени временных интервалов | |
SU572933A1 (ru) | Делитель частоты с дробным коэффициентом делени | |
SU1714811A1 (ru) | Преобразователь двоичного кода во временной интервал | |
SU1275469A1 (ru) | Устройство дл определени дисперсии | |
SU1234963A1 (ru) | Автоматический след щий делитель периодов импульсных сигналов | |
SU703826A1 (ru) | Многоканальный цифровой фильтр | |
SU1411946A1 (ru) | Устройство дл выделени последнего импульса в серии | |
SU693372A1 (ru) | Устройство дл делени | |
SU1164889A1 (ru) | Преобразователь частота-код | |
SU639132A1 (ru) | Устройство задержки | |
SU612236A1 (ru) | Устройство дл ввода информации | |
SU1311022A1 (ru) | Аналого-цифровой преобразователь |