SU881968A1 - Умножитель частоты - Google Patents

Умножитель частоты Download PDF

Info

Publication number
SU881968A1
SU881968A1 SU792782269A SU2782269A SU881968A1 SU 881968 A1 SU881968 A1 SU 881968A1 SU 792782269 A SU792782269 A SU 792782269A SU 2782269 A SU2782269 A SU 2782269A SU 881968 A1 SU881968 A1 SU 881968A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
output
input
frequency multiplier
integrator
Prior art date
Application number
SU792782269A
Other languages
English (en)
Inventor
Лев Иванович Жогин
Original Assignee
За витель Л. И. Жогин I
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by За витель Л. И. Жогин I filed Critical За витель Л. И. Жогин I
Priority to SU792782269A priority Critical patent/SU881968A1/ru
Application granted granted Critical
Publication of SU881968A1 publication Critical patent/SU881968A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УМНОЖИТЕЛЬ ЧАСТОТЫ
1
изобретение относитс  к умножител м частоты и может использоватьс  к генераторном оборудовании устройств проводной св зи.
Известен умножитель частоты в п раз, содержащий последовательно соединенные интегратор и пороговый элемент, v цепей сравнени , кажда  из которых состоит из последовательно соединенных делител  напр жени  и компаратора, при этом другие входы компараторов всех цепей подключены к выходу интегратора , а также элемент исключающее ИЛИ, вход которого объединен с входом интегратора 1.
Однако известный умножитель частоты имеет значительное число вход щих в него элементов .
Цель изобретени  - упрощение умножител  частоты путем сокращени  числа вход щих в него элементов.
Дл  этого в умножителе частоты в п раз, содержащем последовательно соединенные интегратор и пороговый элемент, к цепей сравнени , кажда  из которых состоит из последовательно соединенных делител  напр жени  и
компаратора, при этом другие входы компараторов всех цепей подключены к выходу интегратора , а также элемент исключающее ИЛИ, вход которого объединен с входом интегратора , цепи сравнени  включены последовательно, вход первой цепи сравнени  подключен к выходу порогового элемента, выполненного с нулевым пороговым уровнем, а выход последней цепи сравнени  соед1шен с другим входом элемента исключающее ИЛИ, при этом п
-1
К
На фиг. 1 представлена структурна  электрическа  схема предложенного умножител  частоты; на фиг. 2 - временные диаграммы, по сн ющие его работу.

Claims (1)

  1. Умножитель частоты в п раз содержит последовательно соединенные интегратор 1 и пороговый элемент 2, k цепей сравнени , кажда  из которых состоит из последовательно соединенных делител  напр жени  3 (3- 1.... 3 -К ) и компаратора 4(4-1....4- К), причем К -2 - 1, п - целое, четное или 2 нечетное число, и элемент исключающее ИЛИ 5; выходные шины 6, 7 умножител  час тоты соответственно при нечетном и четном И Дл  реализации предложенного умножител  требуетс  t ком частоты при нечетном п параторов 4 и делителей напр жени  3, а дл  реализации четного п требуетс  -0компараторов 4, -1 делителей напр жени  3 и один (независимо от п ) элемент исключающее ИЛИ 5. Предложенный умножитель частоты работает следующим образом. На вход умножител  частоты поступает входное напр жение пр моугольной формы (фиг. 2,а), которое должно быть умножено по частоте, например, в нечетное ( п 5) чис ло раз. На выходе интегратора 1 формируетс  напр жение треугольной формы (фиг. 2, б Пороговый элемент переключаетс  при пере ходе выходного напр жени  с интегратора 1 через, нуль и на его выходе действует пр моугольное напр жение входной частоты, сдви нутое по фазе на 90° (фиг. 2, в), при этом на выходе первого делител  напр жени  3 формируетс  переменное опорное напр жение (фиг. 2, в). Поскольку оно поступает на инверсный вход первого компаратора 4, то он переключаетс  синхронно-противофазно с пороговым элементом 2 и затем вновь при переходе треугольного напр жени  через опорный уровень. При этом на выходе последнего К -го делител  напр жени  3 формируетс  переменное опорное напр жение (фиг. 2,г) которое сравниваетс  на К -том компараторе 4 с треугольным, в результате чего на вы ij оде 6 умножител  частоты формируетс  выодное напр жение (фиг. 2, д). Аналогичным образом происходит умножеие частоты на четное число, выходное напр ение при этом снимаетс  с шины 7. Предложенный умножитель частоты прост в еализации. Формула изобретени  Умножитель частоты в п раз, содержащий последовательно соединенные интегратор и пороговый элемент, К цепей сравнени , кажда  из которых состоит из последовательно соединенных делител  напр жени  и компаратора , при этом другие входы компараторов всех цепей подключены к выходу интегратора , а также элемент исключающее ИЛИ, вход которого объединен с входом интегратора , отличающийс  тем, что, с целью упрощени  умножител  частоты путем сокращени  числа вход щих в него элементов , цепи сравнени  включены последовательно , вход первой цепи сравнени  подключен к выходу порогового элемента, выполненного с нулевым пороговым уровнем, а выход последней цепи сравнени  соединен с щзугим входом элемента исключающее ИЛИ, при этом К-у-1 . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельствоЧССР № 159591, кл. И 03 В 19/00, опублик. 1974.
SU792782269A 1979-06-15 1979-06-15 Умножитель частоты SU881968A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792782269A SU881968A1 (ru) 1979-06-15 1979-06-15 Умножитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792782269A SU881968A1 (ru) 1979-06-15 1979-06-15 Умножитель частоты

Publications (1)

Publication Number Publication Date
SU881968A1 true SU881968A1 (ru) 1981-11-15

Family

ID=20834692

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792782269A SU881968A1 (ru) 1979-06-15 1979-06-15 Умножитель частоты

Country Status (1)

Country Link
SU (1) SU881968A1 (ru)

Similar Documents

Publication Publication Date Title
US3758884A (en) Band-rejection filter using parallel-connected commutating capacitor units
Fettweis Steady-state analysis of circuits containing a periodically-operated switch
SU881968A1 (ru) Умножитель частоты
Brauer A problem of additive number theory and its application in electrical engineering
SU1003305A1 (ru) Генератор пр моугольных импульсов
SU657615A1 (ru) Программируемый делитель частоты
SU857982A1 (ru) Устройство дл извлечени квадратного корн
SU1083361A1 (ru) Фазочувствительный преобразователь напр жение-код
SU748436A1 (ru) Делительное устройство
SU580647A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1653156A1 (ru) Делитель частоты следовани импульсов
SU590764A1 (ru) Устройство дл определени коэффициента фурье
SU1170580A1 (ru) Фазовый детектор
SU1205020A1 (ru) Устройство контрол частоты вращени электрической машины
SU746322A1 (ru) Цифровое устройство дл воспроизведени фазовых сдвигов
SU1198755A1 (ru) Способ фазочувствительного преобразования переменного напряжения в цифровой код
SU444994A1 (ru) Фазодифференциальный детектор
SU785934A1 (ru) Преобразователь переменного напр жени в посто нное
US2752552A (en) Self-excited multiple gas tube inverter
SU815862A1 (ru) Частотный дискриминатор
Jayawardene et al. A strict upper bound for size multipartite Ramsey numbers of paths versus stars
SU843158A2 (ru) Умножитель частоты гармоническихСигНАлОВ
RU2222070C2 (ru) Реле тока (напряжения)
SU784009A1 (ru) Делитель частоты с дробным коэффициентом делени
SU524310A1 (ru) Устройство дискретного умножени частоты