SU881785A1 - Device for recognition of images - Google Patents

Device for recognition of images Download PDF

Info

Publication number
SU881785A1
SU881785A1 SU802865009A SU2865009A SU881785A1 SU 881785 A1 SU881785 A1 SU 881785A1 SU 802865009 A SU802865009 A SU 802865009A SU 2865009 A SU2865009 A SU 2865009A SU 881785 A1 SU881785 A1 SU 881785A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
input
recognition
output
adder
Prior art date
Application number
SU802865009A
Other languages
Russian (ru)
Inventor
Анатолий Николаевич Кравцов
Анатолий Иванович Куприйчук
Владимир Иванович Мухин
Владимир Владимирович Титов
Original Assignee
Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им. Ф.Э.Дзержинского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им. Ф.Э.Дзержинского filed Critical Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им. Ф.Э.Дзержинского
Priority to SU802865009A priority Critical patent/SU881785A1/en
Application granted granted Critical
Publication of SU881785A1 publication Critical patent/SU881785A1/en

Links

Description

(5) УСТРОЙСТВО ДЛЯ РАСПОЗНАВАНИЯ ОБРАЗОВ(5) DEVICE FOR RECOGNITION OF IMAGES

Claims (2)

Изобретение относитс  к техническо ,. кибернетике, в частности к устройствам дл  распознавани  образов. Известно устройство дл  распознавани  образов, содержащее сумматор, соединенный с коммутатором и с функциональным преобразователем, пороговы элемент, индикатор и блок управлени  f 1}. Недостаток этого устройства состоит в невысокой надежности распознавани  . Наиболее близким к предлагаемому  вл етс  устройство содержащее сумма тор, входы которого соединены, с комму татором и с функциональным преобразователем , а выход соединен с пороговым элементом, индикатор, блок управлени  и преобразователи сигналов 2. Однако этому уст|3ойству присуща невысока  томность распознавани . Цель изобретени  - повышение точности распознавани . Поставленна  цель достигаетс  тем, что в устройство, содержащее коммутатор , входы которого соединены с усилител ми первой группы и с блоком управлени , а выход подключен к одному входу сумматора, другой вход которого соединен с функциональным преобразЬвателем , пороговый элемент, подключенный к сумматору, к блоку управлени  и к индикатору, и группу сумматоров, введены группа переключающих элементов , соединенных с соответствующими сумматорами группы, другие входы которых подключены ко входу устройства, и последовательно соединенные интеграторы , подключенные к выходам соответствующих переключающих элементов, пороговые элементы группы и усилители второй группы, при этом выход функционального преобразовател  соединен со входом соответствующего сумматора группы. На чертеже представлена блок-схема устройства Устройство включает . первую группу 1 усилителей 2, пороговый элемент 3, индикатор k, блок 5 управлени ,фу циональный преобразователь 6, коммутатор 7 выполненный в виде шагового искател , группу переключающих элемен тов 8, содержащих реле 9 с контактами 10 и 11, группу сумматоров 12, интеграторы 13, группу пороговых элементов k, вторую группу усилителей 15, первый сумматор 16, при этом блок 5 содержит реле 17 с контактами 18 и 19, и усилители 20„ Устройство работает следующим образом. В режиме распознавани  на вход фун ционального преобразовател  6 поступает , набор признаков, с помощью которых можно определить веро тность по влени  неизвестного объекта через функцию набора этих признаков. Сигнал с выхода функционального преобразовател  6 поступает на первый вход сумматора 16, а на второй его вход поступают эталонные сигналы с выхода коммутатора 7, в пор дке возрастани . Если pasHoctb между этими сигналами отрицательна, то пороговый элемент 3 вырабатывает -1, и стрелка измерительного индикатора Ц отклон етс  влево, а блок 5 управлени  выдает команду на подключение нового эталона на коммутатор 7.Если разность положительна, то пороговый элемент 3 вырабатывает +1, и стрелка измерительного индикатора k отклон етс  вправо, а блок 5 управлени  выдает ко манду на останов, т.е. произошло рас познавание по этому эталону. В режиме самообучени  работа осуществл етс  следующим образом. Сигнал с выхода функционального преобразовател  6 поступает на первый вход одного из сумматоров 12 через нормально замкнутые контакты соответствующего переключающего элемента 8 на первый вход соседнего сум матора 12о На вторые входы сумматоро поступают сигналы возможных эталонов Как только сигнал на входе какоголибо из сумматоров 12 становитс  меньше нул , срабатывает реле 9 элемента 8 и в соответствующей цепи на интеграторе 13 начинает накапливатьс  сигнал в процессе всего цикла распознавани . Если после троекратного цикла распознавани  в соответствующей цепи трижды пройдет сигнал, то срабатывает соответствующий пороговый элемент , и с выхода соответствующего усилител  15 поступает команда в коммутатор 7 на подключение нового эталона. Введение новых узлов, а также новых конструктивных св зей поззолило существенно повысить надежность распознавани . Формула изобретени  Устройство дл  распознавани  образов , содержащее коммутатор, входы которого соединены с усилител ми первой группы и с блоком управлени , а выход подключен к одному входу сумматора , другой вход которого соединен с функциональным преобразователем, пороговый элемент, подключенный к сумматору , к блоку управлени  и к индикатору, и группу сумматоров, отличаюЩ е е с   тем, что, с целью повышени  надежности распознавани , оно содержит группу переключающих элементов , соединенных с соответствующими сумматорами-группы, другие входы которых подключены ко входу устройства, и последовательно соединенные интеграторы , подключенные к выходам соответствующих переключающих элементов, пороговые элементы группы и усилители второй группы, при этом выход функционального преобразовател  соединен со входом соответствующего сумматора группы. Источники информации, прин тые во внимание при экспертизе 1.Патент Японии № 52-19+1б, кл. 97(7) В 622, опублик. 1977. FIELD: engineering. cybernetics, in particular, to pattern recognition devices. A device for pattern recognition is known, comprising an adder connected to a switch and with a functional converter, a threshold element, an indicator and a control unit f 1}. The disadvantage of this device is the low reliability of recognition. Closest to the proposed device is a device containing a sum torus, whose inputs are connected to a switch and to a functional converter, and the output is connected to a threshold element, an indicator, a control unit, and signal converters 2. However, this device has a low recognition complexity. The purpose of the invention is to improve the recognition accuracy. The goal is achieved by the fact that the threshold element connected to the adder to the unit is connected to the device containing the switch, the inputs of which are connected to amplifiers of the first group and the control unit, and the output connected to one input of the adder, the other input of which is connected to the functional converter. control and indicator, and a group of adders, introduced a group of switching elements connected to the corresponding adders of the group, the other inputs of which are connected to the input of the device, and connected in series and integrators connected to the outputs of the corresponding switching elements, threshold elements of the group and amplifiers of the second group, while the output of the functional converter is connected to the input of the corresponding accumulator of the group. The drawing shows the block diagram of the device The device includes. first group 1 of amplifiers 2, threshold element 3, indicator k, control unit 5, functional converter 6, switch 7 made as a step finder, a group of switching elements 8 containing relay 9 with contacts 10 and 11, a group of adders 12, integrators 13, the group of threshold elements k, the second group of amplifiers 15, the first adder 16, while the block 5 contains the relay 17 with contacts 18 and 19, and the amplifiers 20 “The device works as follows. In the recognition mode, the input of the functional converter 6 is supplied with a set of features, with the help of which it is possible to determine the probability of occurrence of an unknown object through the set function of these features. The signal from the output of the functional converter 6 is fed to the first input of the adder 16, and the second input of the converter receives reference signals from the output of the switch 7, in order of increasing. If pasHoctb between these signals is negative, then the threshold element 3 generates -1, and the arrow of the measuring indicator C deflects to the left, and the control unit 5 issues a command to connect a new reference to the switch 7. If the difference is positive, then the threshold element 3 generates +1, and the arrow of the measuring indicator k is deflected to the right, and the control unit 5 issues a command to stop, i.e. the recognition of this standard has occurred. In the self-learning mode, the work is carried out as follows. The signal from the output of the functional converter 6 is fed to the first input of one of the adders 12 through the normally closed contacts of the corresponding switching element 8 to the first input of the adjacent sum of the matrix 12o. The signals of possible standards are received at the second inputs of the summator. the relay 9 of element 8 is activated and in the corresponding circuit on the integrator 13 a signal begins to accumulate during the entire recognition cycle. If, after a threefold recognition cycle in the corresponding circuit, a signal passes three times, the corresponding threshold element is triggered, and a command is sent to switch 7 to connect a new standard from the output of the corresponding amplifier 15. The introduction of new nodes, as well as new constructive links, significantly increased the reliability of recognition. An image recognition apparatus comprising a switch, the inputs of which are connected to amplifiers of the first group and a control unit, and the output connected to one input of an adder, the other input of which is connected to a function converter, a threshold element connected to an adder, to a control unit and to the indicator, and the group of adders, distinguished from the fact that, in order to increase the reliability of recognition, it contains a group of switching elements connected to the corresponding group adders, s inputs are connected to the input of the device and serially connected integrators connected to the outputs of the respective switching elements, the threshold elements of the amplifiers and the second group, the output of the function generator is coupled to the input of the corresponding adder group. Sources of information taken into account in the examination 1. Japanese Patent No. 52-19 + 1b, cl. 97 (7) In 622, published. 1977. 2.Патент Японии № 9-12021, кл. 97(7) НЗ, опублик. (прототип ) .2. Japanese Patent No. 9-12021, cl. 97 (7) NZ, published. (prototype).
SU802865009A 1980-01-07 1980-01-07 Device for recognition of images SU881785A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802865009A SU881785A1 (en) 1980-01-07 1980-01-07 Device for recognition of images

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802865009A SU881785A1 (en) 1980-01-07 1980-01-07 Device for recognition of images

Publications (1)

Publication Number Publication Date
SU881785A1 true SU881785A1 (en) 1981-11-15

Family

ID=20870226

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802865009A SU881785A1 (en) 1980-01-07 1980-01-07 Device for recognition of images

Country Status (1)

Country Link
SU (1) SU881785A1 (en)

Similar Documents

Publication Publication Date Title
SE456190B (en) PROCEDURE THAT IN A FIBER OPTICAL TRANSMISSION SYSTEM META THE DISPERSION OF THE TRANSMITTING OPTICAL FIBER
ES461924A1 (en) Analog-to-digital converter circuit employing iterative subtraction
US4333719A (en) Multiple flash adaptor
KR920700496A (en) Vector Quantizer Codebook Processing Circuit
SU881785A1 (en) Device for recognition of images
JPS6082915A (en) Distance measuring device
JPS58142306A (en) Detection of focus
ES8605926A1 (en) Direct current differential amplifier arrangement, especially for the measurement of slowly varying weak voltages.
SU1180936A2 (en) Pattern recognition device
SU897188A1 (en) Device for emergency testing of heating circuits of incubator
SU547044A1 (en) Signal Detection Device
SU851431A1 (en) Image recognition device
SU617855A2 (en) Device for detecting speech pauses
SU430397A1 (en) DEVICE MANAGEMENT UNIT ANALYSIS GRAPH NETWORK
SU807327A1 (en) Integrator
SU879806A2 (en) Device for predicting quality evaluation in check systems of disrete communication channels
SU739483A1 (en) Multichannel device for monitoring analog parameters
SU653732A1 (en) Comb-type storage filter
SU907864A1 (en) Device for checking jack field
SU566381A1 (en) Communication channel monitoring device
SU974566A1 (en) Integrating voltage-to-code converter
RU2060586C1 (en) Voltage-to-time-space changer
SU1103259A1 (en) Adaptive neuron-like element
SU877395A1 (en) Device for strength testing of specimens under constant extension
SU382100A1 (en) ANALOG-DISCRETE SUMMATOR