SU879600A1 - Устройство дл умножени импульсных сигналов - Google Patents
Устройство дл умножени импульсных сигналов Download PDFInfo
- Publication number
- SU879600A1 SU879600A1 SU802886993A SU2886993A SU879600A1 SU 879600 A1 SU879600 A1 SU 879600A1 SU 802886993 A SU802886993 A SU 802886993A SU 2886993 A SU2886993 A SU 2886993A SU 879600 A1 SU879600 A1 SU 879600A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- adder
- inputs
- output
- counter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1 .
Изобретение относитс к области вычислительной техники и может быть использовано при разработке цифровых Приборов с частотными датчиками.
Известно множительно-делительное устройство ClDI содержащее схему совпадени , соединенную первым входом с входной клеммой устройства, вторым входом - с вьоходом формировател пр моугольных импульсов по схеме логического триггерногО кольца. Вход формировател пр моугольных импульсов вл етс вторым входом устройства , а выход схемы совпадени - его выходом.
Область использовани устройства ограничена, поскольку число входов не может быть более двух, а частота входного сигнала формировател не , должна превышать половину опорной частоты.
Наиболее близким по технической сущности к изобретению вл етс множительно-делительное устройство С21, содержеодее схему совпадени , соединенную первым входом с.входной клеммой устройства, а вторым - с выходом первого триггера. Информационные входы первого триггера соединены с выходами второго триггера, первый вход
которого соединен со второй входной клеммой устройства, а второй вход с источником опорного сигнала и тактовым входом первого триггера.
Недостатком данного устройства вл етс сложность реализации операций умноже.ни при числе сомножителей больше двух.
Целью изобретени вл етс рас10 ширение области применени устройства.
Поставленна цель достигаетс тем что в устройство дл умножени импульсных сигналов, содержащее элемент И, выход которого вл етс выходом
15 устройства, введены сумматор частот дешифратор и счетчик, установочный вход которого подключен к шине опорной частоты, счетный вход соединен с выходом сумматора, подключенным
20 к первому входу элемента И. Выходы счетчика через дешифратор соединены с вторым входом элемента И, а входы сумматорй вл ютс входами умножаемых частот.
25
На фиг.1 представлена структурна схема устройства; на фиг.2 временные диаграквлл, по сн ющие его работу. . .
Устройство дл умножени импульсных сигналов содержит сумматор 1, счетчик 2, дешифратор 3 и ьхемент И 4. Устройство работает следующим образом. Входные сигналы f f, образуют на выходе сумматора . в качестве которого может быть использован элемент ИЛИ, неравномерный поток импуль сов fg. Двоичный счетчик 2 осуществл ет подсчет.импульсов сигнала f в течение каждого периода Т l/f. Опорный сигнал f поступает на установочный вход счетчика 2. Если счетчиком зафиксировано три импульса , то на выходе дешифратора 3, выполненного , например на элементе И, соединённого со счетчиком 2, формируетс единичный потенциал при по в лении четвертого импульса он проходит на выход устройства через элемент И 4. За период Т опорного сигнала f на камодом входе устройства может быть зафиксирован 1 или О импульсов При этом относительна частота (веро тность ) по влени одного импульса равна (гдё , 2, 3, 4b Если сигналы f независимы (от разны источников) , то веро тность по влени четырех импульсов сигнала fj. за период Т равна tr частота выходного сигнала f у f-f fj-fy Например, при 3 кГц, f 1,2 кГц, fQ, 1,4 кНц, fj 1,7 кГц, f 2,3 кГц, имеем
1,2 1,4 1,7 2,3
f у
зг
0,3677 КГЦ
Claims (2)
- ас
- 2. Авторское свидетельство СССР 702383, кл. G Об G 7/16, 1978 прототип). Таким образом, устройство дл множени может быть выполнено с любым числом входов. При этом в зависимости от заданного числа сомножителей измен ютс только емкость счетчика, схема дешифратора и число входов сумматора. Формула изобретени Устройство дл умножени импульсных сигналов, содержащее элемент И, выход которого вл етс выходом устройства , отличающеес тем, что, с целью расширени области применени , в него введены сумматор частот, дешифратор и счетчик, установочный вход которого подключен к шине опорной частоты, счетный вход соединен с выходом сумматора, подключенным к первому входу элемента И, выходы счетчика через дешифратор соединены с вторым входом элемента И, а входы сумматора вл ютс входами умножаемых частот. Источники информации, прин тые во внимание при экспертизе 1. Мельников А.А., Рыжевский .А.Г., Трифонов Е.Ф. Обработка частотных и временйых импульсных сигналов. М., Энерги , 1976, с. 72.fff
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802886993A SU879600A1 (ru) | 1980-02-26 | 1980-02-26 | Устройство дл умножени импульсных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802886993A SU879600A1 (ru) | 1980-02-26 | 1980-02-26 | Устройство дл умножени импульсных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU879600A1 true SU879600A1 (ru) | 1981-11-07 |
Family
ID=20879665
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802886993A SU879600A1 (ru) | 1980-02-26 | 1980-02-26 | Устройство дл умножени импульсных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU879600A1 (ru) |
-
1980
- 1980-02-26 SU SU802886993A patent/SU879600A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU879600A1 (ru) | Устройство дл умножени импульсных сигналов | |
SU381078A1 (ru) | Корреляционный обнаружитель сигналов | |
RU2212041C2 (ru) | Приемное устройство | |
SU616262A1 (ru) | Устройство дл ввода информации | |
JPS5938614B2 (ja) | パルス掛算器 | |
SU815862A1 (ru) | Частотный дискриминатор | |
SU801297A1 (ru) | Цифровой частотный детектор | |
SU686029A1 (ru) | Устройство дл определени разности двух чисел | |
KR890006240Y1 (ko) | 디지탈 주파수 체배기 | |
SU599336A1 (ru) | Преобразователь временных интервалов | |
SU708254A1 (ru) | Калибратор частот | |
SU773917A1 (ru) | Генератор ступенчатого сигнала | |
SU1151995A2 (ru) | Перемножающее устройство | |
SU1153326A1 (ru) | Устройство дл умножени | |
SU1280610A1 (ru) | Устройство дл сравнени чисел | |
SU413477A1 (ru) | ||
SU1124293A1 (ru) | Генератор случайного процесса | |
SU930634A1 (ru) | Частотно-импульсный детектор с электрическим управлением | |
SU894726A1 (ru) | Четырехквадрантное множительное устройство | |
SU566347A1 (ru) | Преобразователь частоты в напр жение | |
SU1007102A1 (ru) | Устройство дл воспроизведени кардиоиды | |
SU828407A1 (ru) | Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы | |
SU1182553A1 (ru) | Устройство дл считывани графической информации | |
SU1555839A1 (ru) | Умножитель частоты следовани импульсов | |
SU947857A1 (ru) | Устройство перемножени частотных сигналов |