SU875626A2 - Матричный дешифратор - Google Patents

Матричный дешифратор Download PDF

Info

Publication number
SU875626A2
SU875626A2 SU802883220A SU2883220A SU875626A2 SU 875626 A2 SU875626 A2 SU 875626A2 SU 802883220 A SU802883220 A SU 802883220A SU 2883220 A SU2883220 A SU 2883220A SU 875626 A2 SU875626 A2 SU 875626A2
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
control
switches
electromagnets
decoder
Prior art date
Application number
SU802883220A
Other languages
English (en)
Inventor
Валентин Николаевич Карпеко
Инесса Федоровна Доброславская
Original Assignee
Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7160 filed Critical Предприятие П/Я А-7160
Priority to SU802883220A priority Critical patent/SU875626A2/ru
Application granted granted Critical
Publication of SU875626A2 publication Critical patent/SU875626A2/ru

Links

Landscapes

  • Selective Calling Equipment (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Description

(54) МАТРИЧНЫЙ ДЕШИФРАТОР
Изобретение относитс  к вычислительной технике и может быть исполь зовано в выходных оконечных или исполнительных узлах релейного или . электромагнитного типа. По основному авт. св. № 447834 из вестен матричный дешифратор, содержа щий горизонтальные и вертикальные шины полувыбора, подключенные к исто никам напр жени  через переключатели адресные электромагниты ; и полупрово никовые диодьг . Недостаток устройства - невысока  надежность нго работы, обусловленна  невозможностью определени  вы шедашт: из стро  элементов. Цель изобретени  - повышение надежности работы. С этой целью в матричный дешифратор , содержащий горизонтальные и вертикальные шины полувыбора, подключенные к источникам напр жени  че рез соответствующие переключатели, адресные электромагниты и диоды, вве дены элементы ИЛИ и блоки контрол , причем входы первого элемента ИЛИ соединены с. управл ющими входами соответствующих переключателей горизонтальных шин полувыбора, а входы второго элемента.ИЛИ - с управл ющими входами соответствующих переключателей вертикальных шин полувыбора, при этом выходы элементов ИЛИ подключены ко входам соответствующих блоков контрол . На чертеже представлена принциципиальна  электрическа  схема устройства . Матричный дешифратор содержит вертикальные и горизонтальные шины 1-1, ..., 1-п и 2-1,..., 2-п полувыбора, подключенные к шинам 3 и 4 источников напр жени  через переключатели 5-1,...t 5-п и 6-1,. ..,6-п и диоды 7-1, . .., 7-п и 8-1, .. ., 8-п ; адресные электромагниты 9-1, ..., 9-п; диоды 10-1,..., 10-п; управл ющие входы И-,..., 11-п и 12-1,..., 12- п; элементы ИЖ 13 и 14 и блоки 15 и 16 контрол . Матричный дешифратор работает сле дующим образом;. При одновременном поступлении на одни из входов 11-1-11-п переключателей 5-1 - 5-п и на один из входов 12-1 - переключателей 6-1-6-п сигналов выбора адресного электромаг нита 9-1-9-п С1 абатьгеают соответствзпощие переключатели 5-1-5-п и 6-16-п и подключают шины 1-1-1-п и 2-12-п к шинам 3 и 4 источников напр жени . Срабатывает соответствующий адресный электромагнит 9-1-9-п. Сигналы ,управл ющие срабатыванием адре сного электромагнита 9-1-9-п параллельно с открытием соответствующих переключателей 5-1-5-п и 6-1-6-п по входам i1-1-11-п и 12-1-12-п, поступают также на элементы ИЛИ 13 и 14, а через них - на блоки 15 и 16 контрол . Дл  :отключени  адресного электромагнита 9-1 -9-п необходимо сн ть сиг налы со входов 11-1-11-п и 12-1-12-п переключателей 5-1-5-п и 6-1-6-п, причем одновременно снимаютс  сигналы со входов блоков 15 и 16 контрол . При сн тии управл ющих сигналов со входов 11-1-11-п и 12-1-12-п обес , чиваетс  необходимый режим работы по обратному предельно допустимому напр жению, например переключателей 5-15-п и 6-1-6-п. Обратные выбросы напр жени  через соответствующие диоды 7-1-7-п и 8-1-8-п фиксируютс  источ ником напр жени  и корпусом. Работоспособность дешифратора про вер етс  в процессе его функционировани  и определ етс  по факту срабат вани  соответствующих электромагнитов 9-1-9-п при этом провер ютс  пер клю(чатели 5-1-5-п и 6-1-6-п и диоды , 1,0-1-10-п, служащие дл  предотвращени  ложного срабатывани  адресных ; элekтpoмaгнитoв 9-1-9-п. Диагностика неисправности дешифра тора производитс  после проверки на срабатывание всех адресных электромагнитов . Несрабатывание или ложное срабатывание одного или части электр магнитов в одной или нескольких вертикальных или горизонтальных шинах полувыбора однозначно указывает на неисправность матричного дешифратора - возможный выход из стро  диодов .lOrl-iO-n или обрыв обмоток адресных электромагнитов 9-1-:9-п. Переключаели 5-1-5-П и 6-1-6-п при этом раотоспособны , так как осуществл ют прием сигналов от устройств управлеи  работой шин полувыбора и выдау управл ющих сигналов на исправые электромагниты 9-1-9-п. Несрабатывание всех адресных электомагнитов , например 9-2, подключенных ерез диоды 10-2 к вертикальной шине 1-2 полувыбора, не дает возможности одно.значно судить об их неисправости или неисправности дешифратора, Несрабатывание указанных электромагнитов возможно по причине либо непоступлени  сигналов от устройств управлени  на входы 11-2 или выхода из стро  переключателей 5-2,  вл ющегос  принадлежностью матричного дешифт ратора. Обращение в данный момент к блоку 15 контрол , электрически св занного через элемент ИЛИ 13 со входом 11-2 конкретизирует место неисправности . Наличие сигнала на входе блока 15 контрол  при несрабатывании вьш1еукаэанных электромагнитов свидетельствует об исправности .устройства , с .которого сигнал поступает на вход 11-2 и через элемент ИЛИ 13 на вход блока 15 контрол , и о неисправности матричного дешифратора, в частности переключател  5-2 подключающегошину 1-2 к шине 3 источника напр жени  . Все вьш1есказанное относитс  и к случаю несрабатывани  всех остальных адресных электромагнитов, например , 9-1,9-2,.,., 9-п, подключенных к горизонтальной шине 2-1 полувыбора . В этом случае обращение к блоку 16 контрол , подключенному через элемент ИЛИ 14 ко входу 12-1, конкретизирует; место неисправности дешифратора. Введение элементов ИЛИ 13 и 14 и блоков 15 и 16 контрол  обеспечивает контроль исправности дешифратора и его элементов при эксплуатации, что повышает надежность работы устройства . формула изобретени  Матричный дешифратор по авт. св.. № 4А7834, отличающийс  тем, что, с целью повьш1ени  надежности работы в него введены элементы . ИЛИ и блоки контрол , причем входы первого элемента ИЖ соединены с

Claims (1)

  1. формула изобретения
    Матричный дешифратор по авт. св.. № 447834, отличающийся тём, что, с целью повышения надежности работы, в него введены элементы. ИЛИ и блоки контроля, причем входы первого элемента ИЛИ соединены с управляющими входами соответствукгщих переключателей горизонтальных шин полувыбора, а входы второго элемента ИЛИ - с управляющими входами соответствующих переключателей вертикальных шин полувыбора, при этом выходы элементов ИЛИ подключены ко входам соответствующих блоков контро· ля.
SU802883220A 1980-02-15 1980-02-15 Матричный дешифратор SU875626A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802883220A SU875626A2 (ru) 1980-02-15 1980-02-15 Матричный дешифратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802883220A SU875626A2 (ru) 1980-02-15 1980-02-15 Матричный дешифратор

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU447884A Addition SU98330A1 (ru) 1953-01-23 1953-01-23 Способ изготовлени заготовок вал ной обуви и устройство дл его осуществлени

Publications (1)

Publication Number Publication Date
SU875626A2 true SU875626A2 (ru) 1981-10-23

Family

ID=20878033

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802883220A SU875626A2 (ru) 1980-02-15 1980-02-15 Матричный дешифратор

Country Status (1)

Country Link
SU (1) SU875626A2 (ru)

Similar Documents

Publication Publication Date Title
GB1401192A (en) Automatic testing systems
US5214311A (en) Power supply device
SU875626A2 (ru) Матричный дешифратор
SU1290567A1 (ru) Коммутатор
SU919135A1 (ru) Релейный коммутатор
JPH05300615A (ja) 受配電設備の制御装置
SU1167683A1 (ru) Система питани потребителей посто нного тока
SU1539984A2 (ru) Матричный коммутатор
SU1135006A1 (ru) Матричный коммутатор
US3594641A (en) Arrangement for indicating back currents in a diode matrix built up by means of bistable elements in the crossing points
SU1115156A1 (ru) Устройство дл токовой защиты электроустановки
SU920951A1 (ru) Устройство дл защиты электронной запоминающей схемы от нарушений питани
SU1246221A1 (ru) Устройство дл резервировани отключени короткого замыкани при отказе выключател высшего или (и) среднего напр жени трансформатора
SU843239A1 (ru) Матричный коммутатор
SU1293806A1 (ru) Устройство дл контрол состо ни тиристоров трехфазного мостового преобразовател
SU667916A1 (ru) Устройство дл автоматического контрол правильности монтажа и сопротивлени изол ции жгутов
SU423152A1 (ru) Устройство для сигнализации
SU1578838A1 (ru) Резервированный оконечный модуль дл цифровых автоматических систем коммутации
SU477496A1 (ru) Устройство дл контрол исправности блока редлейной защиты электроустановок
SU1125670A1 (ru) Устройство дл контрол исправности быстродействующей защиты сети переменного тока
SU738169A1 (ru) Коммутатор
SU1168994A1 (ru) Устройство дл сигнализации о состо нии электроагрегата
RU1812570C (ru) Матричный коммутатор
SU1368942A1 (ru) Способ выделени поврежденного участка линии электропередачи с двухсторонним питанием при помощи направленного импульса
SU1203495A1 (ru) Стабилизированна система электропитани