SU869032A1 - Switching device - Google Patents
Switching device Download PDFInfo
- Publication number
- SU869032A1 SU869032A1 SU802872894A SU2872894A SU869032A1 SU 869032 A1 SU869032 A1 SU 869032A1 SU 802872894 A SU802872894 A SU 802872894A SU 2872894 A SU2872894 A SU 2872894A SU 869032 A1 SU869032 A1 SU 869032A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- pulse
- address
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(54) КОММУТАТОР(54) SWITCH
Изобретение относитс к автоматике и телемеханике и может использоватьс в качестве бортовых адаптивных коммутаторов .. Известен коммутатор, содержащий две группы аналоговых входов и п групп кодовых входов, распределитель импуль сов, формирователь реперного сигнала сообщени , две группет управл емых клю чей соответствующих аналоговым входам формирователь заднего фронта, выходную многовходовую и двухвходовую схемы Ш1И, генератор импульсов 1 Недостатком этого устройства вл ет с то, что, несмотр на повышенную пропускную способность его, возникаю щую за счет уменьшени пауз между сло вами сообщени , оно не позвол ет измен ть пор док опроса информационных каналов в процессе работы. Наиболее близок к предлагаемому коммутатор, содержащий генератор тактовых импульсов, распределитель импульсов , формирователь реперного сигнала , элементы ЗАПРЕТ, И, ИЛИ, формирователь заднего фронта, блок управлени и п - 2 триггера, причем первый выход распределител импульсов соединен с сигнальным входом элемента ЗАПРЕТ и с одним из входов элемента И первого канала, второй вход этого же элемента И и запрещающий вход элемента ЗАПРЕТ соединены с первым выходом блока управлени . Выход элемента ЗАПРЕТ первого канала соединен с управл ющим входом соответствующего ключа, выход элемента И первого канала через соединенные последовательно первые элементы и элементы И 2,3,... П-1-ГО каналов соединен с одним из входов элемента ИЛИ п-го канала, вторые входы указанных двухвходовых элементов ИЛИ 2, 3,..., р-го канала соединены с соответствующими выходами распределител импульсов, а выходы этих элементов ИЛИ соединены с сигнальными входами соответствующих элементов ЗАПРЕТ, выходы которых соединены с управл ющими входами соответствующих ключей, Ъри этом выходы элементов ЗАПРЕТ 2, 3, ... п-1-го каналов соединены, кроме того, со входами установки в единицу соответствующих триггеров, а запрещающие.входы элементав ЗАПРЕТ 2, 3,... n-i-ro каналов соединены со вторыми входами соответствующих элементов И и с выходами соответствующих вторых элементов ИЛИ, один из входов которьгх соединены с одноименными выходами блока управлени , а вторые входы - с выходами соответствующих триггеров, входы установки в нуль которых соединены со входом сброса распределител импульсов и с выходом формировател заднего фронта. Вход этого формировател соединен с выходом элемента ИЛИ л-го канала , а запрещающий вход элемента ЗАПРЕТ п-го канала соединен с п-ым выходом блока управлени непосредственно 2.The invention relates to automation and telemechanics and can be used as onboard adaptive switches. A switch is known that contains two groups of analog inputs and n groups of code inputs, pulse distributor, message reference shaper, two groups of controlled keys corresponding to analog inputs rear driver front, output multi-input and two-input S1I circuits, pulse generator 1 The disadvantage of this device is that, despite the increased throughput e First, due to the reduction of pauses between message layers, it does not allow changing the order of polling information channels during operation. The closest to the proposed switch, containing a clock pulse generator, pulse distributor, reference signal generator, BAN, AND, OR elements, a falling edge driver, control unit and n - 2 flip-flops, the first output of the pulse distributor connected to one of the inputs of the AND element of the first channel, the second input of the same element AND, and the prohibiting input of the BANCH element are connected to the first output of the control unit. The output of the BANNER element of the first channel is connected to the control input of the corresponding key, the output of the element AND of the first channel through the first connected elements and elements AND 2,3, ... of the P-1-th channel is connected to one of the inputs of the element OR of the n-th channel , the second inputs of the indicated two-input elements OR 2, 3, ..., of the p-th channel are connected to the corresponding outputs of the pulse distributor, and the outputs of these elements OR are connected to the signal inputs of the corresponding BAN elements, the outputs of which are connected to the control inputs with of the corresponding keys, in this, the outputs of the BANNER elements 2, 3, ... of the n-1 channel are connected, in addition, with the installation inputs to the unit of the corresponding triggers, and the prohibiting. inputs of the BAN elements 2, 3, ... ni-ro channels are connected to the second inputs of the corresponding AND elements and the outputs of the corresponding second OR elements, one of the inputs of which are connected to the same outputs of the control unit, and the second inputs - to the outputs of the corresponding triggers, the set inputs to which are connected to the pulse distributor and in the output of the backing driver. The input of this driver is connected to the output of the OR element of the lth channel, and the prohibiting input of the BANET element of the nth channel is connected to the nth output of the control unit directly 2.
Такой коммутатор имеет расширенные функциональные возможности, св занные с реализадаей изменени продолжительности выходного сообщени в зависимости от числа запрещенных входных каналов , количество и номера которых задаютс командой, причем пор док следовани слов не мен етс , а в пределах цикла работы каждый канал может быть опрошен не более одного раза, однако не позвол ет непосредственно формировать адресные сообщени и по команде несколько раз подр д опрашивать наиболее важные каналы, что сужает его функщональные возможности и ограничивает пропускную способность.Such a switch has enhanced functionality associated with the implementation of changing the length of the output message depending on the number of forbidden input channels, the number and numbers of which are specified by the command, and the word order does not change, and within the operation cycle, each channel can not be polled more than once, however, it does not allow to directly form address messages and, upon command, several times to interrogate the most important channels, which limits its functional capabilities and limits bandwidth.
Цель изобретени - увеличение пропускной способности коммутатора.The purpose of the invention is to increase the bandwidth of the switch.
Поставленна цель достигаетс тем, что в коммутатор, содержащий в первом канале К, а во втором канале N входных ключей, сигнальные входы которых подключены к соответствующим входным шинам, а выходы соединены со входами первого многовходового элемента ИЛИ, выход которого через аналого-цифровой преобразователь соединен с первым входом выходного многовходового элё мента ИЛИ, второй вход которого че рез формирователь реперного сигнала соединен с одним из выходов распределител импульсов, остальные выходы которого соединены с входами управлени соответствующих входных ключей второго канала коммутатора, а первый вход через ключ, вход управлени которого подключен к выходу триггера, соединен с выходом генератора тактовых импульсов, причем вход управлени каждого из входных ключей первого канала коммутатора через последовательно включенные одновибратор и формирователь переднего фронта импульса соединен с первым выходрм соответствующего формировател сигнала адреса , вторые выходы которых соединены с остальными входами выходного многовходового элемента ИЛИ, npii этом вход каждого формировател сигнала адреса подключен к выходу одного из элементов ЗАПРЕТ, а выход каждого одновибратора соединен со входом соответствующего формировател заднего фронта импульса, введены (К+ 1)дополнительных многовходовых элементов ИЛИ, дополнительный формирователь переднего фронта импульса и элемент НЕИЛИ , выход которого соединен с первым входом триггера, второйвход которого соединен со вторым входом распределител импульсов и через дополнительный формирователь переднего фронта импульса с первым входом элемент НЕ-ИЛИ и выходом (к + 1)-го дополнительного многовходового элемента ИЛИ, входы которого соединены с выходами остальных К дополнительных многовходовых элементов ИЛИ, вход каждого из которых подключен к выходу соответствующих формировател сигнала адреса и одновибратора, и первьми входами соответствующих элементов ЗАПРЕТ, вторые входы которых подключены к шинам сигнала адреса, при этом второй вход элемента НЕ-ИЛИ соединен с шиной сигнала управлени , а остальные входы элемента НЕ-ИЛИ подключены к выходам формирователей заднего фронта импульса .The goal is achieved by the fact that the switch contains in the first channel K, and in the second channel N input keys, the signal inputs of which are connected to the corresponding input buses, and the outputs are connected to the inputs of the first OR multi-input element, whose output is connected through an analog-digital converter with the first input of the output multi-input element OR, the second input of which through the shaper of the reference signal is connected to one of the outputs of the pulse distributor, the remaining outputs of which are connected to the inputs of the control the first input through the key, the control input of which is connected to the trigger output, is connected to the output of the clock generator, and the control input of each of the input keys of the first channel of the switch is connected in series through the sequentially connected one-vibrator and the front edge pulse generator the first output of the corresponding address signal generator, the second outputs of which are connected to the remaining inputs of the output multi-input element OR, npii the input of each address signal generator is connected to the output of one of the BANKS elements, and the output of each one-shot is connected to the input of the corresponding pulse edge front driver, (K + 1) additional multiple input elements OR, an additional pulse front driver and an NEIL element, the output of which is connected to the first input of the trigger, the second input of which is connected to the second input of the pulse distributor and through an additional driver of the leading edge of the pulse with the first input element E-OR and the output (to +1) of the additional multi-input element OR, the inputs of which are connected to the outputs of the remaining K additional multi-input elements OR, the input of each of which is connected to the output of the corresponding signal conditioner of the address signal and the one-vibrator, and the first inputs of the corresponding BAN elements, the second inputs of which are connected to the address signal buses, while the second input of the element NOT-OR is connected to the control signal bus, and the remaining inputs of the element NOT-OR are connected to the outputs of the trailing edge of them pulse.
На фиг. 1 приведена структурна электрическа схема коммутатора; на фиг. 2 - временные диаграммы, по сн ющие его работу.FIG. 1 shows the structural electrical circuit of the switch; in fig. 2 - time diagrams that show his work.
Коммутатор (фиг. О включает в себ первьй канал из К входных ключей 1 -1 - 1 -К и второй канал из N входных ключей 2-1 - 2-N, входы которых под-ключены соответственно к входным шинам 3-1 - 3-К и 4-1 - 4-N, первый многовходовый элемент ИЛИ 5, К элементов ЗАПРЕТ 6-1 - 6-К, формирователи 7-1 - 7-К адреса, формирователи 8-1 - 8-К переднего фронта, одновибраторы 9-1 - 9-К, формирователи 10-1 - Ю-К заднего фронта, шины 11-1 - 1-К команд адресных сообщений, выходной многовх довой элемент ИЛИ 12, К + I дополнит .ельных многовходовых элементов ИЛИ 13-1 - 13-(К + 1) ,. дополнительный фо мирователь 14 переднего .фронта, элемент НЕ-ИЛИ 15, триггер 16, ключ 17, генератор 18 тактовых импульсов, рас пределитель 19 импульсов, формирователь 20 реперного сигнала, -аналогоцифровой преобразователь 21, шину 22 команд. Коммутатор работает следующим образом .. При поступлейии команды на коммутацию адресного сообщени в виде импульса на вход формировател 7 адреса , на одном из его выходов формируетс код адреса данного канала, на другом пр моугольный импульс длитель ностью Сд. При включении питани ключи 1-1 - 1-К и ключи 2-1 - 2-N наход тс в ра зомкнутом состо нии. Триггер 16 находитс в состо нии логического нул ключ 17 разомкнут, импульсы от генера тора 18 тактовой-частоты на распреде литель 19 не поступают. На запрещающих входах элементов ЗАПРЕТ 6-1 - 6-К и элемента НЕ-ИЛИ 15 сигналы отсутст вуют. При отсутствии команды на коммута цию адресных сообщений, в случае подачи команды на коммутацию обычных со общений, импульс шины 22 через элемен НЕ-ИЛИ 15 поступает на триггер 16 и вызывает переброс его в единичное состо ние . В результате этого ключ 17 за мыкаетс , и импу.пьсы от генератора 18 поступают на распределитель 19 импуль сов. Первый же импульс поступает на формирователь 20, с выхода которого сигнал Р , окрашенный по длительности поступает через выходной элемент ИЛИ.12 на выход устройства в целом. Последующие N импульсов поступают на управл ющие шины ключей 2-1 - 2-N, в результате чего аналоговые сигналы с шин 4-1 - 4-N второго канала поочередно через элемент ИЛИ 5 поступают на вход аналого-цифрового преобразовател 21. С выхода аналого-цифрового преобразовател 21 последовательность кодированных слов через выходной элемент ИЛИ 12 вслед за сигналом Р репе ра сообщени поступает на выход устройства . После опроса последней сигнальной входной шины 4-N, в случае отсутстви команд на коммутацию адресных сообщений, цикл коммутации обычных сообщений повтор етс . В случае прихода команды на коммутацию адресного сообщени R-ro канала, если при этом не происходит формирование других адресных сообще-. НИИ, импульс проходит через элеMjfiHT 3AnPElr 6-R на вход формировател 7-R адреса. При этом на втором выходе формировател 7-R адреса генерируетс пр моугольный импульс длительностью Т , который поступает на входы элементов ИЛИ 13-113- (R-1), 3-(R +1) - I3-K, а также через формирователь 8-R переднего фронта на одновибратор 9-R. Последний генерирует импульс длительностью С , который подает на вход формировател 10-R и входы элементов ИЛИ 13-1 - 13 (R-1), 13-(R + 1) - 13-К. В результате этого на зыходе указанных элементов ИЛИ 13 формируетс импульс длительностью , который поступает на запрещакицие входы элементов З.АПРЕТ 6-1 - 6-(R-l), 6-(R + 1) - 6-К, блокиру тем самым прохождение команд поступающих на следующую щину 13-(R + l) на коммутацию других адресных сообщений . Кроме этого, этот же импульс через элемент ИЛИ 13-(К - 1) поступает на вход формировател 14 переднего фронта и на запрещакчций вход элемента НЕ-ИЛИ 15, блокиру , тем самым прохождение команды на коммутацию обычных сообщений на врем Сд + С выхода формировател 14 импульс поступает на вход перевода в начальное состо ние распределител 19 и на вход триггера 16, перебрасыва его в нулевое состо ние , что приводит к размыканию ключа 17 и тем самь1М к остановке работы распределител 19 и установлению его в начальное состо ние. При этом прерываетс коммутаци обычных сообщений. Одновременно с генерированием пр моугольного импульса длительностью а первом выходе формировател 7-R адреса генерируетс код адреса Ад рее R данного сообщени , который через элемент ИЛИ 12 поступает.на выход комбинированного коммутатора. Выходной импульс одновибратора 9-R поступает на управл ющий вход ключа 1-R, в результате чего последний заыкаетс , аналоговый сигнал с входной ины 3-R подаетс через этот ключ и элемент ИЛИ 5 на вход аналого-цифроого преобразовател 21, Преобразованое значение величины сигнала в виде кода поступает через элемент ШШ 12 на выход коммутатЪра вслед Sa кодом адреса. , На прот жении всего времени формировани R-ro адресного сообп1ени запрещающие входы элементов ЗАЛРЕТ 6-16- (R-l), 6-(R + l) - 6-К и элемента НЕ-ИЛИ 15 наход тс под воздействием импульса, длительностью + Г.в результате чего исключаетс формирование других адресных сообщений, а также обычного сообщени даже при наличии команд на формирование таких сообщений. После формировани R-ro адресного сообщени при отсутствии команд на формирование других адресных сообщений , задний фронт импульса CTf. , сформированный формирователем lO-R поступает через элемент НЕ-ИЛИ 15 на его запрещающем входе сигнал отсутствует на триггер 16 и перебрасывает последний в единичное состо ние, что приводит к формированию обычных сообщений как и в рассмотренном выше случае. Если же до окончани формировани адресного сообщени R-ro канала посту пает еще одна команда на формирование адресного сообщени этого же канала, то новый реперный сигнал адреса R-ro канала не формируетс , и слова следующего сообщени следуют непосредственно за словами предыдущего, что по вышает пропускную способность системы Дл исключени несинхронной работы нова команда R-ro канала адресной группы запоминаетс , и благодар это му соответствующее ей сообщение формируетс сразу же после окончани предыдущего. Работу устройства можно представить следующим образом. vA.o.c((Ae bPVD 01-1 1/ t(AД....VAJ Potц7c .i.y.a)). где А - наличие команд на коммутацию адресных сообщений; О - коммутаци обычных, сообщений С - коммутаци адресных сообщений Р - формирование реперного сигна ла обычного сообщени , Р - формирование адреса. 32° Таким образом, введение в устройство дополнительных блоков многовходовых элементов ИЛИ, формировател переднего фронта, элемента НЕ-ИЛИ, аналого-цифрового преобразовател позволит расширить функциональные возможности и повысить пропускную способность системы. Формула ИЗобретени / Коммутатор, содержащий в первом канале К, а во втором канапе N вхЪдных ключей, сигнальные входы которых подключены к соответствующим входным шинам, а выходы соединены со входами первого многовходового элемента ИЛИ, выход которого через аналого-цифровой преобразователь соединен с первым входом выходного многовходового элемента ИЛИ, второй вход,,которого через фдрмиров.атель реперного сигнала соединен с одним из выходов распределител импульсов, остальные выходы которого соединены с входами управлени соответствующих входных ключей второго канала коммутатора, а первый вход через ключ, вход управлени которого подключен к выходу триггера, соединен с выходом генератора тактовых импульсов, причем вход управлени каждого из входных ключей первого канала коммутатора через последовательно включенные одновибратор и формирователь переднего фронта импульса соединен с первым выходом соответствующего формировател сигнала адреса, вторые вькоды которых соединены с остальньми входами выходного многовходового элемента ИЛИ, при этом вход каждого формировател сигнала адреса подключен к выходу одного из элементов ЗАПРЕТ, а выход каждого одновибратора соединен со входом соответствующего формировател заднего фронта импульса, отличающийс тем, что, с целью увеличени пропускной способности коммутатора, в него введены (К + 1) дополнительных многовходовых элементов ИЛИ, дополнительный формирователь переднего фронта импульса и элемент НЕ-ИЛИ, выход которого соединен с первым входом триггера , второй вход которого соединен со вторым входом распределител импульсов и через дополнительный формирователь переднего фронта импульс t с первым входом элемента НЕ-ИЛИ и выходом (к + 1 )-го дополнительного многч)входового элемента ИЛИ, входы которого соединены с выходами остальных К дополнительных многовходовых элементов ИЛИ, вход каждого из которых подключен к выходу соответствующих формировател сигнала адреса и одновибратора , и первыми входами соответствующих элементов ЗАПРЕТ, вторые входы которых подключены к шинам сигнала адреса, при этом второй вход элементаA switch (fig. O includes the first channel from To the input keys 1 -1 - 1 -K and the second channel from the N input keys 2-1 - 2-N, whose inputs are connected respectively to the input buses 3-1 - 3 -K and 4-1 - 4-N, the first multi-input element OR 5, K elements BANE 6-1 - 6-K, formers 7-1 - 7-К addresses, formers 8-1 - 8-К front front, single vibrators 9-1 - 9-K, formers 10-1 - Yu-K of the trailing edge, tires 11-1 - 1-K commands of address messages, output multiple target element OR 12, К + I of additional multi-entry elements OR 13-1 - 13- (К + 1), .additist 14 p front, element NOT-OR 15, trigger 16, key 17, 18 clock pulse generator, distributor 19 pulses, shaper 20 of the reference signal, analog-digital converter 21, command bus 22. The switch works as follows .. When a command is received switching the address message in the form of a pulse to the input of the address generator 7, at one of its outputs a code of the address of the given channel is formed, on the other a rectangular pulse with the duration of Sd. When the power is turned on, the keys 1-1 - 1-K and the keys 2-1 - 2-N are in the open state. The trigger 16 is in the state of logical zero, the key 17 is open, the pulses from the clock-frequency generator 18 are not transmitted to the distributor 19. There are no signals at the prohibiting inputs of the elements BAN 6-1 - 6-К and the element NOT-OR 15. In the absence of a command for switching address messages, in the case of a command for switching ordinary messages, the bus 22 pulse through the NOT-OR element 15 arrives at the trigger 16 and causes it to be transferred to a single state. As a result, the key 17 is closed, and the impulses from the generator 18 are fed to the distributor 19 pulses. The first pulse arrives at the imaging unit 20, from the output of which the signal P, colored in duration, passes through the output element OR.12 to the output of the device as a whole. The next N pulses are sent to the control buses of the keys 2-1 to 2-N, as a result of which the analog signals from the buses 4-1 to 4-N of the second channel alternately through the element OR 5 are fed to the input of the analog-digital converter 21. From the output of the analog a digital converter 21 coded word sequence through the output element OR 12 following the signal P reper the message arrives at the output of the device. After polling the last signal input bus 4-N, in the absence of commands for switching address messages, the switching cycle of normal messages is repeated. In the case of the arrival of the command for switching the address message of the R-ro channel, if it does not generate other address messages. Scientific research institute, the impulse passes through ele MjfiHT 3AnPElr 6-R to the input of the former 7-R address. At the same time, at the second output of the address generator 7-R, a rectangular pulse of duration T is generated, which is fed to the inputs of the elements OR 13-113- (R-1), 3- (R +1) - I3-K, and also through the driver 8 -R front edge on the 9-R one-shot. The latter generates a pulse of duration C, which supplies the input to the shaper 10-R and the inputs of the elements OR 13-1 - 13 (R-1), 13- (R + 1) - 13-K. As a result of this, at the exit of the indicated elements OR 13 a pulse of duration is formed, which enters the prohibition of the inputs of the elements Z.APRET 6-1 - 6- (Rl), 6- (R + 1) - 6-K, thereby blocking the passage of commands from to the next board 13- (R + l) for switching other address messages. In addition, the same pulse through the element OR 13- (K - 1) is fed to the input of the front 14 front driver and the prohibition of the input of the NOT-OR 15 element, blocking, thereby passing the command to switch the usual messages to the Cd + C time of the driver's output. 14, a pulse arrives at the input of the transfer to the initial state of the distributor 19 and to the input of the trigger 16, transferring it to the zero state, which causes the key 17 to open and, thus, 1M to stop the operation of the distributor 19 and establish it to the initial state. In this case, the commutation of normal messages is interrupted. Simultaneously with the generation of a rectangular pulse with a duration of the first output of the address generator 7-R, the address code of the Adress R of this message is generated, which through the OR 12 element enters the output of the combined switch. The output pulse of the one-shot 9-R is fed to the control input of the key 1-R, as a result of which the latter closes, the analog signal from the input 3-R is fed through this key and the element OR 5 to the input of the analog-to-digital converter 21, the converted value of the signal in the form of a code, it arrives through the element ШШ 12 at the output of the commutator following the Sa code of the address. Throughout the whole time of formation of the R-ro address message, the prohibiting inputs of the elements of ZALRET 6-16- (Rl), 6- (R + l) -6-K and the element NOT-OR 15 are under the influence of a pulse of + D duration . as a result, the formation of other address messages, as well as the usual message, is excluded, even if there are commands to form such messages. After the formation of the R-ro address message in the absence of commands to form other address messages, the rear edge of the pulse CTf. generated by the shaper lO-R enters through the NOT-OR element 15 at its prohibiting input signal is absent on the trigger 16 and throws the latter into one state, which leads to the formation of ordinary messages as in the above case. If before the end of the formation of the address message of the R-ro channel another command is sent to form the address message of the same channel, then the new reference signal of the address of the R-ro channel is not formed, and the words of the next message immediately follow the words of the previous one, which improves the throughput system ability To eliminate non-synchronous operation, the new R-ro command of the channel of the address group is memorized, and due to this, the corresponding message is generated immediately after the end of the previous one. The operation of the device can be represented as follows. vA.oc ((Ae bPVD 01-1 1 / t (AD .... VAJ Potts7c .iya))) where A is the presence of commands for switching address messages; O is switching of ordinary, messages C is switching of address messages P is forming the reference signal of a normal message, P - the formation of an address. 32 ° Thus, the introduction of additional units of multi-input OR elements, a front-edge former, a NOT-OR element, an analog-digital converter into the device will allow to expand the functionality and increase the system capacity. / Switch, contained It is in the first channel K, and in the second canal there are N key switches, the signal inputs of which are connected to the corresponding input buses, and the outputs are connected to the inputs of the first multi-input element OR, the output of which is connected through the analog-digital converter to the first input of the output multi-input element OR, the second input, which through fdrmirov. the reference signal carrier is connected to one of the outputs of the pulse distributor, the remaining outputs of which are connected to the control inputs of the corresponding input keys of the second channel to mutator, and the first input through the key, the control input of which is connected to the trigger output, is connected to the output of the clock generator, and the control input of each of the input keys of the first switch channel through the sequentially connected one-oscillator and the front edge generator of the pulse is connected to the first output of the corresponding address signal generator , the second codes of which are connected to the remaining inputs of the output multi-input element OR, while the input of each address signal generator is connected to The output of one of the elements is prohibited, and the output of each single vibrator is connected to the input of the corresponding pulse front edge generator, characterized in that, in order to increase the bandwidth of the switch, additional multi-input elements OR are added to it (K + 1), the item NOT-OR, the output of which is connected to the first input of the trigger, the second input of which is connected to the second input of the pulse distributor and through the additional front-edge driver impulse t with the first input of the element NOT-OR and the output (k + 1) of the additional multi-element of the input element OR, whose inputs are connected to the outputs of the remaining K additional multiple-input OR elements, the input of each of which is connected to the output of the corresponding address signal generator and single-oscillator and the first inputs of the corresponding BAN elements, the second inputs of which are connected to the address signal buses, while the second input of the element
Sxai ммйнд Sxai mmnd
f lA/V/M/A f lA / V / M / A
сообщений 210 НЕ-ИЛИ соединен с шиной сигнала управлени , а остальные входы элемента НЕ-ИЛИ подключены к выходам формирователей заднего фронта импульса. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 681156, кл. Н 03 К 17/60, 1975. 2.Авторское свидетельство СССР 702518, кл. Н 03 К 17/02, 1977.messages 210 is NOT-OR connected to the control signal bus, and the remaining inputs of the element NOT-OR are connected to the outputs of the back edge of the pulse. Sources of information taken into account during the examination 1. USSR author's certificate No. 681156, cl. H 03 K 17/60, 1975. 2. Author's certificate of the USSR 702518, cl. H 03 K 17/02, 1977.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802872894A SU869032A1 (en) | 1980-01-24 | 1980-01-24 | Switching device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802872894A SU869032A1 (en) | 1980-01-24 | 1980-01-24 | Switching device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU869032A1 true SU869032A1 (en) | 1981-09-30 |
Family
ID=20873601
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802872894A SU869032A1 (en) | 1980-01-24 | 1980-01-24 | Switching device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU869032A1 (en) |
-
1980
- 1980-01-24 SU SU802872894A patent/SU869032A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU869032A1 (en) | Switching device | |
SU1149260A1 (en) | Device for detecting errors in parallel n-digit code with constant weight k | |
SU978342A1 (en) | Switching device | |
SU1233284A1 (en) | Multichannel dtigital-to-analog converter | |
SU953714A1 (en) | Time interval setting device | |
RU1783533C (en) | Device for transmitting discrete information | |
SU798811A1 (en) | Device for comparing n binary numbers | |
SU1510075A1 (en) | Switching device | |
SU717760A1 (en) | Arrangement for taking logarithms of binary mumbers | |
SU1612301A1 (en) | Device for forming a queue | |
SU1361722A1 (en) | Code converter | |
SU798785A1 (en) | Information output device | |
SU1112367A1 (en) | Device for simulating digital information transmission systems | |
SU1117624A1 (en) | Controller for data swapping via asynchronous bus of computer system | |
SU1107318A1 (en) | Automatic morse code generator | |
SU970373A1 (en) | Multichannel device for priority control | |
SU883955A1 (en) | Device for dispalying information | |
RU2018942C1 (en) | Device for interfacing users with computer | |
SU1092487A1 (en) | Versions of information input device | |
SU1424127A1 (en) | Device for determining loss of credibility of discrete information | |
SU964631A1 (en) | Number comparing device | |
SU1626346A1 (en) | Random train generator | |
SU1598031A1 (en) | Device for diagnosis of of systems of pulsed-phase control of thyristor converter | |
SU1130868A2 (en) | Device for servicing interrogations | |
SU1381529A1 (en) | Trunk line exchange controller |