SU868997A1 - Преобразователь уровней - Google Patents

Преобразователь уровней Download PDF

Info

Publication number
SU868997A1
SU868997A1 SU802862051A SU2862051A SU868997A1 SU 868997 A1 SU868997 A1 SU 868997A1 SU 802862051 A SU802862051 A SU 802862051A SU 2862051 A SU2862051 A SU 2862051A SU 868997 A1 SU868997 A1 SU 868997A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
transistor
inverter
input
bus
Prior art date
Application number
SU802862051A
Other languages
English (en)
Inventor
Юрий Алексеевич Руденко
Борис Николаевич Куликов
Дмитрий Николаевич Давиденко
Владимир Петрович Грибок
Original Assignee
Предприятие П/Я А-3752
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3752 filed Critical Предприятие П/Я А-3752
Priority to SU802862051A priority Critical patent/SU868997A1/ru
Application granted granted Critical
Publication of SU868997A1 publication Critical patent/SU868997A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

(54) ПРЕОБРАЗОВАТЕЛЬ УРОВНЕЙ

Claims (2)

  1. Изобретение относитс  к измерител ной технике и может быть использовано , например, в оконечных каскадах устройств импульсной техники дл  фор мировани  управл ющих сигналов необх димой амплитуды. Известны схемы формировани  сигна лов требуемой амплитуды, выполненные в виде бипол рных транзисторно-резис тивных инверторов fl . Недостатком такого устройства  вл етс  снижение его быстродействи  изза переходного процесса при запирании схемы, причем увеличение номинал сопротивлени  коллекторного резистора приводит к ухудшению быстродействи  устройства, а его уменьшение к повьшению энергопотреблени  вследствие увеличени  тока коллектора открытого транзистора. Наиболее близок к предлагаемому по технической сущности преобразователь уровней, содержащий первый инвертор , вход которого соединен с шиной входных сигналов, а первый вход питани  - с шиной нулевого потенциала и транзистор с Проводимостью р-п-р-типа, коллектором подключенный к выходной шине, эмиттером - к шине источника питани , а базой через первый и второй резисторы - к первой обкладке конденсатора и шине источника питани  соответственно 2. Недостатком данного преобразовател  уровней  вл етс  то, что во врем  прохождени  заднего фронта входного сигнала возникает сквозной ток между плюсовой и минусовой шинами питани , протекакиций через открытые переходы коллектор-эмиттер транзистора и транзистора , вход щего в состав инвертора , в момент, когда произошло отпирание транзистора, а транзистор инвертора еще не заперт. Задержка запирани  транзистора инвертора св зана с рассасыванием неосновных носителей в активной и пассивной област х его базы. Цель изобретени  - повышение надежности за счет исключени  по влени  сквозного тока работы преобразовател  уровней. Поставленна  цель достигаетс  тем что в гфеобразователь уровней, содержащий первый инвертор, вход которого соединен с шиной входных сигналов , а первый вход питани  - с шиной нулевого потенциала, и транзистор с проводимостью р-п-р-типа, коллекто ром подключенный к выходной шине, эмиттером - к шине источника питани  а базой через первый и второй резист ры - к первой обкладке конденсатора ,и шине источника питани  соответственно , введены преобразователь напр  жени , дополнительный транзистор, тр тий, четвертый и п тый резисторы и второй инвертор, первый вход питани  которого соединен с шиной нулевого п тенциала, второй вход питани  - с вы гсодом преобразовател  напр жени  и вторым входом питани  первого инвертора , выход - со второй обкладкой ко денсатора, а вход - с выходом первог инвертора и эмиттером дополнительног транзистора, коллектор которого соединен с выходной шиной и через третий резистор с плюсовой шиной источника питани , а база через четвертый и п тый резисторы соединена соответственно со второй обкладкой конденса тора и с выходом преобразовател  напр жени , вход которого подключен к плюсовой шине источника питани . На чертеже представлена принципиальна  схема преобразовател  уровней Преобразователь уровней содержит шины 1 и 2 подключени  источника питани , последовательно соединенные инверторы 3 и 4, первые входы питани  которых 5 и 6 подключены к шине нулевого потенциала, при этом преобразователь 7 напр жени  входом 8 под ключен к. шине 1 источника питани , а- выходом 9 - ко вторым входам питани  10 и 11 ийверторов 3 и 4, причем первый инвертор 3 подключен входом 1 ко входу устройства, а выходом 13 ко входу 14 второго инвертора 4 и к эмиттеру дополнительного транзистора 15 с проводимостью п-р-п-типа, эмиттером соединенного с выходом 13 первого инвертора 3, базой через резистор 16 - с выходом J7 второго нивертора 4 и через резистор 18 - с выходом преобразовател  7 напр жени  а коллектором - с коллектором тран74 зистора 19 с проводимостью р-п-р-типа , подключенного к шине 1 источника питани  эмиттером непосредственно, а базой и коллектором через резисторы 20 и 2 соответственно. Кроме того , к базе транзистора 19 с-проводимостью р-п-р-типа подключен через конденсатор 22 и резистор 23 выход 17 второго инвертора 4. Преобразователь уровней работает следующим образом. На вход преобразовател  уровней подаетс  сигнал положительной пол рности , который на выходе устройства преобразуетс  по амплитуде и инвертируетс . Логической единице входного сигнала соответствует низкий уровень выходного напр жени , а логическому нулю - верхний уровень выходного напр жени , снимаемого с шины 1 источника питани  относительно шины 2 нулевого потенциала. Первый и второй инверторы 3 и 4 запитываютс  от шины 2 нулевого потенциала, соединенной с первыми входами 5 и 6 питани  инверторов 3 и 4, и от преобразовател  7 напр жени , на вход 8 которого подаетс  напр жение шины 1 источника питани , а к выходу 9 подключены вторые входы 10 и 11 питани  инверторов 3 и 4. Преобразователь 7 напр жени  обеспечивает питание инвертора 3 и 4 требуемым напр жением. В исходном статическом режиме сигнал на входе преобразовател  уровней отсутствует, и на вход 12 первого инвертора 3 подаетс  низкий нулевой потенциал . Тогда высокий потенциал с выхода 13 первого инвертора 3 поступа т на вход 14 второго инвертора 4 и на эмиттер транзистора 15 с проводимостью п-р-п-типа, на базу которого через резистор 16 подаетс  низкий потенциал с выхода 17 второго инвертора 4, а следовательно, дополнительный транзистор 15с проводимостью п-р-п-типа находитс  в запертом состо нии . Резистор 18, через который база дополнительного транзистора 15 подключена к выходу 9 преобразовател  7 напр жени , обеспечивает величину обратного напр жени  между эмиттером и базой запертого дополнительного транзистора 15, не превьвпающую максимально допустимого дл  примен емого типа транзистора значени . Транзистор 19 с проводимостью р-р-р-типа в исходном состо нии заперт положительным потенциалом, поступаклцим на его базу через резистор 20. На выход преобразовател  уровней в этом случае подаетс  через резистор 21 высокий потенциал с шины 1 источника п тани , что соответствует отсутствию выходного сигнала. При подаче на вход преобразовател  уровней, а следовательно, на вход 12 первого инвертора 3 высокого потенциала, соответствующего входном уровню логической единицы, сигнал, п ступающий с выхода 13 первого инвертора 3 на эмиттер дополнительного транзистора 15 с проводимостью п-р-п типа и на вход 14 второго инвертора 4, принимает низкое нулевое значе ние , Сигнал положительной пол рности с выхода 17 второго инвертора 4 пост пает через резистор 16 на базу допол нительного транзистора 15 с проводимостью п-р-п-типа, отпира  его, и че рез конденсатор 22 и резистор 23 - н базу транзистора 19 с проводимостью р-п-р-типа, который продолжает оставатьс  в запертом состо нии. При отпирании дополнительного транзистора с проводимостью п-р-п-типа на выходе преобразовател  уровней, к которому подключен коллектор этого транзистора , устанавливаетс  низкий нулевой потенциал, что соответствует по влению выходного сигнала. По окончании входного сигнала на выходе 13 первого инвертора 3 устанавливаетс  высокий потенциал, поступакщий на эмиттер транзистора 15 с проводимостью п-р-п-типа и на вход 14 второго инвертора 4. Низким потенциалом с выхода 17 второго инвертора 4 через резистор 16 запирает с  дополнительный транзистор с. проводимостью п-р-п-типа и преобразователь уровней переходит в исходно положение. Транзистор 19 с проводимостью р-п-р-типа отпираетс  только на врем  прохождени  заднего фронта входного сигнала отрицательным перепадом напр жени , поступаклцим на его базу с выхода 17 второго инвертора 4 через ковденсатор 22 и резистор 23. Шунтиру  резист9Р 21 во врем  формировани  заднего фронта выход ного сигнала, транзистор 19 с проводимостью р-п-р-,типа увеличивает крутизну этого фронта. Таким образом, транзистор 19 с проводимостью р-п-р-типа отпираетс  тем же сигналом с выхода 17 второго инвертора 4, которым запираетс  дополнительный транзистор 15 с проводимостью п-р-п-типа. Однако к этому моменту времени на выхрде 13 первого инвертора 3, к которому подключен эмиттер дополнительного аранзистора 15 с проводимостью п-р-п-типа, уже устанавливаетс  высокий потенциал . При использовании, например, инверторов, построенных по приведьнной на чертеже схеме, вход щий в состав первого инвертора 3 транзистор с проводимостью rt-p-n-тига в этот момент времени уже заперт. Следовательно , как в статическом исходном состо нии , так и в моменты прохождени  входного сиглала в предлагаемом устройстве не возникает сквозного тока между плюсовой и минусовой шинами питани , что повышает надежность преобразовани  уровней. Формула изобретени  Преобразователь уровней, содержащий первый инвертор, вход которого соединен с шиной входных сигналов, а первый вход питани  - с шиной нулевого потенциала, и транзистор с проводимостью р-п-р-типа, коллекторном подключенный к выходной шине, эмиттером - к шине источника питани , а базой через первый и второй резисторы - к первой обкладке конденсатора и шине источника питани  соответстйенно , отличающийс  тем, что, с целью повьпиени  надежности засчет исключени  по влений сквозного тока, в него введены преобразователь напр жени , дополнительный транзистор , третий, четвертьй и п тый резисторы и второй инвертор, первый вход питани  которого соединен с шиной нулевого потенциала, второй вход питани  - с выходом преобразовател  напр жени  и вторым входом питани  первого инвертора, выход - с второй обкладкой конденсатора, а вход - с выходом первого инвертора и эмиттером ополнительного транзистора, коллектор которого соединен с выходной и ерез третий резистор с ш.дасовой шинаи источника питани , а база через етвертый и п тый резисторы подклюена соответственно к второй обклад- е конденсатора и выходу преобразоваел  напр жени . вход которого ключей к плюсовой шине источника питани . Источники информации, прин тые во внимание при экспертизе 868997® 1. Алексеенко А.Г. Основы микросхемотехники . М., Советское радио, 1977, с. 19.
  2. 2. Авторское свидетельство СССР № 613490, кл.-Н 03 К 5/00, 1978
SU802862051A 1980-01-02 1980-01-02 Преобразователь уровней SU868997A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802862051A SU868997A1 (ru) 1980-01-02 1980-01-02 Преобразователь уровней

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802862051A SU868997A1 (ru) 1980-01-02 1980-01-02 Преобразователь уровней

Publications (1)

Publication Number Publication Date
SU868997A1 true SU868997A1 (ru) 1981-09-30

Family

ID=20868998

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802862051A SU868997A1 (ru) 1980-01-02 1980-01-02 Преобразователь уровней

Country Status (1)

Country Link
SU (1) SU868997A1 (ru)

Similar Documents

Publication Publication Date Title
US6501321B2 (en) Level shift circuit
JP3327544B2 (ja) 切換ブリッジ回路
SU868997A1 (ru) Преобразователь уровней
US4891532A (en) Darlington connected switch having base drive with active turn-off
SU1185579A1 (ru) Тактовый генератор с контролем
SU1319251A1 (ru) Автоколебательный мультивибратор
SU1660148A1 (ru) Устройство для передачйпотенциала через гальванически развязанную цепь
US4555641A (en) Pulse signal control circuits with improved turn-off characteristic
SU546873A1 (ru) Мостовой регул тор мощности
SU902204A1 (ru) Формирователь частотно-модулированных сигналов
SU1396256A1 (ru) Управл емый формирователь пр моугольных импульсов
KR930006692Y1 (ko) 쇼트키 다이오드를 이용한 스위칭 시간 단축회로
SU875593A1 (ru) Генератор импульсов
SU1162022A1 (ru) Управляемый формирователь •прямоугольных импульсов
SU1541767A1 (ru) Транзисторный ключ
SU663093A1 (ru) Формирователь импульсов
JPH073828Y2 (ja) オンゲ−ト回路
SU1541737A1 (ru) Стабилизированный преобразователь посто нного напр жени
SU718899A1 (ru) Формирователь импульсов
SU1345337A2 (ru) Разностный элемент
SU1378049A1 (ru) Мажоритарный элемент
SU702499A1 (ru) Формирователь импульсов
SU752659A1 (ru) Реверсор посто нного тока
SU1488945A1 (ru) Преобразователь напряжения
SU1637006A1 (ru) Интегральный формирователь импульсов