Изобретение относитс к измерител ной технике и может быть использовано , например, в оконечных каскадах устройств импульсной техники дл фор мировани управл ющих сигналов необх димой амплитуды. Известны схемы формировани сигна лов требуемой амплитуды, выполненные в виде бипол рных транзисторно-резис тивных инверторов fl . Недостатком такого устройства вл етс снижение его быстродействи изза переходного процесса при запирании схемы, причем увеличение номинал сопротивлени коллекторного резистора приводит к ухудшению быстродействи устройства, а его уменьшение к повьшению энергопотреблени вследствие увеличени тока коллектора открытого транзистора. Наиболее близок к предлагаемому по технической сущности преобразователь уровней, содержащий первый инвертор , вход которого соединен с шиной входных сигналов, а первый вход питани - с шиной нулевого потенциала и транзистор с Проводимостью р-п-р-типа, коллектором подключенный к выходной шине, эмиттером - к шине источника питани , а базой через первый и второй резисторы - к первой обкладке конденсатора и шине источника питани соответственно 2. Недостатком данного преобразовател уровней вл етс то, что во врем прохождени заднего фронта входного сигнала возникает сквозной ток между плюсовой и минусовой шинами питани , протекакиций через открытые переходы коллектор-эмиттер транзистора и транзистора , вход щего в состав инвертора , в момент, когда произошло отпирание транзистора, а транзистор инвертора еще не заперт. Задержка запирани транзистора инвертора св зана с рассасыванием неосновных носителей в активной и пассивной област х его базы. Цель изобретени - повышение надежности за счет исключени по влени сквозного тока работы преобразовател уровней. Поставленна цель достигаетс тем что в гфеобразователь уровней, содержащий первый инвертор, вход которого соединен с шиной входных сигналов , а первый вход питани - с шиной нулевого потенциала, и транзистор с проводимостью р-п-р-типа, коллекто ром подключенный к выходной шине, эмиттером - к шине источника питани а базой через первый и второй резист ры - к первой обкладке конденсатора ,и шине источника питани соответственно , введены преобразователь напр жени , дополнительный транзистор, тр тий, четвертый и п тый резисторы и второй инвертор, первый вход питани которого соединен с шиной нулевого п тенциала, второй вход питани - с вы гсодом преобразовател напр жени и вторым входом питани первого инвертора , выход - со второй обкладкой ко денсатора, а вход - с выходом первог инвертора и эмиттером дополнительног транзистора, коллектор которого соединен с выходной шиной и через третий резистор с плюсовой шиной источника питани , а база через четвертый и п тый резисторы соединена соответственно со второй обкладкой конденса тора и с выходом преобразовател напр жени , вход которого подключен к плюсовой шине источника питани . На чертеже представлена принципиальна схема преобразовател уровней Преобразователь уровней содержит шины 1 и 2 подключени источника питани , последовательно соединенные инверторы 3 и 4, первые входы питани которых 5 и 6 подключены к шине нулевого потенциала, при этом преобразователь 7 напр жени входом 8 под ключен к. шине 1 источника питани , а- выходом 9 - ко вторым входам питани 10 и 11 ийверторов 3 и 4, причем первый инвертор 3 подключен входом 1 ко входу устройства, а выходом 13 ко входу 14 второго инвертора 4 и к эмиттеру дополнительного транзистора 15 с проводимостью п-р-п-типа, эмиттером соединенного с выходом 13 первого инвертора 3, базой через резистор 16 - с выходом J7 второго нивертора 4 и через резистор 18 - с выходом преобразовател 7 напр жени а коллектором - с коллектором тран74 зистора 19 с проводимостью р-п-р-типа , подключенного к шине 1 источника питани эмиттером непосредственно, а базой и коллектором через резисторы 20 и 2 соответственно. Кроме того , к базе транзистора 19 с-проводимостью р-п-р-типа подключен через конденсатор 22 и резистор 23 выход 17 второго инвертора 4. Преобразователь уровней работает следующим образом. На вход преобразовател уровней подаетс сигнал положительной пол рности , который на выходе устройства преобразуетс по амплитуде и инвертируетс . Логической единице входного сигнала соответствует низкий уровень выходного напр жени , а логическому нулю - верхний уровень выходного напр жени , снимаемого с шины 1 источника питани относительно шины 2 нулевого потенциала. Первый и второй инверторы 3 и 4 запитываютс от шины 2 нулевого потенциала, соединенной с первыми входами 5 и 6 питани инверторов 3 и 4, и от преобразовател 7 напр жени , на вход 8 которого подаетс напр жение шины 1 источника питани , а к выходу 9 подключены вторые входы 10 и 11 питани инверторов 3 и 4. Преобразователь 7 напр жени обеспечивает питание инвертора 3 и 4 требуемым напр жением. В исходном статическом режиме сигнал на входе преобразовател уровней отсутствует, и на вход 12 первого инвертора 3 подаетс низкий нулевой потенциал . Тогда высокий потенциал с выхода 13 первого инвертора 3 поступа т на вход 14 второго инвертора 4 и на эмиттер транзистора 15 с проводимостью п-р-п-типа, на базу которого через резистор 16 подаетс низкий потенциал с выхода 17 второго инвертора 4, а следовательно, дополнительный транзистор 15с проводимостью п-р-п-типа находитс в запертом состо нии . Резистор 18, через который база дополнительного транзистора 15 подключена к выходу 9 преобразовател 7 напр жени , обеспечивает величину обратного напр жени между эмиттером и базой запертого дополнительного транзистора 15, не превьвпающую максимально допустимого дл примен емого типа транзистора значени . Транзистор 19 с проводимостью р-р-р-типа в исходном состо нии заперт положительным потенциалом, поступаклцим на его базу через резистор 20. На выход преобразовател уровней в этом случае подаетс через резистор 21 высокий потенциал с шины 1 источника п тани , что соответствует отсутствию выходного сигнала. При подаче на вход преобразовател уровней, а следовательно, на вход 12 первого инвертора 3 высокого потенциала, соответствующего входном уровню логической единицы, сигнал, п ступающий с выхода 13 первого инвертора 3 на эмиттер дополнительного транзистора 15 с проводимостью п-р-п типа и на вход 14 второго инвертора 4, принимает низкое нулевое значе ние , Сигнал положительной пол рности с выхода 17 второго инвертора 4 пост пает через резистор 16 на базу допол нительного транзистора 15 с проводимостью п-р-п-типа, отпира его, и че рез конденсатор 22 и резистор 23 - н базу транзистора 19 с проводимостью р-п-р-типа, который продолжает оставатьс в запертом состо нии. При отпирании дополнительного транзистора с проводимостью п-р-п-типа на выходе преобразовател уровней, к которому подключен коллектор этого транзистора , устанавливаетс низкий нулевой потенциал, что соответствует по влению выходного сигнала. По окончании входного сигнала на выходе 13 первого инвертора 3 устанавливаетс высокий потенциал, поступакщий на эмиттер транзистора 15 с проводимостью п-р-п-типа и на вход 14 второго инвертора 4. Низким потенциалом с выхода 17 второго инвертора 4 через резистор 16 запирает с дополнительный транзистор с. проводимостью п-р-п-типа и преобразователь уровней переходит в исходно положение. Транзистор 19 с проводимостью р-п-р-типа отпираетс только на врем прохождени заднего фронта входного сигнала отрицательным перепадом напр жени , поступаклцим на его базу с выхода 17 второго инвертора 4 через ковденсатор 22 и резистор 23. Шунтиру резист9Р 21 во врем формировани заднего фронта выход ного сигнала, транзистор 19 с проводимостью р-п-р-,типа увеличивает крутизну этого фронта. Таким образом, транзистор 19 с проводимостью р-п-р-типа отпираетс тем же сигналом с выхода 17 второго инвертора 4, которым запираетс дополнительный транзистор 15 с проводимостью п-р-п-типа. Однако к этому моменту времени на выхрде 13 первого инвертора 3, к которому подключен эмиттер дополнительного аранзистора 15 с проводимостью п-р-п-типа, уже устанавливаетс высокий потенциал . При использовании, например, инверторов, построенных по приведьнной на чертеже схеме, вход щий в состав первого инвертора 3 транзистор с проводимостью rt-p-n-тига в этот момент времени уже заперт. Следовательно , как в статическом исходном состо нии , так и в моменты прохождени входного сиглала в предлагаемом устройстве не возникает сквозного тока между плюсовой и минусовой шинами питани , что повышает надежность преобразовани уровней. Формула изобретени Преобразователь уровней, содержащий первый инвертор, вход которого соединен с шиной входных сигналов, а первый вход питани - с шиной нулевого потенциала, и транзистор с проводимостью р-п-р-типа, коллекторном подключенный к выходной шине, эмиттером - к шине источника питани , а базой через первый и второй резисторы - к первой обкладке конденсатора и шине источника питани соответстйенно , отличающийс тем, что, с целью повьпиени надежности засчет исключени по влений сквозного тока, в него введены преобразователь напр жени , дополнительный транзистор , третий, четвертьй и п тый резисторы и второй инвертор, первый вход питани которого соединен с шиной нулевого потенциала, второй вход питани - с выходом преобразовател напр жени и вторым входом питани первого инвертора, выход - с второй обкладкой конденсатора, а вход - с выходом первого инвертора и эмиттером ополнительного транзистора, коллектор которого соединен с выходной и ерез третий резистор с ш.дасовой шинаи источника питани , а база через етвертый и п тый резисторы подклюена соответственно к второй обклад- е конденсатора и выходу преобразоваел напр жени . вход которого ключей к плюсовой шине источника питани . Источники информации, прин тые во внимание при экспертизе 868997® 1. Алексеенко А.Г. Основы микросхемотехники . М., Советское радио, 1977, с. 19.