Изобретение относитс к измерительной технике и может быть использовано в радиопеленгашш , радиолокации и других област х техники , где необходимо проводить анализ спектра сигналов. Известны анализаторы- спектра, построенные на использовании быстрого преобразовани Фур и содержащие аналого-цифровые преобразователи , умножители, сумматоры, преобразователи кодов, логические элемейты, блоки пам ти, соединенные по схеме процессора {1. Недостатком зтих анализаторов вл ютс чрезмерно большие затраты оборудовани в случа х, если преобразование необходимо производить в реальном масштабе времени, либо недостаточное быстродействие. Известен цифровой спектроанализатор, в котором используетс дискретное преобразование Фурье, содержащий блок синхро1шзации, аналого-цифровой преобразователь, блок умножени , блоки посто нной, динамической и долговременной пам ти, блок управлени адресом выборки , сумматоры, дешифратор, формирователь блок вычислени спектральных козффициентов и управл емые вентили {2. Недостатком известного устройства вл етс низка точность, котора обусловлена мешающим вли нием боковых лепестков при обработке пр моугольного радиоимпульса и малое быстродействие, определ емое операцией умножени и формировани опорных функций. Кроме того, известное устройство не позвол ет измер ть фазовое распределение спектральных составл ющих сигнала. Цель изобретени - повышение точности и бь1стродействи . Указа1ша цель достигаетс тем, что цифровой спектро ана1шзатор, содержащий аналогоцифровые преобразователи, сумматор, блок управлени и синхронизации и блок вычислени , снабжен m л смесител кш, синтезатором гетеродинных сигналов, m блоками запоминани и коммутации, блоком преобра:)овани информации , двухэ р дным счетчиком, блоком весовой обработки, блоком коммутации выборок, блоком анализа знака, сдвигающим регистром, счетчиком Bbi6opok и элементом , . 3 причем первые входы всех смесителей соединены , вторые входы подсоединены соответствен но к выходам синтезатора гетеродинных сигналов , а выходы каждого из tn групп смесителей соединены соответственно с входами блоков коммутации, выходы каждого из m блоков запомина1ш и коммутации через соответствующий аналого-цифровой преобразователь Подсоединены к входам блока преобразовани информации, управл ющие входы блоков запоминани и коммутации соединены с одним из выходов блока управлени и синхро низации и через счетчик выборок - с одним из входов элемента сравнени , а через двухзар дный счетчик - с из входов блока анализа знака, второй вход которого соединен с знаковым выходом блока преобразовани ийформации, выход которого через блок весовой обработки соединен с одним из входов блока коммутации выборок, второй вход которого соединен с выходом блока анализа знака , а выход - с од1шм из входов сумматора, второй вход которого через сдвигающий регистр присоединен к его выходу и одному из входов блока вычислени , второй вход которого соедапен с выходом элемента сравнени , своим вторым входом подсоединенного ко вто рому выходу блока управлени и синхронизации , третий, четвертый, п тый и шестой выходы которого соеданены соответственно с входами сиихронизашш блока преобразовани информации , управл ющими входами аналогоци| )ровых преобразователей, синтезатора гетеро динных сигналов и блока весовой обработки. Структурна схема цифрового спектроана изатора приведена на чертеже. Цифровой спектроаиализатор содержит следующие фупкшюиальные узлы, смесители l-H-l-m-n, синтезатор 2 гегеродшщых сигна лов, блоки 3- 1-3-т, аналого-цифровые преобразователи -т, блок 5 преобразовани информа;у1и, двухзар дный счетчик 6, блок 7 весовой обработки 7, блок 8 коммута ции выборок, блок 9 анализа знака, сумматор 10, сдвигающий регистр. 11, счетчик 12 выборок , элемент 13 сравнени , блок 14 вычислени и блок 15 управлени и синхронизации. Устройство работает следующим образом. На первые входы смесителей 1-11-1-т-п - f, поступает анализируемый сигнал f,, , a на втоГУ ЛЧО .i - гитдплггничыр ЛИГНЯПЫ ПТ Г ИНТЙЗа рые входы - гетероданные сигналы от синтеза тора 2 гетеродинных сигналов с частотами fj-f . Гетеродинньге частоты формируютс син тезатором 2 гетеродинных сигналов в соответствии со следующим выражением: f. fo ((n-1) -ь (m-1),, гдеAf - величина расстановки фи тровых сигналов ПС «йст . те;. 0 номер смесител в группе; номер группы смесителей; fo - начальна частота. Величина Af задаетс от блока 15 управлени и синхронизации и поступает на синтезатор 2 гетеродинных сигналов. Начальные фазы гетеродинных сигналов в момент начала измерени устанавливаютс равными нулю. Преобразованные сигналы от смесителей 1-11 - 1-1-п и 1 - т-1 - 1 - m-n поступают соответственно на блоки 3-1 - 3-т запоминани и комму1ации выборок, где производитс дискретизаци и запоминание мгновенных значений выборок сигнала по импульсу кодировани Т, , поступающему от блока 15 управлени и синхронизации . Запомненные велишны выборок последовательно во времени в каждой группе и параллельно по группам с частотой п Т, подают (; на входы соответствующих аналого-цифровых преобразователей 4-1 - 4-т, где производитс преобразование запомненных выборок в код Х1. Число смесителей в группе определ етс следующим соотношением: Н , АI/ И ЭЛЛ где Л1 - интервал дискретизации; 7 - врем преобразовани аналогоцифрового преобразовател . Коды выборок выхода аналого-цифровых преобразователей 4-1 - 4-т поступают на блок 5 преобразовани информации, на выходе которого с тактом тпТ, образуютс последовательно во времени выборки X J , модули которых поступают на блок 7 весовой обработки, где производитс их умножение на весовые коэффициенты г/ , апроксимирующие заданную весовую функцию (например, функцию Хэммиш-а). Пр мые и инверсные коды постзшают на блок коммутации выборок 8, управление которым производитс выходным сигналом с блока 9 анализа знака. на первый вход которого поступает знак выборок X iJ , а на второй его вход меандр от дсухразр дного счетчика 6 с частотой, равной 1/4 Тц и определ ющей знак опорных функций. На выходе блока 8 коммутации выборок 8 образуютс пр мые иди обратные коды в зависимости от произведени знака хЦГ и знака опорных функций, то есть на выходе блока 8 коммутации выборок образуютс произведени выборок сигнала на опорные фунM-i-v/A i i iv v i/uiv v«i na l.llUi/IlDlv Шу n v 1,л „ vwn . , « . JftViH . . .. ки и a.,Xu cosciJokAt и flficXvJ sttwnkAt, пои .К К , при чем ooswokAt и sinwokAt принимают только значени ±1. Полученные произведени поступает на сумматор 10, который совместно со С 1вигак щ1м регистром 11, имеюишм 2mn разр дов по сдвигу, производ т следующие опеpaiuut: ) .б1исг;оК Ъ, -- а IC-0 где Р - число выборок в интервале накопле ни . Врем операции умножени значени выбор ки сигнала на выборку опорной функции опр дел етс одним тактом работы сумматора Ю, таким образом, число групп М можно опреде jfflTb по формуле V t где т 2 - врем работы сумматора 10, facno Р задаетс с блока 15 управлени и синхронизации, которое поступает в виде кода на один из входов элемента 13 сравнени , а на другой вход которого выдаетс текущий код числа выборок со счетчика 12 выборок. С момента поступлени импульса сравнени от злемента 13 сравнени иа блок 14 вычислени производитс вычисление амплитуда и фазы сигнала в т-п-ом фильтровом канале по значени м т-и поступающим с сумматора 10 по следуницим формулам: %-„-°- 8г| и. - /дО. . «г Ы-м Р -у vn-и Предлагаемый цифровой спектроанализатор, благодар простой перестройке, может быть применен дл исследовани сигналов с различной разрешающей способностью. Последнее достигаетс выбором различного числа выборок, Цифровой спектроанализатор позвол ет производить измерение фазовых сдвигов между раз личными составл ющими спектра исследуемого сигнала, при этом точность и быстродействие выще, чем у известного. Формула изобретени Цифровой спектроанализатор, содержащий аналого-цифровые преобразователи, сз мматор, блок управлени и синхронизации и блок вычислени , отличающийс тем, что, с целью повышени точности быстродействи , он снабжен ШП смесител ми, синтезатором гетеродашных сигналов, m блоками запоминани и коммутации, блоком преобразовани информации , двухразр дным счетчиком, блоком весовой обработки, блоком коммутации выбо- рок, блоком анализа знака, сдвигающим регистром , счетчиком выборок и элементом сравнени , причем первые входы всех смесителей соединены , вторые входы подсоединены соответственно к выходам сингезатора гетеродинных сигналов, а выходы каждого из m групп смесителей соединены соответственно с входами блоков коммутации, выходы каждого из m блоков запоминани и коммутации через соответствующий аналого-цифровой преобразователь подсоединены к входам блока преобразовани информации, управл ющие входы блоков запоминани и коммутации соединены с одним из вььходов блока управлени и синхронизации и через счетчик выборок - с одним из входов элемента сравнени , а через двухзар дный счетчик - с одним из входов блока анализа знака , второй вход которого соединен с знаковым выходом блока преобразоваш информации, выход которого через блок весовой обработки соединен с одним из входов блока коммутации выборок, второй вход которого соединен с выходом блока анализа знака, а выход - с одним из входов сумматора, второй вход которого через сдвигающий регистр присоединен к его выходу и одному из входов блока вычислеш1Я , второй вход которого соединен с выходом элемента сравнени , своим вторым входом подсоединенного ко второму выходу блока управлени и синхронизации, третий, четвертый, п тый и шестой выходы которого соеданены соответственно с входами син;;ронизации блока преобразовани информации, управл ющими входами шалого-цифровых преобразователей, ситезатора гетеродинных сигналов и блока весовойГ обработки. Источники информации, прин тые во внимание при экспертизе с 1.Авторское свидетельство СССР-. № 607213, кл. G 06 F 7/38, 1975.