SU857964A1 - Information output device - Google Patents

Information output device Download PDF

Info

Publication number
SU857964A1
SU857964A1 SU792840023A SU2840023A SU857964A1 SU 857964 A1 SU857964 A1 SU 857964A1 SU 792840023 A SU792840023 A SU 792840023A SU 2840023 A SU2840023 A SU 2840023A SU 857964 A1 SU857964 A1 SU 857964A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
block
unit
Prior art date
Application number
SU792840023A
Other languages
Russian (ru)
Inventor
Валентин Александрович Ряполов
Владимир Степанович Резенко
Нина Владимировна Соколова
Валентин Михайлович Грибанов
Юрий Яковлевич Купренков
Нина Васильевна Гаврилова
Original Assignee
Предприятие П/Я А-1923
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1923 filed Critical Предприятие П/Я А-1923
Priority to SU792840023A priority Critical patent/SU857964A1/en
Application granted granted Critical
Publication of SU857964A1 publication Critical patent/SU857964A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к области вычислительной техники и может быть использовано, например, дл  вьшода информации из ЭВМ на магнитную ленту Известны устройства дл  вывода информации, содержащие регистр сдвига , дешифратор, счетчик знаков,счетчик декад, преобразователь, перек.шочающий блок, программное устройство и блок усилителей 1 . Недостаток этих устройств заключа етс  в ограниченных функциональных возможност х, обусловленных их узкой специализацией. Наиболее близким техническим реше нием к предлагаемому изобретению  вл етс  устройство дл  управлени  накопител ми на магнитных лентах,содержащее блок подключени  к интерфей су, блок св зи с каналом, дешифратор команд, блок контрол , блок цикличес кого контрол , блоки байтов основного и уточненного состо ни , блок фор мировани  сигналов, блоки синхрониза ции, блок управлени  и состо ни ,блок сбросов, пульт управлени  и индикации , блок автономного управлени ,бло ки записи и воспроизведени  и блок выбора, приче.м группы входов и выходов блока св зи с каналом  вл ютс  соответственно группами входов и выходов устройства, а входы и выходы блока управлени  и состо ни , выход блока записи и вход блока воспроизведени  подключены к соответствующим входам и выходам накопител , выход и вход блока синхронизации соединены соответственно совходом блока управлени  состо ни  и выходом блока св зи с каналом . Недостаток известного устройства состоит в больших аппаратурных затратах . Цель изобретени  - сокращение аппаратурных затрат. о Поставленна  цель достигаетс  тем, что в устройстве, содержащем блок обмена, блок согласовани , блок управлени , блок синхронизации,блок контрол  и накопитель, причем группы входов и вшодов блока обмена  вл ютс  соответствующими группами управл ющих входов и выходов устройства, а первый и второй выходы подк.шочен{ 1 соответственно к первому и второму входам блока управлени , третий вход которого соединен с первым выходом блока синхронизации, а четвертый вход и первый выход - соответственно с первьми входом и выходом накопител .The invention relates to the field of computer technology and can be used, for example, for transmitting information from a computer to a magnetic tape. Information output devices are known, comprising a shift register, a decoder, a character counter, a decade counter, a converter, a jumper unit, a software device and a unit amplifiers 1. The disadvantage of these devices lies in the limited functionality due to their narrow specialization. The closest technical solution to the present invention is a device for controlling tape drives, comprising a connection unit to the interface, a communication unit with a channel, a command decoder, a control unit, a cyclic control unit, and byte state and updated byte units. , a signal conditioning unit, a synchronization unit, a control and state unit, a reset unit, a control and display unit, an autonomous control unit, recording and reproducing units, and a selection unit, which groups of inputs and outputs the communication unit with the channel are the input and output groups of the device, respectively, and the inputs and outputs of the control unit and the state, the output of the recording unit and the input of the playback unit are connected to the corresponding inputs and outputs of the storage unit, the output and input of the synchronization unit are connected respectively to the state control unit and the output of the communication unit with the channel. A disadvantage of the known device is large hardware costs. The purpose of the invention is to reduce hardware costs. The goal is achieved by the fact that in a device comprising an exchange unit, a matching unit, a control unit, a synchronization unit, a control unit and a drive, the groups of inputs and inputs of the exchange unit are the corresponding groups of control inputs and outputs of the device, and the first and second the outputs are connected {1, respectively, to the first and second inputs of the control unit, the third input of which is connected to the first output of the synchronization unit, and the fourth input and the first output, respectively, to the first input and output of the accumulator.

вторым входом подключенного к первому выходу блока согласовани , вход которого  вл етс  информационным входом устройства, а второй выход соединен с первым входом блока контрол , первый и второй входы блока обмена подключены соответственно к второму В1ЛХОДУ блока управлени  и первому выходу, блока контрол , второй,третий и четвертый входы и второй выход которого соединен соответственно с первым и третьим выходами блока управлени , вторым выходом накопител  и индикаторным выходом устройства, третий и четвертый выходы блока управлени  подключены соответственно к третьему и четвертому входам накопител , а п тый, шестой, седьмой и восьмой входы - соответственно к второму выходу блока синхронизации, второму выходу блока согласовани  и третьему и четвертому выходам накопител .the second input of the matching unit connected to the first output, the input of which is the information input of the device, and the second output connected to the first input of the control unit, the first and second inputs of the exchange unit are connected respectively to the second control unit and the first output, control unit, second, third and the fourth inputs and the second output of which are connected respectively to the first and third outputs of the control unit, the second output of the accumulator and the indicator output of the device, the third and fourth outputs of the control unit connected to the third and fourth inputs of the accumulator, and the fifth, sixth, seventh and eighth inputs, respectively, to the second output of the synchronization unit, the second output of the matching unit, and the third and fourth outputs of the accumulator.

Причем блок обмена содержит формирователь сигнала обращени , включающий первые элементы И и НЕ и регистр обращени , выход которого  вл етс  первым выходом блока, а первый вход соединен с ,выходом первого элемента И, первым входом подключенного к выходу первого элемента НЕ, формирователь сигнала пуска, включающий второй элемент И, выходом подключенный к первому входу первого элемента ИЛИ, а первым входом - к первому входу блока, формирователь сигнала конца работы, включающий третий элемент И, подключенный выходом через первый усилитель к второму выходу блока, и формирователь сигнала ошибки , включающий второй элемент ИЛИ, первый вход которого  вл етс  вторым входом блока, а выход соединен через второй усилитель с входом второго элемента НЕ, причем вход первого элемента НЕ, вторые и третьи входы первого элемента И и регистра обращени  вторые входы второго элемента И,первого и второго элементов ИЛИ и три входа третьего элемента И  вл ютс  соответствующими входами из группы .входов блока, выходы первого элемента ИЛИ и второго элемента НЕ  вл ютс  соответствующими выходами из группы выходов блока.Moreover, the exchange unit contains the inverter, which includes the first AND and NOT elements and the inversion register, the output of which is the first output of the block, and the first input is connected to the output of the first AND element, the first input connected to the output of the first element, the start signal generator, includes the second element And the output connected to the first input of the first element OR, and the first input - to the first input of the block, the shaper signal of the end of work, including the third element And connected by the output through the first amplifier to the second output of the block, and an error signal generator that includes the second OR element, the first input of which is the second input of the block, and the output is connected via the second amplifier to the input of the second element NOT, the input of the first element NOT, the second and third inputs of the first element AND the address register the second inputs of the second element AND, the first and second elements OR, and the three inputs of the third element AND are the corresponding inputs from the group of inputs of the block; the outputs of the first element OR and the second element are NOT the corresponding output mi from group of exits of the block.

Кроме того, блок управлени  содержит три регистра, первые входы которых соединены с шестым входом блока, четыре элемента И, элемент задержки и три усилител , причем первый и второй входы первого элемента И подключены соответственно к выходу первого регистра и через первый усилитель к второму входу блока, а выход - к второму входу второго регистра, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с седьмым входом блока, третий вход - через второйIn addition, the control unit contains three registers, the first inputs of which are connected to the sixth input of the block, four AND elements, a delay element and three amplifiers, the first and second inputs of the first And element are connected respectively to the output of the first register and through the first amplifier to the second input of the block and the output is to the second input of the second register, the output of which is connected to the first input of the second element I, the second input of which is connected to the seventh input of the unit, the third input through the second

усилитель с первым входом блока, а выхбд - с первьм выходом блока и через элемент задержки с третьим выходом блока и первым входом третьего элемента И, вторым входом и выходом соединенного соответственно с п тым входом блока и четвертым выходом блока , второй вход первого регистра подключен к восьмому входу блока,второй и третий входы третьего регистра подключены соответственно к четвертому входу блока и через третий усилитель к четвертому выходу блока, а четвертый вход и выход - соответственно к выходу и первому входу четвертого элемента И, второй вход и выход которого  вл ютс  соответственно третьим входом блока и вторым выходом блока. Блок контрол  содержит группу регистров,группу усилителейформирователей , соединенных входами с четвёртым входом блока, а выходами - с информационными входами соответствующих ре гистров группы, выходы которых подключены к соответйтвующим входам первого элемента ИЛИ, выход которого подключен к первому входу элемента И, второй вход которого соединен через первый элемент НЕ с вторым входом блока, а выход - с входом второго элемента НЕ и через первый усилитель с вторым выходом блока,выход второго элемента НЕ соединен через узел усилителей с пepвы л выходом блока, управл ющие входы регистров группы подключены к выходу второго элемента ИЛИ, первый вход которого  вл етс  первым входом блока, а второй через узел задержки подключен к третьему входу блока.the amplifier with the first input of the block, and the output with the first output of the block and through the delay element with the third output of the block and the first input of the third element I, the second input and output connected respectively to the fifth input of the block and the fourth output of the block, the second input of the first register is connected to the eighth input of the block, the second and third inputs of the third register are connected respectively to the fourth input of the block and through the third amplifier to the fourth output of the block, and the fourth input and output - respectively to the output and the first input of the fourth element This AND, the second input and output of which are respectively the third input of the block and the second output of the block. The control unit contains a group of registers, a group of amplifiers of formers connected by inputs to the fourth input of the block, and outputs to informational inputs of the corresponding registers of the group whose outputs are connected to the corresponding inputs of the first OR element, the output of which is connected through the first element is NOT with the second input of the block, and the output is connected to the input of the second element NOT and through the first amplifier with the second output of the block, the output of the second element is NOT connected through the amplifier node The first output of the block, the control inputs of the group registers are connected to the output of the second OR element, the first input of which is the first input of the block, and the second through the delay node connected to the third input of the block.

На чертеже представлена блок-схема устройства,The drawing shows the block diagram of the device

Устройс.тво содержит ЭВМ 1, подключенную к группам входов и выходов устройства, блок 2 контрол , блок 3 обмена, блок 4 согласовани , блок 5 управлени , накопитель 6, блок 7 синхронизации , носитель 8, индикаторный выход 9 устройства.The device contains a computer 1 connected to groups of inputs and outputs of the device, control unit 2, exchange unit 3, matching unit 4, control unit 5, accumulator 6, synchronization unit 7, carrier 8, indicator output 9 of the device.

Блок 3 обмена содержит формирователь 10 сигнала обращени , формирователь 11 сигнала пуска, формирователь 12 сигнала конца работы и формирователь 13 сигнала ошибки. Формирователи включают первые элементы НЕ 14 и 15, регистр 16 обращени , второй элемент И 17 и первый элемент ИЛИ 18 первый усилитель 19 и третий элемент И 20, вторые элемент НЕ 21, усилитель 22 и элемент ИЛИ 23.The exchange unit 3 comprises the inverter shaper 10, the start signal shaper 11, the end of operation signal shaper 12 and the error signal shaper 13. The formers include the first elements HE 14 and 15, the register 16 of reference, the second element AND 17 and the first element OR 18, the first amplifier 19 and the third element AND 20, the second element NOT 21, the amplifier 22 and the element OR 23.

Блок 5 обмена содержит второй элемент И 24, элемент 25 задержки, третий элемент И 26, третий усилитель 27, третий регистр 28, четвертый элемент И 29, второй усилитель 30, второй регистр 31, первый элемент И 32, первые усилитель 33 и регистр 34.The exchange unit 5 comprises a second element 24 and a delay element 25, a third element 26 and a third amplifier 27, a third register 28, a fourth element 29 and 29, a second amplifier 30, a second register 31, a first element 32 and 32, first amplifier 33 and register 34 .

Блок 2 контрол  содержнч- усилитеЛ1 фОрМИ ропат ОЛИ ЗЗ pSiMUO, 1Ч-Г |/ТрЫUnit 2 of the control of the content-amplitel1 FORI ropat OLI ZZ pSiMUO, 1Ч-Г | / Тры

36 группы, элементы ИЛИ 37 и 38,эле менты НЕ 39 и 40, элемент И 41,узел 42 задержки, состо щий из элемента И 43, апериодического звена 44, одновибратора 45, дифференциального звена 46 и элемента НЕ 47, и узел 48 усилителей, включающий усилитель 49 согласовани  напр жени , предварительный усилитель 50 и усилитель 51 мощности, и усилитель 52.36 groups, elements OR 37 and 38, elements NOT 39 and 40, element AND 41, delay unit 42 consisting of element And 43, aperiodic element 44, single-oscillator 45, differential element 46 and element 47, and node 48 amplifiers including a voltage matching amplifier 49, a pre-amplifier 50 and a power amplifier 51, and an amplifier 52.

Устройство работает следующим образом .The device works as follows.

Перед началом работы сигналом Начальный сброс, поступающим непосредственно на вход регистра 16 и через блок 4 на входы регистров 28 и . 34 и через элемент ИЛИ 38 на регистры 36, ЭВМ 1 переводит их в исходное состо ние.Before the start of operation by the signal, the Initial Reset arrives directly at the input of register 16 and, through block 4, at the inputs of registers 28 and 34 and through the OR element 38 to the registers 36, the computer 1 brings them to the initial state.

Работа осуществл етс  в два этапа .The work is carried out in two stages.

1.Подготовка ЭВМ 1 и накопител  6 к записи.1. Preparation of the computer 1 and drive 6 to the record.

2.Запись информации на накопитель при одновременном контроле записаннойп информации с носител  8 информации .2. Record information on the drive while monitoring the recorded information from the media 8 information.

На определенном микротакте в ЭВМ вырабатываетс  сигнал Признак обмена информации при работе g накопите|1ем 6 информации, поступающим на формирователь 10, а именно на вход элемента НЕ 14 и далее на элемент И 15, на два других входа которого приход т сигналы синхронизации и сигнал с дешифратора команд ЭВМ 1. Элемент И 15 вырабатывает сигнал,перевод щий регистр 16 в состо ние 1, с выхода регистра 16 сигнал обращени  поступает в блок 5 на усилитель 30 согласовани  напр жени  и далее на элемент И 24 при условии, что на другие входы этого элемента поступают сигнал Готов из накопител  6 и сигнал с выхода регистра 31. На выходе элемента И 24 формируетс  сигнал Движение, поступающий в накопитель 6, а также через элемент 25 задержки , необходимый дл  достижени  механизмом накопител  6 нормальных значений скорости, вырабатываетс  сигнал Разрешение записи, поступающий в накопитель 6 и на элемент и 26, как разрешающий сигнал дл  прохождени  из блока 7 первого импульса сопровождени  записи.On a certain micro-clock in a computer, a signal is generated. An information exchange feature during operation g will accumulate | 1 6 information arriving at shaper 10, namely, the input of the HE element 14 and further on the AND 15 element, the other two inputs of which receive the synchronization signals and the signal from computer command decoder 1. Element I 15 generates a signal that translates register 16 to state 1, the output of register 16 is fed to block 5 to voltage matching amplifier 30 and then to AND 24, provided that the other inputs element do This signal is Ready from accumulator 6 and a signal from the output of register 31. At the output of element 24, a signal is generated. The movement arrives at accumulator 6, and also through element 25 of the delay necessary for the storage engine 6 to reach normal speeds, the recording resolution signal is generated. to the accumulator 6 and to the element and 26, as a permitting signal for the passage of the first recording tracking pulse from block 7.

Одновременно через усилитель 27 согласовани  напр жени  перебрасываетс  регистр 28, с выхода которого сигнал поступает на первый вход элемента И 29 и разрешает прохождение второго импульса сопровождени  на второй вход элемента И 29., с выхода которого сигнал поступает в ЭВМ 1 и одновременно перебрасывает регистр 28, который вырабатывает сиг- нал, запрещающий прохождение в ЭВМ 1 второго импульса сопровожлени  записи , т.е. 5л(ж ) обс.лочивае прохождение первьм всегда первого импульса сопровождени  и контролирует, чтобы второй импульс поступил в ЭВМ 1 только после записи очередного информационного байта на накопитель 6. С приходом каждого первого импульса сопровождени  накопитель 6 производит запись одного байта информации. Запускающий второй импульс через элементы и 17 и ИЛИ 18 переводит ЭВМ 1 из режима ожидани  в режим пуска Simultaneously, through the amplifier 27 for matching the voltage, a register 28 is transferred, from the output of which the signal arrives at the first input of the element 29 and allows the passage of the second tracking pulse to the second input of the element 29, from the output of which the signal enters the computer 1 and simultaneously flips the register 28, which generates a signal prohibiting the passage in the computer 1 of the second pulse of the recording, i.e. 5l (g) obslochivae passage of the first always the first pulse of tracking and controls that the second pulse entered the computer 1 only after writing the next information byte to drive 6. With the arrival of each first pulse of tracking 6, writes one byte of information. The triggering second pulse through the elements and 17 and OR 18 switches the computer 1 from the standby mode to the start mode

0 дл  выпо ;нени  микротакта выдачи очередного байта на выходной регистр ЭВМ 1, с которого информаци  поступает через блоки 3 и 4 в накопитель 6. После вьтолнени  этого микротакта 0 to execute the micro-clock of issuing the next byte to the output register of the computer 1, from which information enters through blocks 3 and 4 to the drive 6. After executing this micro-tact

5 ЭВМ 1 переходит оп ть в режим ожидани  до поступлени  очередного второго импульса сопровождени  и т.д.5, the computer 1 goes back to standby mode until the next second tracking pulse arrives, and so on.

ЭВМ 1 анализирует признак конца массива, вырабатывает при его дешиф0 рации сигнал. Если этот признак есть, то регистр счетчика команд сбрасываетс  в нуль. Одновременно сигнал Конец массива поступает на один из входов элемента и 20 и при наличии на других входах второго шл5 пульса сопровождени  и сигнала Признак операции на выходе элемента по вл етс  сигнал, который через усилитель 19 поступает на усилитель 33 и далее на вход элемента И 32, на The computer 1 analyzes the sign of the end of the array, generates a signal when it is decrypted. If this sign is present, the instruction counter register is reset to zero. At the same time, the End of the Array signal goes to one of the inputs of the element and 20 and if there are tracking and a second pulse on the other inputs, a signal appears at the output of the element, which is fed through amplifier 19 to amplifier 33 and then to input of element 32, on

0 другой вход которого приходит сигнал с регистра 34, на второй вход которого поступает сигнал из накопител  6 от маркера Конец ленты. Выходным сигналом элемент И 32 перебрасывает 0 another input which receives a signal from register 34, the second input of which receives a signal from accumulator 6 from the marker End of the tape. The output signal element 32 and flips

5 регистр 31, тем самым снима  сигнал Движение и Разрешение записи и останавливает накопитель 6. Следовательно , блок 5 обеспечивает, после прихода сигнала Конец ленты из на0 копител  6, запись зоны до конца и только после этого запрет команды Запись дл  накопител  6. Одновременно по сигналу Конец массива, поступающему на один из входов регистра 16, сбрасыва  егь в нуль,снима5 етс  сигнал Обращение, поступающий через усилитель 30 на элемент И 24, с выхода которого снимаетс  сигнал Движение и, следовательно,сигнал Разрешение записи. Накопитель 6 5 register 31, thereby removing the signal Motion and Recording Resolution, and stops drive 6. Therefore, block 5 provides, after the signal comes to the end of the tape from accumulator 6, the zone is recorded to the end and only then the Record command for drive 6 is blocked. signal The end of the array, arriving at one of the inputs of register 16, resetting it to zero, removes the signal. Inversion coming through the amplifier 30 to the AND 24 element, the output of which is the Motion signal, and therefore the Record Enable signal. Drive 6

0 прекрёщает. запись и останавливаетс  до прихода нового сигнала Движение и Разрешение записи.0 breaks down. recording and stops before the arrival of a new signal, Motion and Recording Resolution.

С накопител  6 информаци  записываетс  на носитель 8, предназначен5 ный, напримерг дл  осуществлени  межмашинного обмена. Одновременно с записью информации на носитель 8 обеспечиваетс  и чтение записанной информации , котора  поступает на входы усилителей-формирователей 35, сигна0 лы с выходов последних поступают на счетные входы регистров 36.From drive 6, information is recorded on medium 8, designed, for example, for machine-to-machine exchange. Simultaneously with the recording of information on the carrier 8, the reading of the recorded information is also provided, which is fed to the inputs of the shaping amplifiers 35, the signals from the outputs of the latter are fed to the counting inputs of the registers 36.

Перед началом записи информации все регистры 36 перебрасываютс  в исходное состо ние (000000000) следую5Before starting the recording of information, all registers 36 are reset to the initial state (000000000) of the following 5

ДИМ образом. Сигнал Разрешение эапи с;и через элемент 25 задержки поступает на вход элемента НЕ 47 и далее через дифференциальное звено 46 запускает сигналом одновибратор 45,который сбрасьшает регистры 36 в исходное состо ние при условии, что-есть разрешающий сигнал с выхода апериодического звена 44, задача которого сдвинуть во времени потенциал Разрешение записи, приход щий на вход апериодического звена 44, так как одновибратор 45 вырабатывает импульсы сброса регистров 36 и по переднему , и по заднему фронтам потенциала Разрешение записи. Сброс регистров 36 производитс  только в начале запи си, так как после окончани  записи зоны блок 2 анализирует состо ние регистров 36, и в случае нечетности дорожки фиксируетс  ошибка при записи зоны, котора  поступает на один из входов элемента ИЛИ 23, далее через усилитель 22 и элемент НЕ 21 в ЭВМ 1 дл  прин ти  решени  по ошибке На второй вход элемента ИЛИ 23 поступает сигнал Ошибка от штатных внешних устройств ЭВМ 1.Dim way. The signal Eapi resolution with; and through the delay element 25 enters the input of the element NOT 47 and further through the differential link 46 starts with the signal one-shot 45, which resets the registers 36 to the initial state, provided that there is an enabling signal from the output of the aperiodic link 44, the task which shift in time the potential of the recording resolution coming to the input of the aperiodic link 44, since the one-shot 45 produces pulses of resetting the registers 36 both along the front and rear edges of the potential recording resolution. The registers 36 are reset only at the beginning of the recording, since after the zone has finished recording, unit 2 analyzes the state of registers 36, and if the track is odd, an error is recorded when recording the zone that goes to one of the inputs of the OR element 23, then through the amplifier 22 and element 21 in computer 1 to make a decision by mistake. The second input of element OR 23 receives an error signal from standard external devices of computer 1.

С выходов регистров 36 сигналы поступают через элемент ИЛИ 37 на вход элемента И 41 и сигнал Ошибка прохойит только в том случае, когда на выходе элемента НЕ 39 будет 1,т.е. когда на вход этого элемента не поступает сигнал Движение с элемента И 24. Следовательно, блок 2 анализирует , есть ли ошибка хот  бы по одной записанной дорожке в момент останова накопител  6. С-выхода элемента И 41 сигнал поступает на вход усилител  52 и далее на пульт управлени  и индикации, предназначенный дл  автоматической и ручной работы Устройства с ЭВМ и дл  фиксации информации . Одновременно с выхода элемента И 41 сигнал поступает на элемент НЕ 40 и через усилитель 49 предварительный усилитель 50, усилитель 51 - на вход элемента ИЛИ 23 и далее через усилитель 22 и элемент НЕ 21 электронно-вычислительной машины вFrom the outputs of registers 36, signals are received through the element OR 37 to the input of the element AND 41 and the error signal prohoyit only in the case when the output of the element NOT 39 is 1, i.e. when the input of this element does not receive a signal. Movement from element AND 24. Therefore, block 2 analyzes whether there is an error on at least one recorded track at the moment the drive 6 stops. From the output of element AND 41, the signal goes to the input of amplifier 52 and further to control and display unit for automatic and manual operation of devices with a computer and for recording information. At the same time, from the output of the element AND 41, the signal enters the element HE 40 and through the amplifier 49 the pre-amplifier 50, the amplifier 51 to the input of the element OR 23 and then through the amplifier 22 and the element HE 21 of the electronic computer in

ЭВМ 1.Computer 1.

Таким образом, предлагаемое изобретение обеспечивает- вывод информации из ЭВМ на носитель информации при меньших аппаратурных затратах по сравнению с известным.Thus, the invention provides for the output of information from a computer to an information carrier at a lower instrumental cost than the known one.

Claims (4)

1.- Устройство дл  вывода информации , содержащее блок обмена, блок согласовани ,блок управлени ,блок синхронизации, блок контрол  и накопитель , причем группы входов и выходов блока обмена  вл ютс  соответствукхдими группами управл ющих входов и выходов устройства, а первый и второй выходы подключены соответственно к первому и второму входам блока управлени , третий вход которого соединен с первым выходом блока синхронизации , а четвертый вход и первый выход - соответственно с первыми входом и выходом накопител , вторым входом подключенного к первому выходу блока согласовани , вход которого  вл етс  информационным входом устройства , а второй выход соединен с первым входом блока контрол , о т л и чающеес  тем, что, с целью сокращени  аппаратурных затрат первый и второй входы блока обмена подключены соответственно к второму выходу блока управлени  и первому выходу блока контрол , второй, третий и четвертый входы и второй выход которого соединены соответственно с первым и третьим выходами блока управлени , вторым выходом накопител  и индикаторным выходом устройства, третий и четвертый выходы блока управлени  подключены соответс гвенно к третьему и четвертому входам накопител , а п тый, шестой, седьмой и восьмой входы - соответственно к второму выходу блока синхронизации,второму выходу блока согласовани  и третьему и четвертому выходам накопител .1.- A device for outputting information comprising an exchange unit, a matching unit, a control unit, a synchronization unit, a control unit and a store, the input and output groups of the exchange unit are corresponding groups of control inputs and outputs of the device, and the first and second outputs are connected respectively, to the first and second inputs of the control unit, the third input of which is connected to the first output of the synchronization unit, and the fourth input and the first output, respectively, to the first input and output of the storage device, the second input is connected the output of the matching unit, the input of which is the information input of the device, and the second output connected to the first input of the monitoring unit, so that, in order to reduce the hardware costs, the first and second inputs of the exchange unit are connected respectively to the second output the control unit and the first output of the control unit, the second, third and fourth inputs and the second output of which are connected respectively to the first and third outputs of the control unit, the second output of the accumulator and the indicator output of the device, rety and fourth outputs of the control unit sootvets Gwen connected to third and fourth inputs of the accumulator, and a fifth, sixth, seventh and eighth inputs - respectively to the second output of the synchronization unit, the second output matching block and the third and fourth outputs of the accumulator. 2.Устройство по п. 1, отличающеес  тем, что блок обмен содержит формирователь сигнала обращени , включающий первые элементы И2. The device according to claim 1, characterized in that the exchange unit comprises a reverse signal conditioner including the first elements AND и НЕ и регистр обращени , выход которого  вл етс  первым выходом блока, а первый вход соединен с выходом первого элемента И, первым входом подключенного к выходу первого элемента НЕ, формирог-атель сигнала пуска, включающий второй элемент И, выходом подключенный к первому входу первого элемента ИЛИ, а первым входом - к первому входу блока, формирователь сигнала конца работы,включающий третий элемент И, подключенный выходом через первый усилитель к второму выходу блока, и формирователь сигнала ошибки, включающий второй элемент ИЛИ, первый вход которого  вл етс  вторьдал входом блока, а выход соедине через второй усилитель с входом второго элемента НЕ, причем вход первог элемента НЕ, вторые и третьи входы первого элемента и и регистра обращени , вторые входы второго элемента И,первого и второго элементов ИЛИ и три входа третьего элемента И  вл ютс  соответствующими входами из группы входов блока, выходы первого элемента ИЛИ и второго элемента НЕ  вл ютс  соответствукнцими выходами из группы выходов блока.and NOT and the access register, the output of which is the first output of the block, and the first input is connected to the output of the first element AND, the first input connected to the output of the first element NOT, the start signal of the start signal, which includes the second element AND, the output connected to the first input of the first element OR, and the first input - to the first input of the block, the driver of the end of work signal, including the third element AND connected by the output through the first amplifier to the second output of the block, and the driver of the error signal, including the second element OR, first whose input is the second input of the block, and the output is connected through the second amplifier to the input of the second element NOT, the input of the first element is NOT, the second and third inputs of the first element and the register of registers, the second inputs of the second element AND, the first and second elements OR and the three inputs of the third element AND are the corresponding inputs from the group of inputs of the block, the outputs of the first element OR and the second element are NOT the corresponding outputs from the group of outputs of the block. 3.Устройство по п. 1, отличающеес  тем, что блок управлени  содержит три регистра, первые входы которых соединены с 1иестым входом блока, четыре элемента И, элемент задержки и три усилител , причем первый и второй входы первого элемента И подключены соответственно к выходу пер вого, регистра и через первый усилитель к второму входу блока, а выход - к второму входу второго регистра, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с седьмым входом блока третий вход - через второй усилитель с первым входом блока, а выход - с первым выходом блока и через элемент задержки с третьим выходом блока и первым входом третьего элемента И, вторыг- входом и выходом соединенного соответственно с п тым входом блока и четвертым выходом блока, второй вход первого регистра подключен к восьмому входу блока, второй и третий входы третьего регистра подключены соответственно к четвертому входу блока и через третий усилитель к четвертому выходу блока, и четвертый вход и выход - соответственно к выхо-; ду и входу четвертого элемента И, второй вход и выход которого  вл ютс  соответственно третьим входом блока и вторым выходом блока. 3. The device according to claim 1, characterized in that the control unit contains three registers, the first inputs of which are connected to the first input of the unit, four elements AND, a delay element and three amplifiers, the first and second inputs of the first element AND being connected respectively to the output of the first register, and through the first amplifier to the second input of the unit, and the output to the second input of the second register, the output of which is connected to the first input of the second element I, the second input of which is connected to the seventh input of the unit, the third input through the second amplifier to the first input block, and the output with the first output of the block and through the delay element with the third output of the block and the first input of the third element I, the input and output connected to the fifth input of the block and the fourth output of the block, the second input of the first register is connected to the eighth input block, the second and third inputs of the third register are connected respectively to the fourth input of the block and through the third amplifier to the fourth output of the block, and the fourth input and output - respectively to the output; and the input of the fourth element, And, the second input and output of which are, respectively, the third input of the block and the second output of the block. 4. Устройство по п. 1, отличающеес  тем, что блок контрол  содержит группу регистров,группу усилителей-формировате.лей, соединенных входами с четвертым входом блока, а выходами - с информационными входс1ми соответствующих регистров группы, выходы которых подключены к соответствующим входам первого элемента ИЛИ, выход которого подключен к первому входу элемента И, второй вход которого соединен через первый элемент НЕ с вторым входом блока, а выход - с входом второго элемента НЕ и через первый усилитель с вторым выходом блока, выход второго элемента НЕ соединен через узел усилителей с первым выходом блока,управл ющие входы регистров группы подключены к выходу второго элемента ИЛИ, первый вход которого  вл етс  первым входом блока, а второй через узел задержки подключен к третьему входу блока. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 385276, кл, G 06 F 3/04, 1968. 2,Дроздов Е.А. и др. Электронновычислительные машины единой серии. М. , Машиностроение, 1976, с. 392394 (прототип).4. The device according to claim 1, characterized in that the control unit contains a group of registers, a group of amplifiers, which are connected to the fourth input of the unit, and the outputs to the information inputs of the corresponding group registers whose outputs are connected to the corresponding inputs of the first element OR, the output of which is connected to the first input of the element AND, the second input of which is connected through the first element NOT to the second input of the unit, and the output to the input of the second element NOT through the first amplifier to the second output of the unit, the output of the second a NOT element is connected via amplifier node to the first output unit, control inputs of the group of registers connected to the output of the second OR gate whose first input is the first input unit and the second node is connected via a delay to the third input block. Sources of information taken into account in the examination 1. USSR author's certificate 385276, class G 06 F 3/04, 1968. 2, Drozdov EA and others. Electronic computing machines of a uniform series. M., Mechanical Engineering, 1976, p. 392394 (prototype).
SU792840023A 1979-11-16 1979-11-16 Information output device SU857964A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792840023A SU857964A1 (en) 1979-11-16 1979-11-16 Information output device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792840023A SU857964A1 (en) 1979-11-16 1979-11-16 Information output device

Publications (1)

Publication Number Publication Date
SU857964A1 true SU857964A1 (en) 1981-08-23

Family

ID=20859376

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792840023A SU857964A1 (en) 1979-11-16 1979-11-16 Information output device

Country Status (1)

Country Link
SU (1) SU857964A1 (en)

Similar Documents

Publication Publication Date Title
US3311891A (en) Recirculating memory device with gated inputs
SU857964A1 (en) Information output device
US3001180A (en) Data revolving
US4553177A (en) Method and apparatus for recording data
SU613402A1 (en) Storage
SU1762310A1 (en) Device for information output
SU855649A1 (en) Data input device
SU543960A1 (en) Device for displaying information
SU562862A1 (en) Device for indicating magnetite tape
SU862196A1 (en) Device for recording code information onto magnetic tape
RU1795558C (en) Device for data input and output
SU917201A1 (en) Device for reproducing digital information signals
SU1596341A1 (en) Computer to computer interface
SU777689A1 (en) Device for reproducing multichannel pulse information from magnetic carrier
SU1396147A1 (en) Device for interfacing a computer with peripherals
SU1112368A1 (en) Device for processing information
SU723672A1 (en) Device for marking and retrieval information on magnetic tape
SU1180908A1 (en) Device for exchanging data between internal storage and peripheral device
SU886057A1 (en) Frequency pulse memory
SU868998A1 (en) Device for shaping selector pulses
SU1019431A1 (en) Magnetic disk memory data input-output device
SU1638733A1 (en) Device for searching information on tape record medium
SU1513520A1 (en) Stack
SU1179309A1 (en) Information input device
SU1569841A1 (en) Device for interfacing processor and memory