SU855937A1 - Синхроннй демодул тор - Google Patents
Синхроннй демодул тор Download PDFInfo
- Publication number
- SU855937A1 SU855937A1 SU792730170A SU2730170A SU855937A1 SU 855937 A1 SU855937 A1 SU 855937A1 SU 792730170 A SU792730170 A SU 792730170A SU 2730170 A SU2730170 A SU 2730170A SU 855937 A1 SU855937 A1 SU 855937A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- voltage
- rectifier
- output
- wave
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
(54) СИНХРОННЫЙ ДЕМОДУЛЯТОР
Изобретение относитс к радиоизмерительной технике и может быть использовано в измерительных приборах и системах централизованлого контрол и сбора информации .
Известны устройства, содержаш.ие суммируюндие усилители и однополупериодные выпр мители, реализованные на операционных усилител х с резисторами и диодами в цепи обратной св зи 1 и 2.
Однако в структуре данных схем необходимы усилители, в которых используютс как инвертируюп ий, так и неинвертирующий входы, что в р де случаев затрудн ет балансировку нул и приводит к дополнительным ошибка.м. Кро.ме того, если к точности демодул тора гфедъ вл ютс высокие требовани , то вспомогательное напр жение, примен емое с целью компенсации в схемах, имеющих только инвертирующие усилители, а также опорное напр жение, должны быть строго посто нны.ми или иметь изменени одного характера и одинаковой величины.
Известен синхронный демодул тор, содержащий однополупериодные выпр мители входного и опорного сигналов противополож ной пол рности и весовой сумматор, первый
и второй входы которого соответственно соединены с источником входного сигнала и с выходом однополупериодного выпр мител входного сигнала 3.
Однако данное устройство имеет узкий динамический диапазон и низкую точность детектировани .
Цель изобретени - раещирение динамического диапазона и повышение точности детектировани .
Дл достижени цели в синхронный де )0 модул тор, содержащий однополупериодные выпр мители входного и опорного сигналов противоположной пол рности и весовой сумматор, первый и второй входы которого соответственно соединены с источником входного сигнала н с выходом однополупериод15 ного выпр мител входного сигнала, введен дополнительный однополупериодный выпр митель входного сигнала, второй вход которого подключен к выходу однополупериодного выпр мител опорного сигнала, а выход соединен с третьим входом весового су.мма20 тора, при этом пол рность дополнительного однополупериодного выпр мител входного сигнала выбрана аналогично пол рности однополупериодного выпр мител опорного
сигнала, а между выходом однополупеэиодного выпр мител опорного сигнала и вторым входом однополупериодного выпр митеJiH входного сигнала включен инвертор. I На фиг. 1 приведена структурна схема |1редлагаемого демодул тора; на фиг. 2 -эпюры , по сн ющие его работу.
Синхронный демодул тор содержит однополупериодный выпр митель 1 опорного сигнала, однополупериодный выпр митель 2 входного сигнала, дополнительный, одпополупериодный выпр митель 3 входно|-о сигнала, инвертор 4, весовой сумматор 5.
Устройство работает сле ующи.м образом.
Дл функционировани устройства не обходимо условие/иоп/. j. Выпр мленное опорное напр жение U ; с выхода вы;пр мител 1 и входное напр жение Уву (фиг. 2 а, б) поступает на вход донолнитель ного выпр мител 3 входного сигнала. Отличное от нул нанр жение LU на выходе выпр мител 3 по вл етс лигиь в мо.мент времени, когда сумма напр жений U i и UBX меньше нул . Поэтому, когда фазы опорного LJon и входного UBX напр жений сов,адают, выходное напр жение U4 дополнительного выпр мител 3 входного сигнала равно нулю в любой период времени (фиг. 2 а), а когда фазы опорного Uon и входного Ijsx напр жений отличаютс на 180°, на выходе выпр мител 3 по вл ютс положительные полуволны напр жени U4 (фиг. 26). Отличное от нул напр жение IJg на входе выпр мител 2 возникает тогда, когда сумма
и а болыпе НУЛЯ. Это
.напр жений UBX
происходит в первом полупериоде, когда :опорное Ucn и входное U&t напр жени :Синфазны (фиг. 2 а). В этом случае на выходе выпр мител по в.л ютс отрицательные полуволны входного напр жени Us, а в случае, когда фазы огюрного IJofi и входного UBX напр жений отличаетс ма 180°, то напр жение Us равно нулю (фиг. 2 б)
На сумматоре 5 складываютс удвоенные напр жени UJH U4C входным напр жением UBV , причем пол рность напр жений Ua и U4 противоположна пол рности 1 ходпого напр жени ивх(фиг. 2 о, б). В результате на выходе сумматора 5 получаетс двухполупериодное выпр мленное напр жение Свых, причем амплитуда eio равна
а.мплит де входного напр же)и .
Таким образом, динамический диапазон выходного напр жени предлагаемого . ,-тройств вдвое боль.ше. чем у известн(го, и равен динамическо.му диапазону используемых в устройстве операционных усилителей . Кроме того, опорное напр жение не вли ет на амплитуду выходного напр жени устройства. Все это приводит к повышению точности и р азрешаюшей способности устройства .
Claims (3)
1.Creincr г. Dekomposi lion phasenemptindlicher S 4ichrondcrTKidiia:ore:;. « iessen-Steaern-Rcgeln , 1976, 2,
2.Creinen li. SchHiti;a en гиг pnasenenipfindiicher Glciciiricirruiig. «Radio Fernsehe Elektronik, 1976. ЛЬ Б - 6.
3.Патент ГДР ЛУ 117777 кл. И 03 D 3/06, опублик. 20.01.76 ( npoTOTini i.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792730170A SU855937A1 (ru) | 1979-02-26 | 1979-02-26 | Синхроннй демодул тор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792730170A SU855937A1 (ru) | 1979-02-26 | 1979-02-26 | Синхроннй демодул тор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU855937A1 true SU855937A1 (ru) | 1981-08-15 |
Family
ID=20812472
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792730170A SU855937A1 (ru) | 1979-02-26 | 1979-02-26 | Синхроннй демодул тор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU855937A1 (ru) |
-
1979
- 1979-02-26 SU SU792730170A patent/SU855937A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB2095064A (en) | Level-crossing point detection circuit | |
US4868497A (en) | Determining angular velocity from two quadrature signals by squaring the derivative of each signal and taking the square root of the sum | |
KR840006410A (ko) | 디지탈 이동 검출장치 | |
JPS63113361A (ja) | 高精度タコメータ回路 | |
SU855937A1 (ru) | Синхроннй демодул тор | |
JPS63179262A (ja) | 連続波周波数変換器用の逆相分検出装置 | |
US3121843A (en) | Diode bridge phase detector | |
US3771063A (en) | Bi-polar phase detector | |
US3793592A (en) | Phase sensitive demodulator | |
US2696582A (en) | Phase sensitive rectifier | |
US3368411A (en) | Means for compensation of misalignment errors in a gyroscope | |
US2887636A (en) | Gyroscopic apparatus servosystem | |
US3109939A (en) | Quadrature eliminator and selectrive lag circuit using a single rectifier ring and half wave discriminator modulator action | |
EP0109076A2 (en) | Speed control apparatus of polyphase induction motors | |
JPS60156285A (ja) | 直流モータ用回転数調整回路 | |
US3384805A (en) | Rms measuring circuit | |
US3911291A (en) | AC to absolute value linear converter | |
US4093903A (en) | Apparatus for extending the linear signal range of a rotary transformer type device | |
US3364429A (en) | Demodulator circuit including complementary transistors and means for applying forward and cutoff bias | |
JPS5965771A (ja) | 電流検知回路 | |
US3417338A (en) | Phase-sensitive gated switching means | |
SU1067587A1 (ru) | Синхронный демодул тор | |
US3612917A (en) | Control circuit for compensating for power variations utilizing controlled multipliers or dividers | |
US2418306A (en) | Differential servo system | |
US3896301A (en) | Solid state dc times ac multiplier |