Изобретение относитс к электроизмерительной технике, а точнее к устройствам, измер ющим амплитуду импульсного напр жши , и может примен тьс в радиотехнических установках различного назначени . По основному авт. св. N 662875 известны пиковые детекторы, содержащие дифференциальный усилитель, повторитель, диодно-конденсаторную чейку, входом соединезщую с выходом усилител , выходом - с входом повто рител , дополнительный дифференциальный усилитель, диод и резистор, причем нёинвертирующш вход дополнительного усилител соединш с выходом пикового детектора,. инверти рующий вход дополнительного усилител соеди нен с выходом усилтел , анод диода соедине с выходом дополшпельного усилител , а катод - с неинвертирукнцим входом усилител , соединенным также через резистор с входом пикового детектора 1. Недостатком известных устройств вл етс больша инерционность при уменьшении ампли туды входных импульсов, что уменьшает быстродействие . Цель изобретени - повышение быстродействи . Поставленна цель достигаетс тем, что в пиковый детектор, содержащий повторитель напр жени , дифференциальный усилитель посто нного тока, выход которого соединен с инвертирующим входом усилител , диодно-конденсаторную чейку, вход которой соединен с выходом усилител , а выход - с входом повторител напр жени ,. дополнительньш дифференциальный усилитель посто нного тока, диод и резистор, причем неинверткрующий вход дополнительного усилител соединен с выходом пикового детектора, инвертирующий вход дополнительного усилител соединен с выходом усилител , анод диода соединен с выходом дополнительного усилител , а катод - с неиивертирующим входом усилител , соединенным также через резистор с входом пикового детектора, введены резнстивный делитель, амплитудный- выпр митель, разр дный блок и элемент сравнени с усилением, первый вход которого подключен к щине входных сйг . налов, вторсж вход - к выходу резистивного делител , подсоединенного к выходу повтори .тел , а выход - через последовательно соединенные амплитудный выпр митель и разр д ный блок к входу повторител . На чертеже представлена блок-схема предлагаемого устройства. Пиковый детектор содержит последовательно соединенные основной усилитель 1, диодноконденсаторную запоминающую чейку 2 и повторитель 3 напр жени . К выходам основного усилител I и повторител 3 подключены входы дополнительного усилител 4, выход ко рого через диод 5 и резистор 6 подключен к первому входу элемента сравнени с усилением 7, выходом подключенного через последовательно соединенные амплитудный выпр митель 8 и разр дный блок 9 к входу повто рител 3, а второй вход - к выходу резисти иого делител Ю. В установившемс режиме импульсы полож тельной пол рности с посто нной амплитудой поступают на вход пикового детектора. Конденсатор запоминающей чейки 2 зар жен, а выходное напр жение пикового детектора с определенной погрешностью равно амплитуде входных импульсов пикового детектора. На элемент сравнени с усилением 7 поступают входные импульсы и часть выходного напр же ни амплитудного детектора с резистивного делител 10. Коэффициент делени резистивного делител 10 выбран таким, чтобы в уст новившемс режиме напр жение на выходе резистивного делител 10 было всегда меньше амплитуды входного импульса детектора на незначительную величину. Тогда на выходе элемента сравнени с усилением 7 в установившемс режиме будут присутствовать усиленные разностные импульсы отрицательной пол рности. Эти импульсы поступают на мало инерционный амплитудный выпр митель 8, с в хода которого отрицательное напр жение поступает на разр дный блок 9 и запирает транзистор цепи разр да. Таким образом, разр дный блок 9 в установившемс режиме не будет вли ть на работу собственно детектора. Если в какой-то момент времени амплитуда входных импульсов детектора увеличитс , то произойдет быстрый зар д конденсатора запоминающей чейки 2 через малое выходное сопротивление основного усилител 1. Транзистор разр дного блока 9 в это врем также закрыт и цепь разр да не оказывает вл ние на процесс зар да. Через некоторое вре м устанавливаетс новое состо ние равновеси . При уменьшении амплитуды входных импульсов , в первый момент времени величина напр жени , подаваемого с резистивного делит л 10, превышает амплитуду входных импуль 34 coB. Тогда импульсы на выходе элемента сравнени с усилением 7 отсутствуют. Конденсатор амплитудного вьшр мИтел 8 быстро разр жаетс и отрицательное напр жение на выходе амплитудного выпр мител 8 быстро снижаетс практически до нул . Дл быстрого разр да конденсатора амплитудного выпр мител 8 величина его емкости беретс на несколько пор дков ниже величины емкости конденсатора запоминающей чейки 2. При этом уровень пульсаций выходного напр жени амплитудного вьшр мител 8 получаетс высоким, но это допустимо, поскольку не увеличиваетс уровень пульсаций выходного напр жени детектора, в то же врем как быстродействие детектора существенно повышаетс . При отсутствии отрицательного напр жени на выходе амплитудного выпр мител 8, транзистор разр дного блока 9 открываетс и происходит быстрый разр д конденсатора запоминающей чейки 2 через открытый транзистор до нового уровн напр жени , определ емого амплитудой входных импульсов детектора. При достижении равенства выходным напр жением детектора нового значени амплитуды входных импульсов, разр д конденсатора запоминающей чейки 2 прекращаетс , так как на выходе элемента сравнени с усилением 7 по вл ютс импульсы отрицательной пол рности и практически с первым же импульсом на выходе амплитудного вьшр мител 8 по вл етс отрицательное напр жение , которое запирает транзистор разр дного блока 9, прекраща разр д конденсатора запоминающей чейки