SU843208A1 - Устройство дл задержки импульсов - Google Patents

Устройство дл задержки импульсов Download PDF

Info

Publication number
SU843208A1
SU843208A1 SU792819516A SU2819516A SU843208A1 SU 843208 A1 SU843208 A1 SU 843208A1 SU 792819516 A SU792819516 A SU 792819516A SU 2819516 A SU2819516 A SU 2819516A SU 843208 A1 SU843208 A1 SU 843208A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
pulses
pulse
Prior art date
Application number
SU792819516A
Other languages
English (en)
Inventor
Эдуард Викторович Баркин
Original Assignee
Предприятие П/Я В-8574
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8574 filed Critical Предприятие П/Я В-8574
Priority to SU792819516A priority Critical patent/SU843208A1/ru
Application granted granted Critical
Publication of SU843208A1 publication Critical patent/SU843208A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ ИМПУЛЬСОВ
Изобретение относитс  к радиотехнике и может быть использовано в генераторах импульсных сигналов и источниках временных сигналов. Известно устройство дл  задержки импульсов, содержащее линию задержки два триггера и элемент совпадени  Однако известное устройство характеризуетс  недостаточной стабильностью . Цель изобретени  - повышение стабильности . Дл  достижени  указанной цели в устройстве дл  задержки импульсов, .содержащем линию задержки, два триггера , выход первого из которых подключен ко входу второго, подключенно . го выходом ко входу элемента совпадени , выход линии задержки, подключенной вх.одами к клемме тактовых импульсов и клемме управлени , соедине со вторым входом элемента совпадени , другой выход линии задержки соединен со вторым входом второго триг гера и первым входом первого триггера , второй вход которого подключен к клемме .входных импульсов. На фиг.1 изображена функциональна  схема предлагаемого устройства; на фиг.2 - диаграммы, иллюстрирующие его работу. Предлагаемое устройство (фиг.1) содержит электрически регулируемую линию 1 задержки, отвод от которой соединен с первыми входами- триггеров 2 и 3, а ее выход соединен с первым входом элемента 4 совпадени , второй вход которого соединен с выходом триггера 2, а втрой вход триггера 2 соединен с .выходом триггера 3, кроме .того, вход линии 1 задержки соединен с клеммой тактовых импульсов (не- показан ) , вход устройства соединен со вторым входом триггера 3, а выход устройства соединен с выходом элемента 4 совпадени . Устройство работает следующим образом .
При отсутствии входного импульса тактовые импульсы перевод т триггер 3 в состо ние, при котором триггер 2 запрещает прохождение тактовых импульсов на выход элемента совпадени  4. С приходом входного импульса триггер 3 измен ет свое состо ние и разрешает перемену состо ни  триггера 2 в момент прихода тактового импульса, который одновременно возвращает триггер 3 в исходное состо ние. Импульс с триггера 3 разрешает переход триггера 2 в исходное состо ние, в которое он возвращаетс  в момент следующего тактового импульса. На выходе триггера 2 формируетс  импульс, длительность которого равна периоду тактовых импульсов . В момент совпадени  тактовых импульсов и импульса триггера 2 на выходе элемента совпадени  4 по вл етс  импульс, задержанный относительно входного на врем , определ емое линией 1 задержки, задержка которой может регулироватьс  известными способами . .
Положительный эффект достигаетс  за счет переноса электрически регулируемой линии задержки из цепи входных импульсов в цепь тактавьгх и ис /7/ra /iewe
Такт
-7
пользовани  тактовых импульсов стабильной амплитуды , частоты и скважности , синхронных с входными импульсами .

Claims (1)

1. Авторское свидетельство СССР № 267680, кл. Н 03 К 5/153, 19.09.68. (прототип).
Г
Вы}(од
фцг.1 бход Тант - -П гп
г
BbDioff
II. г
Фиг. 2 ГП Г , m f-1 1 ,f
SU792819516A 1979-08-30 1979-08-30 Устройство дл задержки импульсов SU843208A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792819516A SU843208A1 (ru) 1979-08-30 1979-08-30 Устройство дл задержки импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792819516A SU843208A1 (ru) 1979-08-30 1979-08-30 Устройство дл задержки импульсов

Publications (1)

Publication Number Publication Date
SU843208A1 true SU843208A1 (ru) 1981-06-30

Family

ID=20850571

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792819516A SU843208A1 (ru) 1979-08-30 1979-08-30 Устройство дл задержки импульсов

Country Status (1)

Country Link
SU (1) SU843208A1 (ru)

Similar Documents

Publication Publication Date Title
SU843208A1 (ru) Устройство дл задержки импульсов
SU785979A1 (ru) Селектор импульсов по периоду следовани
SU663084A1 (ru) Врем -импульсный многоустойчивый элемент
SU815887A1 (ru) Устройство дл контрол последова-ТЕльНОСТи иМпульСОВ
SU718909A1 (ru) Импульсно-фазовый дискриминатор
SU450320A1 (ru) Мультивибратор
SU1265983A1 (ru) Селектор импульсов по частоте следовани
RU1800596C (ru) Генератор импульсов
SU945969A1 (ru) Реле времени
SU1370722A1 (ru) Частотно-фазовый дискриминатор
SU585513A1 (ru) Генератор псевдослучайных последовательностей импульсов
SU646434A1 (ru) Устройство дл дискретного сдвига фаз импульсов
SU1262687A1 (ru) Формирователь частотно-модулированных сигналов
SU725215A1 (ru) Устройство дл задержки импульсов
SU748883A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1372604A1 (ru) Генератор импульсов
SU1307560A1 (ru) Устройство дл тактовой синхронизации и выделени пачки импульсов
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU553740A1 (ru) Генератор импульсов
SU765970A1 (ru) Четырехтактный распределитель импульсов дл управлени шаговым двигателем
SU568192A1 (ru) Устройство дл формировани случайного синхронного телеграфного сигнала
SU1354395A2 (ru) Мультивибратор
SU627419A1 (ru) Преобразователь частоты
SU544124A1 (ru) Цифровой дифференциальный широтно-импульсный модул тор
JPS5441248A (en) Power source synchronizing timign set up circuit