SU841049A1 - Storage cell for shift register - Google Patents

Storage cell for shift register Download PDF

Info

Publication number
SU841049A1
SU841049A1 SU792819311A SU2819311A SU841049A1 SU 841049 A1 SU841049 A1 SU 841049A1 SU 792819311 A SU792819311 A SU 792819311A SU 2819311 A SU2819311 A SU 2819311A SU 841049 A1 SU841049 A1 SU 841049A1
Authority
SU
USSR - Soviet Union
Prior art keywords
shift register
memory cell
storage cell
flip
drs
Prior art date
Application number
SU792819311A
Other languages
Russian (ru)
Inventor
Сергей Александрович Киселев
Original Assignee
Всесоюзный Научно-Исследовательскийинститут Охраны Труда Вцспс
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Научно-Исследовательскийинститут Охраны Труда Вцспс filed Critical Всесоюзный Научно-Исследовательскийинститут Охраны Труда Вцспс
Priority to SU792819311A priority Critical patent/SU841049A1/en
Application granted granted Critical
Publication of SU841049A1 publication Critical patent/SU841049A1/en

Links

Description

(54) ЯЧЕЙКА ПАМЯТИ ДЛЯ РЕГИСТРА СДВИГА(54) MEMORY CELL FOR SHIFT REGISTER

1one

Изобретение относитс  к вычислительной и цифровой измерительной технике и м:ожет быть применено при конструировании различных устройств и приборов, в которых необходимо осуществить преобразование информации.The invention relates to computational and digital measurement technology and may be used in the design of various devices and devices in which information conversion is necessary.

Известен регистр сдвига, содержащий в каждом разр де RS-триггер и три элемента И, щину передачи пр мого и обратного кода. Этот регистр сдвига осуществл ет сдвиг информации и ее обработку, например сложение 1.A shift register is known, containing in each bit an RS trigger and three AND elements, a forward and reverse transfer transmission block. This shift register shifts the information and its processing, for example, addition 1.

Однако он не позвол ет производить умножение двоично-дес тичных чисел.However, it does not allow multiplication of binary-decimal numbers.

Наиболее близкой по технической сущности к предлагаемой  вл етс   чейка пам ти дл  однофазного регистра сдвига, выполненна  на D-триггерах с внутренней задержкой 2.The closest in technical essence to the present invention is a memory cell for a single-phase shift register, made on D-triggers with an internal delay 2.

Недостаток известной  чейки пам ти - трудность осуществлени  операции умножени  в двоично-дес тичном коде 8- 4-2-1.The lack of a known memory location is the difficulty of performing a multiply operation in binary-decimal code 8-4-2-1.

Цель изобретени  - расширение функциональных возможностей  чейки пам ти за счет обеспечени  операции умножени  чисел в двоично-дес тичном коде.The purpose of the invention is to expand the functionality of a memory cell by providing an operation of multiplying numbers in a binary-tenth code.

Поставленна  цель достигаетс  тем, что в  чейку пам ти дл  регистра сдвига, содержащую последовательно соединенные по D-входам RS-триггера и DRS-триггеры и тактовую щину, введены элементы И и дещифраторы , выходы первого из которых соединены с R- и S- входами DRS-тJ)игrepoв, первые входы первого дещифратора подключены к пр мым и инверсным выходам RSтриггера и DRS-триггеров, выходы второго дешифратора соединены с одними из входов элементов И, другие входы которых подсоединены к тактовой шине, выход первого элемента И соединен с С-входами DRS-триггеров и первым выходом  чейки пам ти, выход второго элемента И соединен со вторым входом первого дешифратора и вторым выходом  чейки пам ти, инверсные выходы This goal is achieved by the fact that AND elements and decryptors are entered in series in the memory cell for the shift register containing the RS flip-flop and DRS flip-flops and clock bar serially connected, the outputs of the first of which are connected to the R- and S- inputs DRS-tJ) players, the first inputs of the first descrambler are connected to the direct and inverse outputs of the RS trigger and the DRS triggers, the outputs of the second decoder are connected to one of the inputs of the And elements, the other inputs of which are connected to the clock bus, the output of the first element And are connected to the C- DRS Trigger Inputs and the first output of the memory cell, the output of the second element And is connected to the second input of the first decoder and the second output of the memory cell, inverse outputs

5 RS-триггера и DRS-триггеров соединены со входами второго дешифратора.5 RS-flip-flops and DRS-flip-flops are connected to the inputs of the second decoder.

На чертеже представлена функциональна  схема пред тагаемой  чейки пам ти.The drawing shows a functional diagram of a tagged memory cell.

00

Схема coдep5kит RS-триггер I, DRS-триггеры 2, 3 и 4, дешифраторы 5 и 6, элементы И 7 и 8, RS-триггер 9 последующей  чейки пам ти, тактовую шину 10, выходы первого дешифратора 11 -16, пр мые и инверсные выходы триггеров 17-24.Coderp5kit RS-flip-flop I, DRS-flip-flops 2, 3 and 4, decoders 5 and 6, And 7 and 8 elements, RS-flip-flop 9 of the next memory cell, clock bus 10, the outputs of the first decoder 11 -16, direct and inverse outputs of triggers 17-24.

Ячейка пам ти функционирует следующим образом.The memory cell operates as follows.

Пусть в  чейке пам ти находитс  число в двоично-дес тичном коде 8-4-2-1. В том случае, если дешифратор 6 реализует функцию §-4 «8-4-2-1 и имеет единичный сигнал на пр мом выходе, тактовый импульс через элемент И 7 проходит на R-вход RSтриггеров 2-4 и производит сдвиг числаLet the memory cell contain a number in the 8-4-2-1 binary-decimal code. In the event that the decoder 6 implements the function §-4 "8-4-2-1 and has a single signal at the direct output, the clock pulse through the And 7 element passes to the R input of the RS triggers 2-4 and shifts the number

Использование алементов И и дешифраторов в  чейке пам ти обеспечивает возможность умножени  чисел в двоично-дес тичном коде 8-4-2-1 на 2, что позвол ет упростить техническое решение схемы преобразовани  информации.The use of alements And and decoders in the memory cell allows multiplication of numbers in the 8-4-2-1 binary-decimal code by 2, which allows to simplify the technical solution of the information conversion circuit.

Claims (2)

1.Грицевский П. М. и др. Основы автоматики , импульсной и вычислительной техники . М., «Советское радио, 1979, с. 160-1. Gritsevsky PM and others. Fundamentals of automation, pulse and computer technology. M., “Soviet Radio, 1979, p. 160- 163.163. 2.Букреев И. Н. и др Микроэлектронные схемы цифровых устройств М., «Советское радио, 1975, с. 140 (прототип).2. Bukreev I.N., and others Microelectronic circuits of digital devices M., “Soviet Radio, 1975, p. 140 (prototype).
SU792819311A 1979-09-20 1979-09-20 Storage cell for shift register SU841049A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792819311A SU841049A1 (en) 1979-09-20 1979-09-20 Storage cell for shift register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792819311A SU841049A1 (en) 1979-09-20 1979-09-20 Storage cell for shift register

Publications (1)

Publication Number Publication Date
SU841049A1 true SU841049A1 (en) 1981-06-23

Family

ID=20850488

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792819311A SU841049A1 (en) 1979-09-20 1979-09-20 Storage cell for shift register

Country Status (1)

Country Link
SU (1) SU841049A1 (en)

Similar Documents

Publication Publication Date Title
US4489393A (en) Monolithic discrete-time digital convolution circuit
US4369500A (en) High speed NXM bit digital, repeated addition type multiplying circuit
US4387294A (en) Shift register-latch circuit driven by clocks with half cycle phase deviation and usable with a serial alu
SU841049A1 (en) Storage cell for shift register
US3373269A (en) Binary to decimal conversion method and apparatus
SU1265762A1 (en) Multiplying device
ES8201342A1 (en) Serial-parallel-serial CCD memory system with fan out and fan in circuits.
JPS5748141A (en) Address conversion system
SU435519A1 (en) BINARY AND DECIMAL BINARY AND REVERSE CONVERTER
SU594530A1 (en) Shift register storage cell
SU888110A1 (en) Secuential multiplying device
RU2054709C1 (en) Device for multiplication of numbers represented in position code
SU841051A1 (en) Storage cell for shift register
SU968809A1 (en) Adding device
SU1262733A2 (en) Binary-coded decimal number-to-binary number converter
SU920710A1 (en) Serial adder
SU1162040A1 (en) Digital accumalator
SU491950A1 (en) Binary arithmetic unit
SU491129A1 (en) Device for raising binary numbers to the third degree
SU1215162A1 (en) Digital sinusoidal signal generator
SU480081A1 (en) Digital probability filter
SU1388850A1 (en) Device for modulo p addition and subtraction of numbers
SU1043638A1 (en) Accumulating adder
SU1283979A1 (en) Binary-coded decimal code-to-binary code converter
JPS5698030A (en) Odd dividing circuit