SU830532A1 - Device for reproducing frequegcy-modulated signals - Google Patents

Device for reproducing frequegcy-modulated signals Download PDF

Info

Publication number
SU830532A1
SU830532A1 SU792793082A SU2793082A SU830532A1 SU 830532 A1 SU830532 A1 SU 830532A1 SU 792793082 A SU792793082 A SU 792793082A SU 2793082 A SU2793082 A SU 2793082A SU 830532 A1 SU830532 A1 SU 830532A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
counter
input
outputs
Prior art date
Application number
SU792793082A
Other languages
Russian (ru)
Inventor
Василий Яковлевич Баштан
Борис Александрович Кошелев
Федор Антонович Самсон
Original Assignee
Предприятие П/Я М-5914
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5914 filed Critical Предприятие П/Я М-5914
Priority to SU792793082A priority Critical patent/SU830532A1/en
Application granted granted Critical
Publication of SU830532A1 publication Critical patent/SU830532A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Description

входами второго и третьего дешифраторов и с выходсми второго счетчика.the inputs of the second and third decoders and the output of the second counter.

На чертеже показан вариант предлагаемого устройства дл  воспроизве дени  фазомодулированного сигнала.The drawing shows a variant of the proposed device for reproducing a phase-modulated signal.

Устройство содержит входную шину 1, подключенную ко входу усилител  2 воспроизведени , соединенного через формирователи 3 импульсов с первыми входаг-ти логических элементов И 4. Вторые входы логических эле ментов И 4 подсоединены к выходу тригера 5, а выходы - к вшсодным шинам и ко входам логичёскр го элемента ИЛИ 7.Выход логического элемента ИЛИ 7 соединен с первым из входов триггера 5 и со входом блока 8 эадерThe device contains an input bus 1 connected to the input of a reproduction amplifier 2 connected through shapers of 3 pulses to the first inputs of logic elements AND 4. The second inputs of logic elements AND 4 are connected to the output of the trigger 5, and the outputs to the input buses and inputs logical element OR 7. The output of the logical element OR 7 is connected to the first of the inputs of the trigger 5 and to the input of the block 8 eader

.жки.Устройство содержит также первый дешифратор 9, выход которого подсоединен ко второму входу триггера 5, а входы - к первому счетчику 10, подключенному к выходу генератора 11 импульсов. Первый счетчик 10 соединен также с выходом первого дешифратора 9 , со входами второго и третьего дешифраторов 12 и 13, сThe device also contains the first decoder 9, the output of which is connected to the second input of the trigger 5, and the inputs to the first counter 10 connected to the output of the generator 11 pulses. The first counter 10 is also connected to the output of the first decoder 9, with the inputs of the second and third decoder 12 and 13, with

выходом элемента 8 задержки и с выходами второго счетчика 14, выполненного в виде реверсивного счетчика и снабженного входной шиной 15 начальной установки. Устройство содержит кроме того дополнительные логические элементы И 16, первые входы которых подсоединены к выхбду логического элемента ИЛИ 7, а выходы - ко второму счетчику 14.При этом второй и третий дешифраторы 12 и 13 подсоединены ко вторым входам дополнительных логически5с элементов И 1б и к выходу триггера 5 the output element 8 of the delay and the outputs of the second counter 14, made in the form of a reversible counter and provided with an input bus 15 of the initial installation. The device also contains additional logic elements AND 16, the first inputs of which are connected to the output of the logic element OR 7, and the outputs to the second counter 14. At the same time, the second and third decoders 12 and 13 are connected to the second inputs of the additional logic 5C elements I 1b and to the output trigger 5

На первые входы логических элементов И 4 поступают импульсы, несущие информацию о воспроизведенном фазомодулированном сигнале,причем эти импульсы проход т на выходные шины б только в случае наличи  на вторых входах логических элементов И 4 синхронизирующих импульсов, поступающих с выхода триггера 5, устанавливаемого в единичное состо ние первым дешифратором 9.The first inputs of logic gates AND 4 receive pulses that carry information about the reproduced phase-modulated signal, and these pulses pass to the output buses b only if there are four logic gates AND 4 synchronizing pulses from the output of the trigger 5 set to one first decoder 9.

Использование изобретени  позвол ет в значительной степени уменьшить погрешность результата воспроизведени  фазомодулированного сигнала,The use of the invention makes it possible to significantly reduce the error in the result of reproducing a phase-modulated signal,

Claims (2)

Формула изобретени Invention Formula Устройство дл  воспроизведени  фазомодулированного сигнала, содержащее входную шину, подключенную ко входу усилител  воспроизведени , соединенного через формирователи импульсов с первыми входами логических элементов И, вторые входы которы подсоединены к выходу триггера, а выходы - к выходным шинам к ко входам логического элемента ИЛИ, выход которого соединен с первым из входов три17гера и входом блока задержки, генератор импульсов, выход которого подключен к первому из счетчиков, отличающеес  тем, что, с целью уменьшени  погрешности результата воспроизведени , в него введены дополнительные логические элементы И, первые из входов которых подсоединены к выходу логического элемента ИЛИ, а выходы - ко второму счетчику, снабженному входной шиной начальной установки, первый дешифратор , выход которого подсоединен ко второму входу триггера, а выходы - к первому счетчику, соединенному с выходом блока задержки, и второй и третий дешифраторы, подсоединенные к выходу триггера и ко вторым входам дополнительных логических элементов И, причем первый счетчик соединен с выходом первого дешифратора, со входами второго и третьего дешифраторов и с выходами второго счетчика. .A device for reproducing a phase-modulated signal containing an input bus connected to the input of a playback amplifier connected via pulse shapers to the first inputs of the AND gates, the second inputs of which are connected to the output of the trigger, and the outputs to the output buses to the inputs of the logic element OR whose output connected to the first of the tri17ger inputs and the input of the delay unit, a pulse generator, the output of which is connected to the first of the counters, characterized in that, in order to reduce the error p as a result of the reproduction, additional logic elements AND are entered into it, the first of which inputs are connected to the output of the OR logic element, and the outputs - to the second counter, equipped with the input bus of the initial installation, the first decoder, whose output is connected to the second trigger input, and the outputs - to the first counter connected to the output of the delay unit, and the second and third decoders connected to the trigger output and to the second inputs of additional logic elements AND, the first counter connected to the output p the first- decoder, the inputs of the second and third decoders and the second counter outputs. . Источники информации, прин тые во внимание при экспертизеSources of information taken into account in the examination 1,Патент США № 3287505, кл. 179-100.2, 1966.1, US Patent No. 3287505, cl. 179-100.2, 1966. 2.Авторское свидетельство СССР № 5765.8.6, кл. G 11 В .5/09 ,„1976 (прототип) . .2. USSR author's certificate number 5765.8.6, cl. G 11 V .5 / 09, „1976 (prototype). .
SU792793082A 1979-05-07 1979-05-07 Device for reproducing frequegcy-modulated signals SU830532A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792793082A SU830532A1 (en) 1979-05-07 1979-05-07 Device for reproducing frequegcy-modulated signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792793082A SU830532A1 (en) 1979-05-07 1979-05-07 Device for reproducing frequegcy-modulated signals

Publications (1)

Publication Number Publication Date
SU830532A1 true SU830532A1 (en) 1981-05-15

Family

ID=20839289

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792793082A SU830532A1 (en) 1979-05-07 1979-05-07 Device for reproducing frequegcy-modulated signals

Country Status (1)

Country Link
SU (1) SU830532A1 (en)

Similar Documents

Publication Publication Date Title
SU479305A3 (en) Device for playback from recording media
SU830532A1 (en) Device for reproducing frequegcy-modulated signals
SU1131483A3 (en) Device for multitrack reproduction of digital data from magnetic medium
GB1137572A (en) Write circuit for a phase modulation system
SU773692A1 (en) Device for reproducing from magnetic tape
SU605241A1 (en) Digital information reproducing device
SU886042A1 (en) Device for digital data magnetic recording and reproduction
SU853670A1 (en) Device for checking mismatch between magnetic tape reproduction channels
SU1185379A1 (en) Device for magnetic recording-reproducing digital inforation
SU801044A1 (en) Device for reproducing from magnetic tape
SU678505A1 (en) Device for controlled delay of signals
SU862197A1 (en) Device for discriminating sync pulse at reproducing from magnetic record carrier
SU815749A1 (en) Device for reproducing digital information from magnetic record carrier
RU1795518C (en) Device for reproducing phase-modulated signals from magnetic recording medium
SU528596A1 (en) Device for reproducing a phase modulated signal
SU576586A1 (en) Device for reproducing phase-modulated signals
SU896681A1 (en) Device for recording-reproducing digital information
SU877608A1 (en) Device for digital magnetic recording
SU964649A1 (en) Storage unit interfacing device
SU886057A1 (en) Frequency pulse memory
SU966747A1 (en) Video phonogram editing
SU445056A1 (en) Multi-channel magnetic recording device
SU838717A1 (en) Device for magnetic recording and reproducing of digital information
SU664191A1 (en) Device for synchronizing and decoding phase-coded signals
SU732762A1 (en) Device for measuring phase response of magnetic recording and display channel