SU826348A1 - Микропрограммное устройство управления - Google Patents

Микропрограммное устройство управления Download PDF

Info

Publication number
SU826348A1
SU826348A1 SU792751286A SU2751286A SU826348A1 SU 826348 A1 SU826348 A1 SU 826348A1 SU 792751286 A SU792751286 A SU 792751286A SU 2751286 A SU2751286 A SU 2751286A SU 826348 A1 SU826348 A1 SU 826348A1
Authority
SU
USSR - Soviet Union
Prior art keywords
address
register
input
output
micro
Prior art date
Application number
SU792751286A
Other languages
English (en)
Inventor
Валерий Петрович Смирнов
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU792751286A priority Critical patent/SU826348A1/ru
Application granted granted Critical
Publication of SU826348A1 publication Critical patent/SU826348A1/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть использовано в цифровых вычислительных машинах и системах с развитым внутренним  зыком. Известно микропрограммное устрой ство управлени , содержащее блок пам ти микрокоманд, регистр микрокоман регистр адреса возврата, дешифратор состо ни  и триггер состо ни  lj. Недостаток устройства заключаетс  в ограниченных функциональных возмож ност х, так как оно не обеспечивает адресацию к микроподпрограмме из основной программы. Наиболее близким по технической сущности к предлагаемому  вл етс  ус тройство, содержащее блок пам ти микрокоманд, регистр микрокоманд, дешифраторы, блок управлени , регист адреса, регистр кода операции, элементы ИЛИ, НЕ, блоки элементов И, ИЛИ 2 . Недостатком устройства  вл ютс  ограниченные функциональные возможности , вследствие невозможности адресации к микроподпрограмме из основной программы. Цель изобретени  - расширение функциональных возможностей устройства управлени  за счет реализации обращени  к микроподпрограмме из основной программы. Поставленна  цель достигаетс  тем, что в микроподпрограммное устройство управлени , содержащее блок пам ти микрокоманд, регистр микрокоманд дешифратор, блок элементов И и регистр адреса микрокоманд, информационный выход которого соединен с а  есным входом блока пам ти микрокоманд, информационной выход которого соединен с информационным входом регистра микрокоманд , выход блока элементов И соединен с первым информационным входом регистра адреса микрокоманд, введены регистр адреса возврата, модификатор адреса и триггер, нулевой выход которого соединен с первым входом блока элементов И, второй вход которого соединен с операционным входом устройства и входом дешифратора, первьй и второй выходы которого соединены соответственно с единичным и нулевым входами триггера, первый разр дный выход регистра микрокоманд соединен с выходом микроопераций устройства , второй разр дный выход регистра микрокоманд соединен со вторым и 1формационным входом регистра адреса микрокоманд, третий разр дный выход регистра микрокоманд соединен с первым информационным входом модификатора адреса, второй информационный вход которого соединен с информационным выходом регистра гщреса возврата , информационный вход которого соединен с адресным входом устройства , адресный выход устройства соединен с выходом модификатора адреса.
На чертеже приведена функциональна  схема микропрограммного устройства управлени .
Устройство содержит блок I пам ти микрокоманд, регистр 2 микрокоманд с разр дами 3 кода микроопераций, разр дами 4 кода адреса операнда, разр дами 5 адреса следующей микрокоманды , мод1вЗ икатор 6 адреса, регистр адреса возврата, регистр 8 адреса микрокоманд, блок 9 элементов И, триггер 0, дешифратор II, выход 12 микроопераций, адресный выход 13, адресный вход 14, операционный вход 15.
Устройство работает следун цим образом .
При считывании из блока пам ти команд основной программы специальной макрокоманды, содержащей в первой  чейке признак макрокоманды, код макрокоманды и первый операнд, во второй  чейке - второй операнд, в последукйцих  чейках - остальные операш Ц 1 , с которыми выполн етс  микроподпрограмма , и в последней  чейке макрокоманды - признак конца макрокоманды , в регистр 7 через адресный вход 14 устройства записываетс  адрес первой  чейки макрокоманды, который хранитс  в нем до конца выполнени  макрокоманды (микроподпрограммы ) , а код макрокоманды через операционный вход 15 и блок 9, открытый по первому входу сигналом нулевого
выхода триггера 10, наход щегос  в нулевом состр нии, записываетс  в регистр 8, определ   тем самым начало микроподпрограммы.
Перва  микрокоманда по этому адресу считываетс  из блока 1 и записываетс  в регистр 2. Признак макрокоманды , поступа  через операционный вход 15, дешифруетс  дешифратором 1I,
сигнал с которого переводит триггер 10 в единичное состо ние, которое сохран етс  на врем  выполнени  всей микроподпрограммы, при этом нулевой сигнал с нулевого выхода триггера 10
на следующем такте работы закрывает блок 9 по первому входу и при последующих обращени х к первой  чейке макрокоманды за первым операндом код макрокоманды не передаетс  через блок 9
в регистр В.
Микрокоманда, считываема  в регистр 2 микрокоманд, представл етс  трем  пол ми: полем микроопераций
(разр ды З), полем адреса операнда в микрокоманде (разр ды 4) и полем адреса следующей микрокоманды (разр ды 5). Адрес второй и последующих микрокоманд микроподпрограммы с разр дов 5 поступает через регистр 8 на вход блока I, задава  ход микроподпрограммы известным способом.
Обращение к параметрам макрокоманды как операндам микроподпрограммы
задаетс  смещением относительно ад-. реса первой  чейки макрокоманды в поле адреса операнда микрокоманды.
Модификатор 6 путем модификации адреса первой  чейки макрокоманды,
хран щегос  в регистре 7 адреса возврата , формирует новый адрес. Этот адрес через адресный выход 13 устройства поступает в блок пам ти команд, откуда считываетс  требуемый операнц.
В последней микрокоманде микроподпрограм «л задаетс  обращение к последней  чейке макрокоманда, в которой хранитс  признак конца макрокоманда . С выхода 13 адрес передаетс 
в блок пам ти команд, в котором происходит считывание  чейки с признаком конца макрокоманды н формирование известным способом под действием микрооперационных сигналов с выхода

Claims (2)

12 адреса следующей команды, необходимого дл  продолжени  основной программы . Признак конца макрокоманды дл  продолжени  основной программы поступает через операционный вход 15 над дешифратор 1I, который вырабатьгвает единичный сигнал на втором выходе , устанавливаквций в нулевое состо ние триггер 10, тем самым подготавлива  устройство управлени  дл  выполнени  следующей макрокомаццы. Таким образом, с помощью дешифратора 11, триггера 10 и блока 9 задаетс  обращение к микроподпрограмме из основной программы по макрокоманде , а с помощью модификатора 6 и регистра 7 производитс  формирование адреса операнда макрокоманды дл  обращени  из микроподпрограммы как к операнду микроподпрограммы, что обес печивает реализацию макрокоманд во внутреннем  зыке, на котором представлена основна  программа в блоке пам ти команд, и расшир ет функциональные возможности предлагаемого микропрограммного устройства управле ни  по сравнению с известным устройством . Формула изобретени  Микропрограммное устройство управлени , содержащее блок пам ти микрокоманд , регистр микрокоманд, дешифратор , блок элементов И и регистр адреса микрокоманд, информационный выход которого соединен, с адресньм входом блока пам ти микрокоманд, информационный выход которого соединен с информацион1{ым входом регистра микрокоманд , выход блока элементов И соединен с первым информационным вхо дом регистра адреса микрокоманд. 8 . 6 отличающеес  тем, что, с целыо расширени  функциональных возможностей за счет реализации обращени  к микроподпрограмме из основной программы, а него введены регистр адреса возврата, модификатор адреса и триггер, нулевой выход которого соединен с первым входом блока элементов И, второй вход которого соединен с операционным входом устройства и входом дешифратора, первый и второй выходы которого соединены соответственно с еданичным и нулевым входами триггера, первый разр дный выход ре1истра микрокоманд соединен с выходом микроопераций устройства, второй разр дный выход регистра микрокоманд соединен со вторым ннформационным входом регистра адреса микрокоманд третий разр дный выход регистра {«{Крокоманд соединен с первым информационным входом модификатора адреса, второй информационный вход которого соединен с информационным ыиходом регистра адреса возврата, информационный вход которого соединен с адресным входом устройства, адреошй выход устройства соединен с выходом модификатора адреса. Источники информации, прин тые во внимание при экспертизе 1.Булей Г. Микропрограммирование, М., Мир, 1973, с. 74.
2.Авторское свидетельство СССР 5032АО, кл. G 06 F 9/16, 1974 (прототип ) .
SU792751286A 1979-04-12 1979-04-12 Микропрограммное устройство управления SU826348A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792751286A SU826348A1 (ru) 1979-04-12 1979-04-12 Микропрограммное устройство управления

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792751286A SU826348A1 (ru) 1979-04-12 1979-04-12 Микропрограммное устройство управления

Publications (1)

Publication Number Publication Date
SU826348A1 true SU826348A1 (ru) 1981-04-30

Family

ID=20821451

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792751286A SU826348A1 (ru) 1979-04-12 1979-04-12 Микропрограммное устройство управления

Country Status (1)

Country Link
SU (1) SU826348A1 (ru)

Similar Documents

Publication Publication Date Title
US4168523A (en) Data processor utilizing a two level microaddressing controller
GB1426749A (en) Micro programme data processor having parallel instruction flow streams for plural level of subinstruction sets
GB1528331A (en) Microprogramme data processing technique and apparatus
GB1468066A (en) Microprogramme controlled data processors
GB1426748A (en) Small micro-programme data processing system employing multi- syllable micro instructions
GB1528332A (en) Central processing unit employing microprogrammable control in a data processing system
IL44838A (en) Method and apparatus for use in data processing
GB936695A (en) Stored programme digital computer
US5247624A (en) Microprogram controller including leading microinstruction from a generator executed while succeeding microinstruction from memory is read out
SU826348A1 (ru) Микропрограммное устройство управления
JPS5455336A (en) Data processor controlled by microprogram
SU1129613A1 (ru) Устройство адресации многопроцессорной вычислительной машины
JPS5562590A (en) Microprogram control system
SU802963A1 (ru) Микропрограммное устройство управле-Ни
SU615480A1 (ru) Микропрограммное устройство управлени
SU1273939A1 (ru) Микропроцессор
SU1410039A1 (ru) Устройство адресации пам ти
SU645453A1 (ru) Микропрограммное устройство управлени
GB1485874A (en) Control system in a computer
SU905818A1 (ru) Микропрограммное устройство управлени
SU943730A1 (ru) Микропрограммное устройство управлени
SU881748A1 (ru) Микропрограммное устройство управлени
SU1462339A1 (ru) Микропрограммный процессор
SU456271A1 (ru) Микропрограммное устройство управлени
SU1115054A1 (ru) Микропрограммное устройство управлени