SU824463A1 - Стереодекодер - Google Patents

Стереодекодер Download PDF

Info

Publication number
SU824463A1
SU824463A1 SU792804650A SU2804650A SU824463A1 SU 824463 A1 SU824463 A1 SU 824463A1 SU 792804650 A SU792804650 A SU 792804650A SU 2804650 A SU2804650 A SU 2804650A SU 824463 A1 SU824463 A1 SU 824463A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
detector
phase
output
switch
Prior art date
Application number
SU792804650A
Other languages
English (en)
Inventor
Иван Яковлевич Кравчук
Игорь Васильевич Малышев
Владимир Васильевич Милехин
Петр Петрович Полятыкин
Original Assignee
Предприятие П/Я А-7501
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7501 filed Critical Предприятие П/Я А-7501
Priority to SU792804650A priority Critical patent/SU824463A1/ru
Application granted granted Critical
Publication of SU824463A1 publication Critical patent/SU824463A1/ru

Links

Landscapes

  • Stereo-Broadcasting Methods (AREA)

Description

(54) СТЕРЕОДЕКОДЕР

Claims (1)

  1. Изобретение огноситс  к радиотехнике и может использоватьс  в радиовещательных устройствах при приеме стереофониче ского вешани . Известен стереодекодер, содержащий детектор и суммарно-разностньй преобразователь , к первому входу которого поДключев выход детектора fj. ОшаКо взвестный сгереодекодер имеет недостаточную помехозащищенность. Цепь изобретени  - повышение помехозащищенности . Поставленна  цель достигаетс  тем, , что стереодекодер, содержащий детектор и суммарно разностный преофазователь, к первому входу которот-о подключен выхо детектора введены квадратсф, блок фЕ13(ю автоподстройки частоты (ФАПЧ), делител переключатель, бпсж сравнени  фаз, первый , второй и третий блоки коррекции, при этом выход первого блока коррекдив соединен с входом квадратс| а, вторым входом суммарно-разностнсмпо преофазовател , первым входом детектора, вторым ВХОДОМ суммарно разностного преобразовател , первым входом детектора и первым входом блока сравнени  фаз, .выход квасратора подключен к входу блсжа ФАПЧ, последовательно соединенному с делителем ,, выходы которого подключены к соответствующим контактам переключател , кроме того, вторсй вход детектора соединен с вторым входом блсжа сравнени  фаз и поДЕл:ючен к соответствующему контакту переключател , а выход блока сравнени  подключен к .управл емому вхс у переключател , при этом первый и второй выходы суммарно-разностного сфеобразовател  подключены соответственно к входам второго Е третьего блоксе коррекцив. На фиг, 1 приведена структурна  электрическа  схема предлагаемого устройства; на фиг. 2 - спектры свг алвв в различных точках схемы Устройство содержит первый бпок 1 ксфрекцив, детектор 2, суммарво-ра; остный преобразователь 3, блок 4 сравне- нв  фаз, квадратор 5, блок 6 фазовой ав3 , S гоподстройки частоты (ФАПЧ), делитель . 7, переключатель 8, второй и третий блоки 9 и 10 коррекции, Стереодекодер работает следующим образом , Поступающий на вход стерёодекодера стереофонический сигнал (фиг.2 а) ослабл етс  в низкочастотной части спектра с помощью блока 1 коррекци  на входе на 14 дБ {фиг. 26) и подаетс  на детектор 2, на один из входов блока 4 сравнени  и суммарно-разностного преобразовател  3, а йа KtMiTyp вьшелени  поднесущей частоты, состо щий из квадра тсэра 5, блока 6 фазовьй автоподстрс ки частоты, делител 7 частоты пополам, переключател , 8 и блока 4 сравнени . Сигнал, поступающий на вход контура вы делени  поднесущей частоты, в квадраторе 5 возводитс  в квадрат (фиг, 2 в) с помощью блока 6 фазовой автоподстрой кй осуществл етс  выделение удвоенной поднесущей частоты (фиг, 2 г) и, затем, на делителе 7 - деление ее пополам (фиг. 2 д). Синфазный ли.бо противофазный си1-нал огшого из вььчодов делител  7 поступает на переключатель 8 и далее на опорный вход детектс а 2 и Другой вход блока 4 сравнени , В случае несовпадени  фаз подиесушей частоты на входе и выходе контура выделени  аоднесущей частоты, которое может возникнуть из-за неопределенности оценки фазы в 18О в результате возведени  в квадрат блс с 4 сравнени  вьфабатывает управл ющий сигнал дл  переключател  8, который переключает опорный вход детектора 2 к друго 1у (противофазному) выходу делители 7, На выходе детектора 2 образуетс  разностный сигнал А-В . ,, (фиг, 2 е). Сигналы с выходов блока 1 коррекции (фиг, 2 б) и детектс а 2 (фиг. 2 е) поступают соответственно на разные входы суммарно-разностного преобразовател  3, Сна выходах которого вы дел етс  сигнал А (фиг, 2 ж) и сигнал Б (фиг. 2 з), С выходов суммарнонразностного преобразовател  3 сигналы поступают на блоки 9 и 10 коррекции на выходе стерёодекодера компенсирующие искажени  спектра в области низких :частот (фиг. 2 и,к). Квадратор 5 построен по схеме балан сного пере множител  с общим входом, . Блок 6 фазовой автоподстройки частоты состоит из фазового детектора, фильтра 3 ижних частот и генератора, управл еого напр жением (ГУН), которые сбра-уют след щую систему за удвоенной подесущей частотой. Причем входной сигнал выхода квадратора 5 поступает на вход азового детектора, а выходной снимает  с вьссода ГУН, Делитель 7 пополам выолнен на фиггере со счетным входом. етектор 2 выполнен по схеме балансного еремножнтел , опорным напр жением коорого  вл етс  выходной сигнал переклюател , блок 4 сравнени  фаз представл т собой схему совпадени  (фазового детектора ). Таким образом, предлагаемый стереоекодер позвол ет демодулировать стереофонический сигнал без восстановлени  фермы пол рномодулированных колебаний (ПМК), исключив тем самым нестабильный колебательный контур. Формула изобретени  Стереодекодер, содержащий аетектар и суммарно-разностньй преобразователь, к первому входу которого подключен выход детектора, отличающийс  тем, что, с целью повышени  помехозащищенносги , в него введены квадратор, блок фазовой автоподстройки частоты (ФАПЧ), делитель, переключатель, блок сравнени  фаз, первый, второй и третий блоки коррекции, при этом выход первого блока коррекции соединен с входом квадратора , вторым входом суммарно-разностного преобразовател , первым входом де тектора и первым входом блока сравнени  фаз, выход кващ)атора под хючен к входу блока ФАПЧ, последовательно соединенному с делителем, выхода11 которого подключены к соответствующим контактам пе-. реключател , кроме того, второй вход Детектора соединен с вторым входом блока сравнени  фаз и подключен к соответствующему контакту переключател , а выход блока сравнени  подключен к управл емому входу переключател , при этом первый: . и второй выходы суммарно-разностного преобразовател  подключены соответственно к входам второго и третьего блоков коррекции , Источники информации, прин тые во внимание  ри экспертизе 1. Ефимов А, П. Радиовещание. М., Св зь, 1975, с, 34 (прототип).
    Фмг./
    Фиг. 2
SU792804650A 1979-07-24 1979-07-24 Стереодекодер SU824463A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792804650A SU824463A1 (ru) 1979-07-24 1979-07-24 Стереодекодер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792804650A SU824463A1 (ru) 1979-07-24 1979-07-24 Стереодекодер

Publications (1)

Publication Number Publication Date
SU824463A1 true SU824463A1 (ru) 1981-04-23

Family

ID=20844188

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792804650A SU824463A1 (ru) 1979-07-24 1979-07-24 Стереодекодер

Country Status (1)

Country Link
SU (1) SU824463A1 (ru)

Similar Documents

Publication Publication Date Title
US4672636A (en) AFC circuit for direct modulation FM data receivers
US4476585A (en) Baseband demodulator for FM signals
US4192968A (en) Receiver for compatible AM stereo signals
JPH0628338B2 (ja) フエーズロツクドループ及びそれを用いる直接混合同期am受信機
US4493099A (en) FM Broadcasting system with transmitter identification
US5001757A (en) FM stereo tone detector
US2288025A (en) Automatic frequency control system
SU824463A1 (ru) Стереодекодер
US4232189A (en) AM Stereo receivers
US4164624A (en) Demodulation circuits of FM stereophonic receivers
US4435618A (en) Adjacent station interference rejecting circuit
US4334125A (en) Stereo demodulator circuit
US4403113A (en) Circuit for cancelling sinusoidal pilot signal contained in composite signal
US3297964A (en) Error avoidance system for sampling type afc circuit
US3990016A (en) Asynchronous demodulator
JPS6259941B2 (ru)
US3824346A (en) Fm stereo demodulator
US5648823A (en) Circuit configuration for intermediate frequency demodulation and device for video signal processing including the circuit
JPH0787041A (ja) パイロット信号検出回路
JPH0225302B2 (ru)
SU399074A1 (ru) Трехканальное устройство автол\атической подстройки частоты гетеродина радиотелеграфной аппаратуры с частотной манипуляцией
JPS6241472Y2 (ru)
JPS5853806B2 (ja) Fmステレオ信号の復調方法及び装置
JPH07177051A (ja) Fm無線電話装置
JPS6236368Y2 (ru)