SU824185A1 - Устройство дл сопр жени - Google Patents

Устройство дл сопр жени Download PDF

Info

Publication number
SU824185A1
SU824185A1 SU792784973A SU2784973A SU824185A1 SU 824185 A1 SU824185 A1 SU 824185A1 SU 792784973 A SU792784973 A SU 792784973A SU 2784973 A SU2784973 A SU 2784973A SU 824185 A1 SU824185 A1 SU 824185A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
counter
inputs
address
Prior art date
Application number
SU792784973A
Other languages
English (en)
Inventor
Валерий Иванович Финаев
Борис Федорович Харчистов
Original Assignee
Таганрогский Радиотехнический Институтимени B.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский Радиотехнический Институтимени B.Д.Калмыкова filed Critical Таганрогский Радиотехнический Институтимени B.Д.Калмыкова
Priority to SU792784973A priority Critical patent/SU824185A1/ru
Application granted granted Critical
Publication of SU824185A1 publication Critical patent/SU824185A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

(54) УСТРОЙСТВО дл  СОПРЯЖЕНИЯ
Изобретение относитс  к вычислительной технике и может быть использовано в системах дл  сопр жени  датчиков дискретной информации с устройством обработки данных или с управл ющей вычислительной машиной, в частности при передаче информации возбужденных датчиков состо ний объектов.
Известно устройство дл  сопр жени , содержащее блок считывани , блок местного управлени , блок коммутации, блок пред варительного накоплени  информации, блок формировани  импульсов, вход которого соединен со входом устройства, выход - с первым входом блока накоплени , второй вход которого соединен с первым выходом блока управлени , входы которого соединены со вторыми входами устройства, а второй выход - с-первым входом блока коммутации , первый вход которого соединен с выходом блока накоплени , а выход - с первым входом блока считывани , второй вход которого соединен с третьим выходом блока управлени , а выходы  вл ютс  выходами устройства 1.
Недостатком известного устройства  вл етс  низкое быстродействие при вводе информации в управл ющую вычислительную мащину.
Наиболее близким к предлагаемому по технической сущности  вл етс  устройство дл  сопр жени , содержащее блок управлени , регистр, блок сравнени , счетчик текущего состо ни  датчиков, элементы И,
. распределитель, блок вывода информации, счетчик адреса, дещифратор адреса, коммутатор , первые входы которого соединены со входами устройства, вторые входы - с выходами дещифратора адреса, входы которого соединены соответственно с первыми вхвдами элементов И и с выходами счетчика адреса, вход которого соединен с первым выходом блока управлени , второй выход которого соединен с первым входом блока вывода, выход которого есть выход
устройства, а второй вход соединен с выходом коммутатора и со входом распределител  импульсов, выходы которого соединены соответственно со вторыми входами элементов И, и с первым входом счетчика текущих состо нии, вторые входы которого соеди-нены с выходами элементов И, а выходы - с первыми входами блока сравнени  и регистра, второй вход которого соединен с третьим выходом блока управлени , а выходы - со вторыми входами блока сравнени , выход которого соединен со входом блока управлени  2.
Однако устройство имеет низкое быстродействие , так как при изменении состо ний датчиков передаютс  состо ни  всех датчиков , хот  достаточно передавать состо ни  только возбужденных датчиков.
Цель изобретени  - повышение быстродействи  устройства.
Поставленна  цель достигаетс  тем, что в устройство, содержащее коммутатор, информационные входы которого  вл ютс  соответствующими входами устройства, а адресные входы соединены с соответствующими выходами дешифратора адреса, входы которого подключены к соответствующим выходам счетчика адреса и первым входам соответствующих элементов И группы, вы. соединенных с соответствующими входами счетчика текущего адреса датчиков, группа выходов которого подключена к группе входов регистра и первой группе входов схемы сравнени , втора  группа входов которой соединена с группой выходов регистра , а выход - со входом узла управлени , подключенного соответственно первым и вторым выходами ко входам счетчика адреса и регистра, введены пам ть адресов и шифратор, причем группа входов пам ти адресов подключена к выходам соответствующих элементов И группы, вход - к третьему выходу узла управлени , а выходчерез шифратор к выходу устройства, выход коммутатора соединен со вторыми входами элементов И группы и вторым входом узла управлени , группа входов которого подключена к выходам счетчика адреса.
При этом «узел управлени  содержит первый и второй дешифраторы, триггер, реверсивный счетчик, генератор., первый, второй , третий и четвертый элементы И, причем первый вход реверсивного счетчика соединен со вторым входом узла, выходы через первый дешифратор соединены с единичным входом триггера, а второй вход реверсивного счетчика соединен с третьим выходом узла и с выходом первого элемента И, первый вход которого соединен с нулевым выходом .триггера, а второй вход - с выходом генератора, первым входом второго элемента И, и первым входом третьего элемента И, второй вход которого соединен с первым входом четвертого элемента И и с выходом второго дешифратора, входы которого  вл ютс  группой входов узла, нулевой вход триггера соединен с первым входом узла и вторым входом четвертого элемента И, выход которого соединен с третьим входом реверсивного счетчика, единичный выход триггера соединен со вторым входом второго элемента И, выход которого  вл етс  первым выходом узла, выход третьего элемента И  вл етс  вторым выходом узла.
На фиг. 1 приведена блок-схема устройства; на фиг. 2 - функциональна  схема узла управлени .
Устройство содержит входы 1 устройства, по которым поступает информаци  о состо ни х датчиков в виде двух уровней сигнала («О - невозбужденное состо ние и возбужденное состо ние), коммутатор 2, функциональное назначение которого состоит в поочередном подключении входов 1 к выходу коммутатора, элементы И 3 группы , число которых определ етс  разр дностью прин того кода адреса датчика, узел 4 управлени , выполн ющий функцию синхронизации при функционировании устройства в целом, дешифратор 5 адреса, определ ющий номера выходов датчиков состо ний , счетчик 6 адреса, пам ть 7 адресов , состо щую из набора регистров, регистр 8, схему 9 сравнени , счетчик 10 текущего состо ни  датчиков, шифратор 11, преобразующий код адреса возбужденного датчика в код вычислительной машины, выход 12 устройства.
Узел 4 управлени  содержит второй вход 13 узла, реверсивный счетчик 14, первый дешифратор 15, на выходе которого должна быть единица при нулевом состо нии реверсивного счетчика 14, триггер 16, третий вшход 17 узл;а, гаервын элемент И 18, генератор 19, второй, третий и четвертый эл1емемты И 2©-22 второй дешифратор23, группу входов 24 узла, первый вход 25 узла , первый выход 26 узла, второй выход 27 узла.
Устройство работает следуюшим образом.

Claims (2)

  1. Импульсы от генератора 19 с выхода 26 элемента И 20, на втором входе которого имеетс  разрешающий потенциал с единичного выхода триггера 16, поступают на вход счетчика 6 адреса, в котором последовательно формируютс  адреса опращиваемых датчиков . Каждому адресу датчика соответствует свой набор двоичных символов на выходах счётчика 6 адреса. Код адреса дешифрируетс  дешифратором 5 адреса, причем на выходах дешифратора последовательно во времени формируютс  потенциалы, подаваемые на входы коммутатора 2, который последовательно во времени подключает датчики к своему выходу. При этомесли датчик невозбужден, то на выходе коммутатора - нулевой потенциал, если датчик возбужден - единичный потенциал. Единичный потенциал с выхода коммутатора подаетс  на входы элементов И 3, разреша  запись в счетчик 10 адрес возбужденного датчика, причем этот адрес также одновременно записываетс  в пам ти 7 адресов, а по входу 13 в реверсивный счетчргк 14 записываетс  единица. В течении цикла опроса адреса возбужденных датчиков суммируютс  в счетчике 10 и последовательно записываютс  в пам ти 7. Как только в счетчике б сформируетс  адрес последнего датчика то, согласно набору нулей и единиц на вторых входах 24, на выходе второго дешифратора 23 по вл етс  потенциал. Предварительно схема 9 сравнени  на последнем в цикле такте генератора 19 проводит сравнение состо ний счетчика 10 и регистра 8, и если их состо ни  равны, то на выходе схемы 9 сравнени  потенциал отсутствует, а если их состо ни  отличны, то на выходе схемы 9 сравнени  потенциал свидетельствует о том, что в течение цикла опроса по меньшей мере один из них изменил состо ние, т. е. определена необходимость передачи адресов возбужденных датчиков по каналу св зи с управл юшей машиной ., Присутствие нулевого потенциала на входе 25 и единичного потенциала на выходе второго дешифратора 23 приводит к сбросу через четвертый элемент И 22 реверсивного счетчика 14 в нулевое состо ние. Кроме того, по сигналу с выхода дешифратора 23 на паузе генератора 19 через элемент И 21 по выходу 27 осушествл етс  пе1 епись содержимого счетчика 10 в регистр 8 со стиранием предыдушего состо ни  регистра 8. Если на вход 25 поступает единичный потенциал, то по его переднему фронту триггер 16 перебрасываетс  в нулевое состо ние и запрещаетс  подача импульсов на выход 26 запретом по второму входу второго элемента И 20, а разрешаетс  прохождение импульсов генератора 19 через элемент И 18 на второй вход реверсивного счетчика 14 и выход 17 узла 4. Импульсы с выхода 17 подаютс  на пам ть 7, из которой адреса возбужденных датчиков считываютс  через шифратор 11 по выходу 12 в управл ющую машину. Когда будет считан последний адрес в реверсивном счетчике 14 будет также считана последн   единица, так как число единиц в счетчике 14 равно числу адресов в пам ти 7. При нулевом состо нии реверсивного счетчика 14 на выходе первого дешифратора 15 по вл етс  единичный потенциал, по которому триггер 16 перебрасываетс  в единичное состо ние и вновь импульсы генератора 19 поступают на выход 26, заново опрашива  состо ни  датчиков. Таким образом, устройство обеспечивает опрос датчиков и формирование 6 управл ющего мащину адресов датчиков, и изменивших свое состо ние. Формула изобретени  1. Устройство дл  сопр жени , содержащее коммутатор, информационные входы которого  вл ютс  соответствующими входами устройства, а адресные входы соединены с соответствующими выходами дешифратора адреса, входы которого подключены к соответствующим выходам счетчика адреса и первым входам соответствующих элементов И группы, выходами соединенных с соответствующими входами счетчика текущего адреса датчиков, группа выходов которого подключена к группе входов регистра и первой группе входов схемы сравнени , втора  группа входов которой соединена с группой выходов регистра, а выход - со входом узла управлени , подключенного соответственно первым и вторым выходами ко входам счетчика адреса и регистра, отличающеес  тем, что, с целью повыщени  быстродействи  устройства, в него введены пам ть адресов и шифратор, причем группа входов пам ти адресов подключена к выходам соответствующих элементов И группы, вход - к третьему выходу узла управлени , а выход - через шифратор к выходу устройства , выход коммутатора соединен со вторыми входами элементов И группы и вторым входом узла управлени , группа входов которого подключена к выходам счетчика адреса. 2. Устройство по п. 1, отличающеес  тем, что узел управлени  содержит первый и второй дешифраторы, триггер, реверсивный счетчик, генератор, первый, второй, третий и четвертый элементы И, причем первый вход реверсивного счетчика соединен со вторым входом узла, выходы через первый дешифратор соединены с единичным входом триггера, а второй вход реверсивного счетчика соединен с третьим выходом узла и с выходом первого элемента И, первый вход которого соединен с нулевым выходом триггера, а второй вход - с выходом генератора , первым входом второго элемента И и первым входом третьего элемента И, второй вход которого соединен с первым входом четвертого элемента И и выходом второго дешифратора, входы которого  вл ютс  группой входов узла, нулевой вход триггера соединен с первым входом узла и вторым входом четвертого элемента И, выход которого соединен с третьим входом реверсивного счетчика, единичный выход триггера соединен со вторым входом второго элемента И, выход кото,рого  вл етс  первым выходом узла, выход третьего элемента И  вл етс  вторым выходом узла. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 352270, кл. G 06 F 3/04, 1970.
  2. 2.Авторское свидетельство СССР № 548856, кл. G 06 F 3/04, 1977 (прототип).
SU792784973A 1979-06-25 1979-06-25 Устройство дл сопр жени SU824185A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792784973A SU824185A1 (ru) 1979-06-25 1979-06-25 Устройство дл сопр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792784973A SU824185A1 (ru) 1979-06-25 1979-06-25 Устройство дл сопр жени

Publications (1)

Publication Number Publication Date
SU824185A1 true SU824185A1 (ru) 1981-04-23

Family

ID=20835807

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792784973A SU824185A1 (ru) 1979-06-25 1979-06-25 Устройство дл сопр жени

Country Status (1)

Country Link
SU (1) SU824185A1 (ru)

Similar Documents

Publication Publication Date Title
SU824185A1 (ru) Устройство дл сопр жени
US4477918A (en) Multiple synchronous counters with ripple read
SU842775A1 (ru) Устройство дл сопр жени
SU1005013A1 (ru) Устройство дл ввода информации
SU448458A1 (ru) Устройство дл ввода информации
SU512470A1 (ru) Устройство динамического приоритета электронной вычислительной машины
SU763973A1 (ru) Буферное запоминающее устройство с автономным контролем
SU888099A1 (ru) Устройство дл ввода информации
SU610100A1 (ru) Устройство дл опроса датчика
SU1005026A1 (ru) Устройство дл определени количества единиц в двоичном коде N-разр дного числа
SU1112359A1 (ru) Устройство дл сопр жени
SU624249A1 (ru) Устройство дл записи информации
SU377759A1 (ru) УСТРОЙСТВО дл СБОРА ИНФОРМАЦИИ от ДИСКРЕТНЫХ ДАТЧИков
SU693363A1 (ru) Устройство дл ввода информации
SU1644123A1 (ru) Устройство дл ввода информации
SU657590A1 (ru) Устройство дл отождествлени сигнала
SU676985A1 (ru) Устройство дл ввода информации
SU947853A1 (ru) Устройство дл определени экстремальных чисел
SU809293A1 (ru) Устройство дл приема и передачииНфОРМАции
SU560228A1 (ru) Устройство дл передачи информации из основной пам ти в каналы ввода-вывода
SU981984A1 (ru) Устройство дл ввода инициативных сигналов
SU593211A1 (ru) Цифровое вычислительное устройство
RU2015538C1 (ru) Генератор порядковых статистик
SU830359A1 (ru) Распределитель
SU809144A1 (ru) Устройство дл сопр жени вычисли-ТЕльНОй МАшиНы C иМпульСНыМи дАТчи-КАМи